tizen 2.4 release
[kernel/u-boot-tm1.git] / include / configs / vivalto.h
1 /*
2  * (C) Copyright 2009 DENX Software Engineering
3  * Author: John Rigby <jrigby@gmail.com>
4  *
5  * This program is free software; you can redistribute it and/or
6  * modify it under the terms of the GNU General Public License as
7  * published by the Free Software Foundation; either version 2 of
8  * the License, or (at your option) any later version.
9  *
10  * This program is distributed in the hope that it will be useful,
11  * but WITHOUT ANY WARRANTY; without even the implied warranty of
12  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
13  * GNU General Public License for more details.
14  *
15  * You should have received a copy of the GNU General Public License
16  * along with this program; if not, write to the Free Software
17  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
18  * MA 02111-1307 USA
19  */
20
21 #ifndef __CONFIG_H
22 #define __CONFIG_H
23 //only used in fdl2 .in uart download, the debug infors  from  serial will break the download process.
24 #define CONFIG_FDL2_PRINT        0
25 #define BOOT_NATIVE_LINUX        1
26 #define BOOT_NATIVE_LINUX_MODEM  1
27 //#define CALIBRATION_FLAG         0x89FFFC00
28 //#define CALIBRATION_FLAG_WCDMA   0x89FFFC00
29 #define CONFIG_SILENT_CONSOLE
30 #define CONFIG_GPIOLIB 1
31 //#define NAND_DEBUG
32 //#define DEBUG
33 #define CONFIG_SDRAMDISK
34
35 #define U_BOOT_SPRD_VER 1
36 /*#define SPRD_EVM_TAG_ON 1*/
37 #ifdef SPRD_EVM_TAG_ON
38 #define SPRD_EVM_ADDR_START 0x00026000
39 #define SPRD_EVM_TAG(_x) (*(((unsigned long *)SPRD_EVM_ADDR_START)+_x) = *(volatile unsigned long *)0x87003004)
40 #endif
41 #define CONFIG_L2_OFF                   1
42
43 #define BOOT_DEBUG 1
44
45 #define CONFIG_YAFFS2 1
46
47 #define BOOT_PART "boot"
48 //#define BOOT_PART "kernel"
49 #define RECOVERY_PART "recovery"
50 /*
51  * SPREADTRUM BIGPHONE board - SoC Configuration
52  */
53 #define CONFIG_VIVALTO
54 #define CONFIG_SS_FUNCTION    /*Only for samsung project*/
55 #define CONFIG_SPX15
56 #define CONFIG_SPX15_WCDMA
57 #define CONFIG_SC8830
58
59 #define CONFIG_AUTODLOADER
60 //#define CONFIG_SP8830WCN
61
62 #define CONFIG_SUPPORT_W
63 #define WDSP_ADR        0x88020000
64 #define WFIXNV_ADR      0x88220000
65 #define WRUNTIMENV_ADR  0x88260000
66 #define WMODEM_ADR      0x882c0000
67 #define CHIP_ENDIAN_LITTLE
68 #define _LITTLE_ENDIAN 1
69
70 #define CONFIG_RAM512M
71
72 #define CONFIG_EMMC_BOOT
73
74 #ifdef  CONFIG_EMMC_BOOT
75 #define EMMC_SECTOR_SIZE 512
76 #define CONFIG_MMC
77
78 #define CONFIG_FS_EXT4
79 #define CONFIG_EXT4_WRITE
80 #define CONFIG_CMD_EXT4
81 #define CONFIG_CMD_EXT4_WRITE
82
83 //#define CONFIG_TIGER_MMC
84 #define CONFIG_UEFI_PARTITION
85 #define CONFIG_EFI_PARTITION
86 #define CONFIG_EXT4_SPARSE_DOWNLOAD
87 //#define CONFIG_EMMC_SPL
88 #define CONFIG_SYS_EMMC_U_BOOT_SECTOR_NUM ((CONFIG_SYS_NAND_U_BOOT_SIZE+EMMC_SECTOR_SIZE-1)/EMMC_SECTOR_SIZE)
89 #endif
90
91 /*
92  * MMC definition
93  */
94 #define CONFIG_CMD_MMC
95 #ifdef  CONFIG_CMD_MMC
96 #define CONFIG_CMD_FAT                  1
97 #define CONFIG_FAT_WRITE                1
98 #define CONFIG_MMC                      1
99 #define CONFIG_GENERIC_MMC              1
100 #define CONFIG_SDHCI                    1
101 #define CONFIG_SDHCI_CTRL_NO_HISPD      1 /* disable high speed control */
102 #define CONFIG_SYS_MMC_MAX_BLK_COUNT    0x1000
103 #define CONFIG_MMC_SDMA                 1
104 #define CONFIG_MV_SDHCI                 1
105 #define CONFIG_DOS_PARTITION            1
106 #define CONFIG_EFI_PARTITION            1
107 #define CONFIG_SYS_MMC_NUM              1
108 #define CONFIG_SYS_MMC_BASE             {0x20600000}
109 #define CONFIG_SYS_SD_BASE              0x20300000
110 #endif
111
112 #define BB_DRAM_TYPE_256MB_32BIT
113
114 #define CONFIG_SYS_HZ                   1000
115 #define CONFIG_SPRD_TIMER_CLK           1000 /*32768*/
116
117 //#define CONFIG_SYS_HUSH_PARSER
118
119 #ifdef CONFIG_SYS_HUSH_PARSER
120 #define CONFIG_SYS_PROMPT_HUSH_PS2 "> "
121 #endif
122
123 #define FIXNV_SIZE              (256 * 1024)
124 #define WMODEM_SIZE             (0x800000)
125 #define WDSP_SIZE               (0x200000) /* 3968K */
126 #define VMJALUNA_SIZE           (0x64000) /* 400K */
127 #define RUNTIMENV_SIZE          (384 * 1024)
128 #define CONFIG_SPL_LOAD_LEN     (0x6000)
129
130
131 /*#define CMDLINE_NEED_CONV */
132
133 #define WATCHDOG_LOAD_VALUE     0x4000
134 #define CONFIG_SYS_STACK_SIZE   0x400
135 //#define CONFIG_SYS_TEXT_BASZE  0x80f00000
136
137 //#define       CONFIG_SYS_MONITOR_LEN          (256 << 10)     /* 256 kB for U-Boot */
138
139 /* NAND BOOT is the only boot method */
140 #define CONFIG_NAND_U_BOOT
141 #define DYNAMIC_CRC_TABLE
142 /* Start copying real U-boot from the second page */
143 #define CONFIG_SYS_NAND_U_BOOT_OFFS     0x40000
144 #define CONFIG_SYS_NAND_U_BOOT_SIZE     0x8A000
145 #define RAM_TYPPE_IS_SDRAM      0
146 //#define FPGA_TRACE_DOWNLOAD //for download image from trace
147
148 /* Load U-Boot to this address */
149 #define CONFIG_SYS_NAND_U_BOOT_DST      0x8f800000
150 #define CONFIG_SYS_NAND_U_BOOT_START    CONFIG_SYS_NAND_U_BOOT_DST
151 #define CONFIG_SYS_SDRAM_BASE 0x80000000
152 #define CONFIG_SYS_SDRAM_END (CONFIG_SYS_SDRAM_BASE + 256*1024*1024)
153
154 #ifdef CONFIG_NAND_SPL
155 #define CONFIG_SYS_INIT_SP_ADDR         (CONFIG_SYS_SDRAM_END - 0x40000)
156 #else
157
158 #define CONFIG_MMU_TABLE_ADDR (0x00020000)
159 #define CONFIG_SYS_INIT_SP_ADDR     \
160         (CONFIG_SYS_SDRAM_END - 0x10000 - GENERATED_GBL_DATA_SIZE)
161
162 #define CONFIG_SKIP_LOWLEVEL_INIT
163 #endif
164
165 #define CONFIG_HW_WATCHDOG
166 //#define CONFIG_AUTOBOOT //used for FPGA test, auto boot other image
167 //#define CONFIG_DISPLAY_CPUINFO
168
169 #define CONFIG_CMDLINE_TAG              1       /* enable passing of ATAGs */
170 #define CONFIG_SETUP_MEMORY_TAGS        1
171 #define CONFIG_INITRD_TAG               1
172
173 /*
174  * Memory Info
175  */
176 /* malloc() len */
177 #define CONFIG_SYS_MALLOC_LEN           (2 << 20)       /* 1 MiB */
178 /*
179  * Board has 2 32MB banks of DRAM but there is a bug when using
180  * both so only the first is configured
181  */
182 #define CONFIG_NR_DRAM_BANKS    1
183
184 #define PHYS_SDRAM_1            0x80000000
185 #define PHYS_SDRAM_1_SIZE       0x10000000
186 #if (CONFIG_NR_DRAM_BANKS == 2)
187 #define PHYS_SDRAM_2            0x90000000
188 #define PHYS_SDRAM_2_SIZE       0x10000000
189 #endif
190 /* 8MB DRAM test */
191 #define CONFIG_SYS_MEMTEST_START        PHYS_SDRAM_1
192 #define CONFIG_SYS_MEMTEST_END          (PHYS_SDRAM_1+0x0800000)
193 #define CONFIG_STACKSIZE        (256 * 1024)    /* regular stack */
194
195 /*
196  * Serial Info
197  */
198 #define CONFIG_SPRD_UART                1
199 #define CONFIG_SYS_SC8800X_UART1        1
200 #define CONFIG_CONS_INDEX       1       /* use UART0 for console */
201 #define CONFIG_BAUDRATE         115200  /* Default baud rate */
202 #define CONFIG_SYS_BAUDRATE_TABLE       { 9600, 19200, 38400, 57600, 115200 }
203 #define CONFIG_SPRD_SPI
204 #define CONFIG_SPRD_I2C
205 #define CONFIG_SC8830_I2C
206 /*
207  * Flash & Environment
208  */
209 /* No NOR flash present */
210 #define CONFIG_SYS_MONITOR_LEN ((CONFIG_SYS_NAND_U_BOOT_OFFS)+(CONFIG_SYS_NAND_U_BOOT_SIZE))
211 #define CONFIG_SYS_NO_FLASH     1
212 #define CONFIG_ENV_IS_NOWHERE
213 #define CONFIG_ENV_SIZE         (128 * 1024)
214 /*
215 #define CONFIG_ENV_IS_IN_NAND
216 #define CONFIG_ENV_OFFSET       CONFIG_SYS_MONITOR_LEN
217 #define CONFIG_ENV_OFFSET_REDUND        (CONFIG_ENV_OFFSET + CONFIG_ENV_SIZE)
218 */
219
220 /* DDR */
221 #define CONFIG_CLK_PARA
222 //#define CONFIG_FPGA
223
224 #ifndef CONFIG_CLK_PARA
225 #define DDR_CLK 333
226 #else
227 #define MAGIC_HEADER    0x5555AAAA
228 #define MAGIC_END       0xAAAA5555
229 #define CONFIG_PARA_VERSION 1
230 #define CLK_CA7_CORE    ARM_CLK_1000M
231 #define CLK_CA7_AXI     ARM_CLK_500M
232 #define CLK_CA7_DGB     ARM_CLK_200M
233 #define CLK_CA7_AHB     AHB_CLK_192M
234 #define CLK_CA7_APB     APB_CLK_64M
235 #define CLK_PUB_AHB     PUB_AHB_CLK_153_6M
236 #define CLK_AON_APB     AON_APB_CLK_128M
237 #define DDR_FREQ        333000000
238 #define DCDC_ARM        1200
239 #define DCDC_CORE       1100
240 #define CONFIG_VOL_PARA
241 #endif
242 //---these three macro below,only one can be open
243 //#define DDR_LPDDR1
244 #define DDR_LPDDR2
245 //#define DDR_DDR3
246
247 //#define DDR_TYPE DRAM_LPDDR2_2CS_8G_X32
248 #define DDR_TYPE DRAM_LPDDR2_1CS_4G_X32
249 //#define DDR_TYPE DRAM_LPDDR2_1CS_8G_X32
250 //#define DDR_TYPE DRAM_LPDDR2_2CS_16G_X32
251 //#define DDR_TYPE DRAM_DDR3_1CS_2G_X8_4P
252 //#define DDR_TYPE DRAM_DDR3_1CS_4G_X16_2P
253
254 #define DDR3_DLL_ON TRUE
255 //#define DLL_BYPASS
256 #define DDR_APB_CLK 128
257 #define DDR_DFS_SUPPORT
258 #define DDR_DFS_VAL_BASE 0X1c00
259
260 //#define DDR_SCAN_SUPPORT
261 #define MEM_IO_DS LPDDR2_DS_40R
262
263 #define PUBL_LPDDR1_DS PUBL_LPDDR1_DS_48OHM
264 #define PUBL_LPDDR2_DS PUBL_LPDDR2_DS_40OHM
265 #define PUBL_DDR3_DS   PUBL_DDR3_DS_34OHM
266
267 /* NAND */
268 #define CONFIG_NAND_DOLPHIN
269 #define CONFIG_SPRD_NAND_REGS_BASE      (0x20B00000)
270 #define CONFIG_SYS_MAX_NAND_DEVICE      1
271 #define CONFIG_SYS_NAND_BASE            (0x20B00000)
272 //#define CONFIG_JFFS2_NAND
273 //#define CONFIG_SPRD_NAND_HWECC
274 #define CONFIG_SYS_NAND_HW_ECC
275 #define CONFIG_SYS_NAND_LARGEPAGE
276 //#define CONFIG_SYS_NAND_5_ADDR_CYCLE
277
278 #define CONFIG_SYS_64BIT_VSPRINTF
279
280 #define CONFIG_CMD_MTDPARTS
281 #define CONFIG_MTD_PARTITIONS
282 #define CONFIG_MTD_DEVICE
283 #define CONFIG_CMD_UBI
284 #define CONFIG_RBTREE
285
286 /* U-Boot general configuration */
287 #define CONFIG_SYS_PROMPT       "=> "   /* Monitor Command Prompt */
288 #define CONFIG_SYS_CBSIZE       1024    /* Console I/O Buffer Size  */
289 /* Print buffer sz */
290 #define CONFIG_SYS_PBSIZE       (CONFIG_SYS_CBSIZE + \
291                 sizeof(CONFIG_SYS_PROMPT) + 16)
292 #define CONFIG_SYS_MAXARGS      32      /* max number of command args */
293 /* Boot Argument Buffer Size */
294 #define CONFIG_SYS_BARGSIZE     CONFIG_SYS_CBSIZE
295 #define CONFIG_CMDLINE_EDITING
296 #define CONFIG_SYS_LONGHELP
297
298 /* support OS choose */
299 #undef CONFIG_BOOTM_NETBSD
300 #undef CONFIG_BOOTM_RTEMS
301
302 /* U-Boot commands */
303 #include <config_cmd_default.h>
304 #define CONFIG_CMD_NAND
305 #undef CONFIG_CMD_FPGA
306 #undef CONFIG_CMD_LOADS
307 #undef CONFIG_CMD_NET
308 #undef CONFIG_CMD_NFS
309 #undef CONFIG_CMD_SETGETDCR
310
311 #define CONFIG_ENV_OVERWRITE
312
313 #ifdef SPRD_EVM_TAG_ON
314 #define CONFIG_BOOTDELAY        0
315 #else
316 #define CONFIG_BOOTDELAY        0
317 #define CONFIG_ZERO_BOOTDELAY_CHECK
318 #endif
319
320 #define CONFIG_LOADADDR         (CONFIG_SYS_TEXT_BASE - CONFIG_SYS_MALLOC_LEN - 4*1024*1024)    /* loadaddr env var */
321 #define CONFIG_SYS_LOAD_ADDR    CONFIG_LOADADDR
322
323 #define xstr(s) str(s)
324 #define str(s)  #s
325
326 #define MTDIDS_DEFAULT "nand0=sprd-nand"
327 #define MTDPARTS_DEFAULT "mtdparts=sprd-nand:256k(spl),2m(2ndbl),256k(tdmodem),256k(tddsp),256k(tdfixnv1),256k(tdruntimenv),256k(wmodem),256k(wdsp),256k(wfixnv1),256k(wruntimenv1),256k(prodinfo1),256k(prodinfo3),1024k(logo),1024k(fastbootlogo),10m(boot),300m(system),150m(cache),10m(recovery),256k(misc),256k(sd),512k(userdata)"
328 #define CONFIG_BOOTARGS "mem=512M console=ttyS1,115200n8 init=/init " MTDPARTS_DEFAULT
329 #define COPY_LINUX_KERNEL_SIZE  (0x600000)
330 #define LINUX_INITRD_NAME       "modem"
331
332 #define CONFIG_BOOTCOMMAND "cboot normal"
333 #define CONFIG_EXTRA_ENV_SETTINGS                               ""
334
335 #ifdef CONFIG_CMD_NET
336 #define CONFIG_IPADDR 192.168.10.2
337 #define CONFIG_SERVERIP 192.168.10.5
338 #define CONFIG_NETMASK 255.255.255.0
339 #define CONFIG_USBNET_DEVADDR 26:03:ee:00:87:9f
340 #define CONFIG_USBNET_HOSTADDR 9a:04:c7:d6:30:d0
341
342
343 #define CONFIG_NET_MULTI
344 #define CONFIG_CMD_DNS
345 #define CONFIG_CMD_NFS
346 #define CONFIG_CMD_RARP
347 #define CONFIG_CMD_PING
348 /*#define CONFIG_CMD_SNTP */
349 #endif
350
351 #define CONFIG_USB_CORE_IP_293A
352 #define CONFIG_USB_GADGET_SC8800G
353 #define CONFIG_USB_DWC
354 #define CONFIG_USB_GADGET_DUALSPEED
355 //#define CONFIG_USB_ETHER
356 #define CONFIG_CMD_FASTBOOT
357 #define SCRATCH_ADDR    (CONFIG_SYS_SDRAM_BASE + 0x100000)
358 #define FB_DOWNLOAD_BUF_SIZE (350*1024*1024)
359
360 #define CONFIG_MODEM_CALIBERATE
361 #define CONFIG_MODEM_CALI_UART
362
363 #define CONFIG_LCD
364 #ifdef  CONFIG_LCD
365 #define CONFIG_SPLASH_SCREEN
366 #define LCD_BPP LCD_COLOR16
367 //#define CONFIG_LCD_HVGA   1
368 //#define CONFIG_LCD_QVGA   1
369 //#define CONFIG_LCD_QHD 1
370 //#define CONFIG_LCD_720P 1
371 //#define CONFIG_LCD_FWVGA 1
372 #define CONFIG_LCD_WVGA
373 //#define CONFIG_LCD_INFO
374 //#define LCD_TEST_PATTERN
375 //#define CONFIG_LCD_LOGO
376 //#define CONFIG_FB_LCD_S6D0139
377 //#define CONFIG_FB_LCD_SSD2075_MIPI
378 //#define CONFIG_FB_LCD_NT35516_MIPI
379 //#define CONFIG_FB_LCD_HX8363_RGB_SPI
380 //#define CONFIG_FB_LCD_ILI9486
381 //#define CONFIG_FB_LCD_ILI9341
382 //#define CONFIG_FB_LCD_ST7789V_MCU
383 //#define CONFIG_FB_LCD_HX8363_MCU
384 #define CONFIG_FB_LCD_VIVA_RGB_SPI
385 #define CONFIG_SYS_WHITE_ON_BLACK
386 #ifdef  LCD_TEST_PATTERN
387 #define CONSOLE_COLOR_RED 0xf800
388 #define CONSOLE_COLOR_GREEN 0x07e0
389 #define CONSOLE_COLOR_YELLOW 0x07e0
390 #define CONSOLE_COLOR_BLUE 0x001f
391 #define CONSOLE_COLOR_MAGENTA 0x001f
392 #define CONSOLE_COLOR_CYAN 0x001f
393 #endif
394 #endif // CONFIG_LCD
395
396 #define CONFIG_SPRD_SYSDUMP
397 #include <asm/sizes.h>
398 #define SPRD_SYSDUMP_MAGIC      ((PHYS_OFFSET_ADDR & (~(SZ_512M - 1))) + SZ_512M - SZ_1M)
399 #define CALIBRATE_ENUM_MS 3000
400 #define CALIBRATE_IO_MS 2000
401
402 //#define LOW_BAT_ADC_LEVEL 782 /*phone battery adc value low than this value will not boot up*/
403 #define LOW_BAT_VOL            3500 /*phone battery voltage low than this value will not boot up*/
404 #define LOW_BAT_VOL_CHG        3300    //3.3V charger connect
405
406 #define PWR_KEY_DETECT_CNT 12 /*this should match the count of boot_pwr_check() function */
407 #define ALARM_LEAD_SET_MS 0 /* time set for alarm boot in advancd */
408
409 #define PHYS_OFFSET_ADDR                        0x80000000
410 #define TD_CP_OFFSET_ADDR                       0x8000000       /*128*/
411 #define TD_CP_SDRAM_SIZE                        0x1800000       /*24M*/
412 #define WCDMA_CP_OFFSET_ADDR            0x8000000       /*128M*/
413 #define WCDMA_CP_SDRAM_SIZE                 0x18A0000
414
415 #define WCN_CP_OFFSET_ADDR          0xa800000   /*168M*/
416 #define WCN_CP_SDRAM_SIZE           0x500000    /*5M*/
417
418 #define SIPC_APCP_RESET_ADDR_SIZE       0xC00   /*3K*/
419 #define SIPC_APCP_RESET_SIZE        0x1000      /*4K*/
420 #define SIPC_WCDMA_APCP_START_ADDR      (PHYS_OFFSET_ADDR + WCDMA_CP_OFFSET_ADDR + WCDMA_CP_SDRAM_SIZE - SIPC_APCP_RESET_SIZE)
421 #define SIPC_WCN_APCP_START_ADDR    (PHYS_OFFSET_ADDR + WCN_CP_OFFSET_ADDR + WCN_CP_SDRAM_SIZE - SIPC_APCP_RESET_SIZE)
422
423 #define CALIBRATION_FLAG_WCDMA  (PHYS_OFFSET_ADDR + WCDMA_CP_OFFSET_ADDR + WCDMA_CP_SDRAM_SIZE - 0x400)
424 #define CALIBRATION_FLAG         CALIBRATION_FLAG_WCDMA
425 //#define CALIBRATION_FLAG           0x89700000
426
427 #define CONFIG_CMD_SOUND 1
428 #define CONFIG_CMD_FOR_HTC 1
429 #define CONFIG_SOUND_CODEC_SPRD_V3 1
430 #define CONFIG_SOUND_DAI_VBC_R2P0 1
431 /* #define CONFIG_SPRD_AUDIO_DEBUG */
432
433 #define CONFIG_RAMDUMP_NO_SPLIT 1 /* Don't split sysdump file */
434
435 #define CONFIG_PBINT_7S_RESET_V1
436 /* short reset when power key reset trigged */
437 /* #define CONFIG_PBINT_7S_RST_SW_SHORT 1 */
438 /* reset then release the power key when reset trigged */
439 /* #define CONFIG_PBINT_7S_RST_SW_LONG 1 */
440 /* reset then release the power key when reset trigged */
441 /* #define CONFIG_PBINT_7S_RST_HW_LONG 1 */
442 /* rang:2-16 unit: s */
443 /* #define CONFIG_PBINT_7S_RST_THRESHOLD 7 */
444
445 #define CONFIG_SMPL_MODE
446 /* rang:0(0.5s) - 7(4s) unit: s step: 0.5s */
447 /* #define CONFIG_SMPL_THRESHOLD 0 */
448
449 #endif /* __CONFIG_H */