tizen 2.4 release
[kernel/u-boot-tm1.git] / include / configs / sp8730seea_jig.h
1 /*
2  * (C) Copyright 2009 DENX Software Engineering
3  * Author: John Rigby <jrigby@gmail.com>
4  *
5  * This program is free software; you can redistribute it and/or
6  * modify it under the terms of the GNU General Public License as
7  * published by the Free Software Foundation; either version 2 of
8  * the License, or (at your option) any later version.
9  *
10  * This program is distributed in the hope that it will be useful,
11  * but WITHOUT ANY WARRANTY; without even the implied warranty of
12  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
13  * GNU General Public License for more details.
14  *
15  * You should have received a copy of the GNU General Public License
16  * along with this program; if not, write to the Free Software
17  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
18  * MA 02111-1307 USA
19  */
20
21 #ifndef __CONFIG_H
22 #define __CONFIG_H
23
24 //#define CONFIG_SECURE_BOOT
25 //#define CONFIG_ROM_VERIFY_SPL
26 #define PRIMPUKPATH "/dev/block/mmcblk0boot0"
27 #define PRIMPUKSTART 512
28 #define PRIMPUKLEN 260
29 //#define CONFIG_OF_LIBFDT
30 //#ifdef CONFIG_OF_LIBFDT
31 //MACH_TYPE_SC8830=2014
32 //ask for detect it
33 #define DT_PLATFROM_ID 8830
34 #define DT_HARDWARE_ID 1
35 #define DT_SOC_VER     0x20000
36 //#endif
37 //only used in fdl2 .in uart download, the debug infors  from  serial will break the download process.
38 #define CONFIG_FDL2_PRINT        0
39 #define BOOT_NATIVE_LINUX        1
40 #define BOOT_NATIVE_LINUX_MODEM  1
41 #define CONFIG_SILENT_CONSOLE
42 #define CONFIG_GPIOLIB 1
43 //#define NAND_DEBUG  
44 //#define DEBUG
45 #define U_BOOT_SPRD_VER 1
46 /*#define SPRD_EVM_TAG_ON 1*/
47 #ifdef SPRD_EVM_TAG_ON
48 #define SPRD_EVM_ADDR_START 0x00026000
49 #define SPRD_EVM_TAG(_x) (*(((unsigned long *)SPRD_EVM_ADDR_START)+_x) = *(volatile unsigned long *)0x87003004)
50 #endif
51 #define CONFIG_L2_OFF                   1
52
53 #define BOOT_DEBUG 1
54
55 #define CONFIG_YAFFS2 1
56
57 #define BOOT_PART "boot"
58 //#define BOOT_PART "kernel"
59 #define RECOVERY_PART "recovery"
60 #define UBIPAC_PART  "ubipac"
61
62 /*
63  * SPREADTRUM BIGPHONE board - SoC Configuration
64  */
65 #define CONFIG_SP8830
66 #define CONFIG_SC8830
67 #define CONFIG_SPX30G   //tshark chip
68 #define CONFIG_SPX30G2  //tshark2 chip
69
70 #define CONFIG_SP8730SEEA_JIG
71 #define CONFIG_SP8830WCN
72 #define CONFIG_ADIE_SC2723S
73
74 #define CONFIG_SUPPORT_W
75 #define WDSP_ADR       0x88020000
76 #define WFIXNV_ADR     0x88240000
77 #define WRUNTIMENV_ADR 0x88280000
78 #define WMODEM_ADR     0x88300000
79 #define MODEM_ADR      WMODEM_ADR
80 #define CONFIG_SUPPORT_WIFI
81 #define WCNMODEM_ADR      0x8a808000
82 #define WCNFIXNV_ADR      0x8a800000
83 #define WCNRUNTIMENV_ADR  0x8a820000
84 #define CP0_CODE_COPY_ADR 0x50000000
85 #define CP2_CODE_COPY_ADR 0x50003000
86
87 #define CONFIG_AUTODLOADER
88
89 #define CHIP_ENDIAN_LITTLE
90 #define _LITTLE_ENDIAN 1
91
92 #define CONFIG_RAM1G
93
94 #define CONFIG_EMMC_BOOT
95
96 #ifdef  CONFIG_EMMC_BOOT
97 #define EMMC_SECTOR_SIZE 512
98 #define CONFIG_MMC
99
100 #define CONFIG_FS_EXT4
101 #define CONFIG_EXT4_WRITE
102 #define CONFIG_CMD_EXT4
103 #define CONFIG_CMD_EXT4_WRITE
104
105 //#define CONFIG_TIGER_MMC
106 #define CONFIG_UEFI_PARTITION
107 #define CONFIG_EFI_PARTITION
108 #define CONFIG_EXT4_SPARSE_DOWNLOAD
109 //#define CONFIG_EMMC_SPL
110 #define CONFIG_SYS_EMMC_U_BOOT_SECTOR_NUM ((CONFIG_SYS_NAND_U_BOOT_SIZE+EMMC_SECTOR_SIZE-1)/EMMC_SECTOR_SIZE)
111
112 #endif
113
114 /*
115  * MMC definition
116  */
117 #define CONFIG_CMD_MMC
118 #ifdef  CONFIG_CMD_MMC
119 #define CONFIG_CMD_FAT                  1
120 #define CONFIG_FAT_WRITE                1
121 #define CONFIG_MMC                      1
122 #define CONFIG_GENERIC_MMC              1
123 #define CONFIG_SDHCI                    1
124 #define CONFIG_SDHCI_CTRL_NO_HISPD     1 /* disable high speed control */
125 #define CONFIG_SYS_MMC_MAX_BLK_COUNT    0x1000
126 #define CONFIG_MMC_SDMA                 1
127 #define CONFIG_MV_SDHCI                 1
128 #define CONFIG_DOS_PARTITION            1
129 #define CONFIG_EFI_PARTITION            1
130 #define CONFIG_SYS_MMC_NUM              1
131 #define CONFIG_SYS_MMC_BASE             {0x20600000}
132 #define CONFIG_SYS_SD_BASE              0x20300000
133 #endif
134
135 #define BB_DRAM_TYPE_256MB_32BIT
136
137 #define CONFIG_SYS_HZ                   1000
138 #define CONFIG_SPRD_TIMER_CLK           1000 /*32768*/
139
140 //#define CONFIG_SYS_HUSH_PARSER
141
142 #ifdef CONFIG_SYS_HUSH_PARSER
143 #define CONFIG_SYS_PROMPT_HUSH_PS2 "> "
144 #endif
145
146 #define FIXNV_SIZE              (2*128 * 1024)
147 #define PRODUCTINFO_SIZE        (16 * 1024)
148 #define WMODEM_SIZE             (0x800000)
149 #define WDSP_SIZE               (0x200000)
150 #define WCNMODEM_SIZE           (0x100000)
151 #define VMJALUNA_SIZE           (0x64000) /* 400K */
152 #define RUNTIMENV_SIZE          (3*128 * 1024)
153 #ifdef CONFIG_ROM_VERIFY_SPL
154 #define CONFIG_SPL_LOAD_LEN     (0x8000) /* 32 KB */
155 #define CONFIG_BOOTINFO_LENGTH  (0x200)  /* 512 Bytes*/
156 #define PUBKEY_BSC_BLOCK_INDEX  (CONFIG_SPL_LOAD_LEN - CONFIG_BOOTINFO_LENGTH * 2) / EMMC_SECTOR_SIZE
157 #define PUBKEY_VLR_BLOCK_INDEX  2
158 #define PUBKEY_READ_BLOCK_NUMS  1
159 #define CONFIG_SPL_HASH_LEN     (0x400) /* 1KB */
160 #else
161 #define CONFIG_SPL_LOAD_LEN     (0x6000)
162 #define PUBKEY_BSC_BLOCK_INDEX  0
163 #define PUBKEY_VLR_BLOCK_INDEX  0
164 #define PUBKEY_READ_BLOCK_NUMS  (SEC_HEADER_MAX_SIZE / EMMC_SECTOR_SIZE)
165 #define CONFIG_SPL_HASH_LEN     (0xC00) /* 3KB */
166 #endif
167
168 #define PRODUCTINFO_ADR         0x80490000
169
170 /*#define CMDLINE_NEED_CONV */
171
172 #define WATCHDOG_LOAD_VALUE     0x4000
173 #define CONFIG_SYS_STACK_SIZE   0x400
174 //#define CONFIG_SYS_TEXT_BASZE  0x80f00000
175
176 //#define       CONFIG_SYS_MONITOR_LEN          (256 << 10)     /* 256 kB for U-Boot */
177
178 /* NAND BOOT is the only boot method */
179 #define CONFIG_NAND_U_BOOT
180 #define DYNAMIC_CRC_TABLE
181 /* Start copying real U-boot from the second page */
182 #define CONFIG_SYS_NAND_U_BOOT_OFFS     0x40000
183 #define CONFIG_SYS_NAND_U_BOOT_SIZE     0xa0000
184 #define RAM_TYPPE_IS_SDRAM      0
185 //#define FPGA_TRACE_DOWNLOAD //for download image from trace
186
187 /* Load U-Boot to this address */
188 #define CONFIG_SYS_NAND_U_BOOT_DST      0x8f700000
189 #define CONFIG_SYS_NAND_U_BOOT_START    CONFIG_SYS_NAND_U_BOOT_DST
190 #define CONFIG_SYS_SDRAM_BASE 0x80000000
191 #define CONFIG_SYS_SDRAM_END (CONFIG_SYS_SDRAM_BASE + 256*1024*1024)
192
193 #ifdef CONFIG_NAND_SPL
194 #define CONFIG_SYS_INIT_SP_ADDR         (CONFIG_SYS_SDRAM_END - 0x40000)
195 #else
196
197 #define CONFIG_MMU_TABLE_ADDR (0x00020000)
198 #define CONFIG_SYS_INIT_SP_ADDR     \
199         (CONFIG_SYS_SDRAM_END - 0x10000 - GENERATED_GBL_DATA_SIZE)
200
201 #define CONFIG_SKIP_LOWLEVEL_INIT
202 #endif
203
204 #define CONFIG_HW_WATCHDOG
205 //#define CONFIG_AUTOBOOT //used for FPGA test, auto boot other image
206 //#define CONFIG_DISPLAY_CPUINFO
207
208 #define CONFIG_CMDLINE_TAG              1       /* enable passing of ATAGs */
209 #define CONFIG_SETUP_MEMORY_TAGS        1
210 #define CONFIG_INITRD_TAG               1
211
212 /*
213  * Memory Info
214  */
215 /* malloc() len */
216 #define CONFIG_SYS_MALLOC_LEN           (2 << 20)       /* 1 MiB */
217 /*
218  * Board has 2 32MB banks of DRAM but there is a bug when using
219  * both so only the first is configured
220  */
221 #define CONFIG_NR_DRAM_BANKS    1
222
223 #define PHYS_SDRAM_1            0x80000000
224 #define PHYS_SDRAM_1_SIZE       0x10000000
225 #if (CONFIG_NR_DRAM_BANKS == 2)
226 #define PHYS_SDRAM_2            0x90000000
227 #define PHYS_SDRAM_2_SIZE       0x10000000
228 #endif
229 /* 8MB DRAM test */
230 #define CONFIG_SYS_MEMTEST_START        PHYS_SDRAM_1
231 #define CONFIG_SYS_MEMTEST_END          (PHYS_SDRAM_1+0x0800000)
232 #define CONFIG_STACKSIZE        (256 * 1024)    /* regular stack */
233
234 /*
235  * Serial Info
236  */
237 #define CONFIG_SPRD_UART                1
238 #define CONFIG_SYS_SC8800X_UART1        1
239 #define CONFIG_CONS_INDEX       1       /* use UART0 for console */
240 #define CONFIG_BAUDRATE         115200  /* Default baud rate */
241 #define CONFIG_SYS_BAUDRATE_TABLE       { 9600, 19200, 38400, 57600, 115200 }
242 #define CONFIG_SPRD_SPI
243 #define CONFIG_SPRD_I2C
244 #define CONFIG_SC8830_I2C
245 /*
246  * Flash & Environment
247  */
248 /* No NOR flash present */
249 #define CONFIG_SYS_MONITOR_LEN ((CONFIG_SYS_NAND_U_BOOT_OFFS)+(CONFIG_SYS_NAND_U_BOOT_SIZE))
250 #define CONFIG_SYS_NO_FLASH     1
251 #define CONFIG_ENV_IS_NOWHERE
252 #define CONFIG_ENV_SIZE         (128 * 1024)    
253 /*
254 #define CONFIG_ENV_IS_IN_NAND
255 #define CONFIG_ENV_OFFSET       CONFIG_SYS_MONITOR_LEN
256 #define CONFIG_ENV_OFFSET_REDUND        (CONFIG_ENV_OFFSET + CONFIG_ENV_SIZE)
257 */
258
259 /* DDR */
260 #define CONFIG_CLK_PARA
261
262 #ifndef CONFIG_CLK_PARA
263 #define DDR_CLK 464
264 #else
265 #define MAGIC_HEADER    0x5555AAAA
266 #define MAGIC_END       0xAAAA5555
267 #define CONFIG_PARA_VERSION 1
268 #define CLK_CA7_CORE    ARM_CLK_1000M
269 #define CLK_CA7_AXI     ARM_CLK_500M
270 #define CLK_CA7_DGB     ARM_CLK_200M
271 #define CLK_CA7_AHB     AHB_CLK_192M
272 #define CLK_CA7_APB     APB_CLK_64M
273 #define CLK_PUB_AHB     PUB_AHB_CLK_153_6M
274 #define CLK_AON_APB     AON_APB_CLK_128M
275 #define DDR_FREQ        800000000
276 #define DCDC_ARM        1200
277 #define DCDC_CORE       1100
278 #define CONFIG_VOL_PARA
279 #endif
280
281
282 /* NAND */
283 #define CONFIG_NAND_SC8830
284 #define CONFIG_SPRD_NAND_REGS_BASE      (0x20B00000)
285 #define CONFIG_SYS_MAX_NAND_DEVICE      1
286 #define CONFIG_SYS_NAND_BASE            (0x20B00000)
287 //#define CONFIG_JFFS2_NAND
288 //#define CONFIG_SPRD_NAND_HWECC
289 #define CONFIG_SYS_NAND_HW_ECC
290 #define CONFIG_SYS_NAND_LARGEPAGE
291 //#define CONFIG_SYS_NAND_5_ADDR_CYCLE
292
293 #define CONFIG_SYS_64BIT_VSPRINTF
294
295 #define CONFIG_CMD_MTDPARTS
296 #define CONFIG_MTD_PARTITIONS
297 #define CONFIG_MTD_DEVICE
298 #define CONFIG_CMD_UBI
299 #define CONFIG_RBTREE
300
301 #define CONFIG_CMD_UBIFS
302 #define CONFIG_LZO
303 #ifdef CONFIG_CMD_UBIFS
304 #define CONFIG_FS_UBIFS
305 #endif
306
307 /* U-Boot general configuration */
308 #define CONFIG_SYS_PROMPT       "=> "   /* Monitor Command Prompt */
309 #define CONFIG_SYS_CBSIZE       1024    /* Console I/O Buffer Size  */
310 /* Print buffer sz */
311 #define CONFIG_SYS_PBSIZE       (CONFIG_SYS_CBSIZE + \
312                 sizeof(CONFIG_SYS_PROMPT) + 16)
313 #define CONFIG_SYS_MAXARGS      32      /* max number of command args */
314 /* Boot Argument Buffer Size */
315 #define CONFIG_SYS_BARGSIZE     CONFIG_SYS_CBSIZE
316 #define CONFIG_CMDLINE_EDITING
317 #define CONFIG_SYS_LONGHELP
318
319 /* support OS choose */
320 #undef CONFIG_BOOTM_NETBSD 
321 #undef CONFIG_BOOTM_RTEMS
322
323 /* U-Boot commands */
324 #include <config_cmd_default.h>
325 #define CONFIG_CMD_NAND
326 #undef CONFIG_CMD_FPGA
327 #undef CONFIG_CMD_LOADS
328 #undef CONFIG_CMD_NET
329 #undef CONFIG_CMD_NFS
330 #undef CONFIG_CMD_SETGETDCR
331
332 #define CONFIG_ENV_OVERWRITE
333
334 #ifdef SPRD_EVM_TAG_ON
335 #define CONFIG_BOOTDELAY        0
336 #else
337 #define CONFIG_BOOTDELAY        0
338 #define CONFIG_ZERO_BOOTDELAY_CHECK
339 #endif
340
341 #define CONFIG_LOADADDR         (CONFIG_SYS_TEXT_BASE - CONFIG_SYS_MALLOC_LEN - 4*1024*1024)    /* loadaddr env var */
342 #define CONFIG_SYS_LOAD_ADDR    CONFIG_LOADADDR
343
344 #define xstr(s) str(s)
345 #define str(s)  #s
346
347 #ifdef CONFIG_RAM1G
348 #define MEM_INIT_PARA "mem=1024M"
349 #elif defined(CONFIG_RAM512M)
350 #define MEM_INIT_PARA "mem=512M"
351 #elif defined(CONFIG_RAM256M)
352 #define MEM_INIT_PARA "mem=256M"
353 //#elif defined(CONFIG_RAMxxxM)
354 ////#define MEM_INIT_PARA "mem=xxxM" //xxx maybe 1024 etc
355 #else
356 #error "CONFIG_RAMxxxM macro must be defined"
357 #endif
358 #define MTDIDS_DEFAULT "nand0=sprd-nand"
359 //#define MTDPARTS_DEFAULT "mtdparts=sprd-nand:256k(spl),512k(2ndbl),256k(params),512k(vmjaluna),10m(modem),3840k(fixnv),3840k(backupfixnv),5120k(dsp),3840k(runtimenv),10m(boot),10m(recovery),250m(system),180m(userdata),20m(cache),256k(misc),1m(boot_logo),1m(fastboot_logo),3840k(productinfo),512k(kpanic)"
360 #define MTDPARTS_DEFAULT "mtdparts=sprd-nand:256k(spl),768k(2ndbl),512k(kpanic),-(ubipac)"
361 #define CONFIG_BOOTARGS MEM_INIT_PARA" loglevel=1 console=ttyS1,115200n8 init=/init " MTDPARTS_DEFAULT
362
363 #define COPY_LINUX_KERNEL_SIZE  (0x600000)
364 #define LINUX_INITRD_NAME       "modem"
365
366 #define CONFIG_BOOTCOMMAND "cboot normal"
367 #define CONFIG_EXTRA_ENV_SETTINGS                               ""      
368
369 #ifdef CONFIG_CMD_NET
370 #define CONFIG_IPADDR 192.168.10.2
371 #define CONFIG_SERVERIP 192.168.10.5
372 #define CONFIG_NETMASK 255.255.255.0
373 #define CONFIG_USBNET_DEVADDR 26:03:ee:00:87:9f
374 #define CONFIG_USBNET_HOSTADDR 9a:04:c7:d6:30:d0
375
376
377 #define CONFIG_NET_MULTI
378 #define CONFIG_CMD_DNS
379 #define CONFIG_CMD_NFS
380 #define CONFIG_CMD_RARP
381 #define CONFIG_CMD_PING
382 /*#define CONFIG_CMD_SNTP */
383 #endif
384
385 #define CONFIG_USB_CORE_IP_293A
386 #define CONFIG_USB_GADGET_SC8800G
387 #define CONFIG_USB_DWC
388 #define CONFIG_USB_GADGET_DUALSPEED
389 //#define CONFIG_USB_ETHER
390 #define CONFIG_CMD_FASTBOOT
391 #define SCRATCH_ADDR    (CONFIG_SYS_SDRAM_BASE + 0x100000)
392 #define FB_DOWNLOAD_BUF_SIZE           (CONFIG_SYS_NAND_U_BOOT_DST - SCRATCH_ADDR-0x800000)
393 #define SCRATCH_ADDR_EXT1              (CONFIG_SYS_NAND_U_BOOT_DST + 32*1024*1024)
394 #define FB_DOWNLOAD_BUF_EXT1_SIZE      (224*1024*1024)
395
396 #define CONFIG_MODEM_CALIBERATE
397
398 #define CONFIG_LCD
399 #ifdef  CONFIG_LCD
400 #define CONFIG_DSIH_VERSION_1P21A
401 #define CONFIG_SPLASH_SCREEN
402 #define LCD_BPP LCD_COLOR16
403 //#define CONFIG_LCD_HVGA   1
404 //#define CONFIG_LCD_QVGA   1
405 #define CONFIG_LCD_QHD 1
406 //#define CONFIG_LCD_720P 1
407 //#define CONFIG_LCD_INFO
408 //#define LCD_TEST_PATTERN
409 //#define CONFIG_LCD_LOGO
410 //#define CONFIG_FB_LCD_S6D0139
411 //#define CONFIG_FB_LCD_SSD2075_MIPI
412 #define CONFIG_FB_LCD_NT35516_MIPI
413 #define CONFIG_SYS_WHITE_ON_BLACK
414 #ifdef  LCD_TEST_PATTERN
415 #define CONSOLE_COLOR_RED 0xf800 
416 #define CONSOLE_COLOR_GREEN 0x07e0
417 #define CONSOLE_COLOR_YELLOW 0x07e0
418 #define CONSOLE_COLOR_BLUE 0x001f
419 #define CONSOLE_COLOR_MAGENTA 0x001f
420 #define CONSOLE_COLOR_CYAN 0x001f
421 #endif
422 #endif // CONFIG_LCD
423
424 #define CONFIG_SPRD_SYSDUMP
425 #include <asm/sizes.h>
426 #define SPRD_SYSDUMP_MAGIC      ((PHYS_OFFSET_ADDR & (~(SZ_512M - 1))) + SZ_512M - SZ_1M)
427 #define REAL_SDRAM_SIZE 0x40000000     /*dump 1G */
428
429 #define CALIBRATE_ENUM_MS 3000
430 #define CALIBRATE_IO_MS 2000
431
432 //#define LOW_BAT_ADC_LEVEL 782 /*phone battery adc value low than this value will not boot up*/
433 #define LOW_BAT_VOL            3500 /*phone battery voltage low than this value will not boot up*/
434 #define LOW_BAT_VOL_CHG        3300    //3.3V charger connect
435
436 #define PWR_KEY_DETECT_CNT 12 /*this should match the count of boot_pwr_check() function */
437 #define ALARM_LEAD_SET_MS 0 /* time set for alarm boot in advancd */
438
439 #define PHYS_OFFSET_ADDR                        0x80000000
440 #define TD_CP_OFFSET_ADDR                       0x8000000       /*128*/
441 #define TD_CP_SDRAM_SIZE                        0x1200000       /*18M*/
442 #define WCDMA_CP_OFFSET_ADDR            0x8000000       /*128M*/
443 #define WCDMA_CP_SDRAM_SIZE             0x1c00000       /*27M*/
444 #define WCN_CP_OFFSET_ADDR              0x0a800000      /*168M*/
445 #define WCN_CP_SDRAM_SIZE               0x201000        /*cp2size*/
446
447 #define SIPC_APCP_RESET_ADDR_SIZE       0xC00   /*3K*/
448 #define SIPC_APCP_RESET_SIZE    0x1000  /*4K*/
449 #define SIPC_TD_APCP_START_ADDR         (PHYS_OFFSET_ADDR + TD_CP_OFFSET_ADDR + TD_CP_SDRAM_SIZE - SIPC_APCP_RESET_SIZE)        /*0x897FF000*/
450 #define SIPC_WCDMA_APCP_START_ADDR      (PHYS_OFFSET_ADDR + WCDMA_CP_OFFSET_ADDR + WCDMA_CP_SDRAM_SIZE - SIPC_APCP_RESET_SIZE) /*0x899F0000*/
451 #define SIPC_WCN_APCP_START_ADDR                (PHYS_OFFSET_ADDR + WCN_CP_OFFSET_ADDR + WCN_CP_SDRAM_SIZE - SIPC_APCP_RESET_SIZE) /*0x94EFF000*/
452 #define CALIBRATION_FLAG               (PHYS_OFFSET_ADDR + WCDMA_CP_OFFSET_ADDR + WCDMA_CP_SDRAM_SIZE - 0x400)
453 #define CALIBRATION_FLAG_WCDMA   CALIBRATION_FLAG
454
455 #define CONFIG_RAM_CONSOLE
456
457 #ifdef CONFIG_RAM_CONSOLE
458 #define CONFIG_RAM_CONSOLE_SIZE        0x80000
459 #define CONFIG_RAM_CONSOLE_START    (CONFIG_SYS_NAND_U_BOOT_START + 0x600000)
460 #endif
461 //#define CALIBRATION_FLAG           0x89700000
462
463 #define CONFIG_CMD_SOUND 1
464 #define CONFIG_CMD_FOR_HTC 1
465 #define CONFIG_SOUND_CODEC_SPRD_V3 1
466 #define CONFIG_SOUND_DAI_VBC_R2P0 1
467 /* #define CONFIG_SPRD_AUDIO_DEBUG */
468
469 #define CONFIG_RAMDUMP_NO_SPLIT 1 /* Don't split sysdump file */
470
471 #define CONFIG_PBINT_7S_RESET_V1
472 /*7S reset config*/
473 #define CONFIG_7S_RST_MODULE_EN         1       //0:disable module; 1:enable module
474
475 #define CONFIG_7S_RST_SW_MODE           1       //0:hw reset,1:arm reset,power keep on
476 #define CONFIG_7S_RST_SHORT_MODE        1       //0:long press then release key to trigger;1:press key some time to trigger
477 #define CONFIG_7S_RST_2KEY_MODE         1       //0:1Key--Normal mode; 1:2KEY
478 #define CONFIG_7S_RST_THRESHOLD         7       //7S, hold key down for this time to trigger
479
480 #define USB_PHY_TUNE_VALUE 0x44073e33
481
482 /*control the CP need to boot*/
483 #define modem_cp0_enable 1
484 #define modem_cp1_enable 0
485 #define modem_cp2_enable 0
486
487
488 #endif /* __CONFIG_H */