tizen 2.4 release
[kernel/u-boot-tm1.git] / arch / arm / include / asm / arch-sc9630 / chip_x20l / __regs_avs_apb_rf.h
1 /*\r
2  * Copyright (C) 2014-2015 Spreadtrum Communications Inc.\r
3  *\r
4  * This file is dual-licensed: you can use it either under the terms\r
5  * of the GPL or the X11 license, at your option. Note that this dual\r
6  * licensing only applies to this file, and not this project as a\r
7  * whole.\r
8  *\r
9  */\r
10 \r
11 \r
12 #ifndef __H_REGS_AVS_APB_RF_HEADFILE_H__\r
13 #define __H_REGS_AVS_APB_RF_HEADFILE_H__ __FILE__\r
14 \r
15 #define REGS_AVS_APB_RF\r
16 \r
17 /* registers definitions for AVS_APB_RF */\r
18 #define REG_AVS_APB_RF_AVS_TUNE_LMT_CFG                   SCI_ADDR(REGS_AVS_APB_RF_BASE, 0x0000)\r
19 #define REG_AVS_APB_RF_AVS_TUNE_STATUS                    SCI_ADDR(REGS_AVS_APB_RF_BASE, 0x0004)\r
20 #define REG_AVS_APB_RF_AVS_CFG                            SCI_ADDR(REGS_AVS_APB_RF_BASE, 0x0008)\r
21 #define REG_AVS_APB_RF_AVS_TUNE_STEP_CFG                  SCI_ADDR(REGS_AVS_APB_RF_BASE, 0x000C)\r
22 #define REG_AVS_APB_RF_AVS_WAIT_CFG                       SCI_ADDR(REGS_AVS_APB_RF_BASE, 0x0010)\r
23 #define REG_AVS_APB_RF_AVS_INT_CFG                        SCI_ADDR(REGS_AVS_APB_RF_BASE, 0x0014)\r
24 #define REG_AVS_APB_RF_AVS_START_SINGLE_ACT               SCI_ADDR(REGS_AVS_APB_RF_BASE, 0x0018)\r
25 #define REG_AVS_APB_RF_AVS_START_REPEAT_ACT               SCI_ADDR(REGS_AVS_APB_RF_BASE, 0x001C)\r
26 #define REG_AVS_APB_RF_AVS_HPM_EN                         SCI_ADDR(REGS_AVS_APB_RF_BASE, 0x0020)\r
27 #define REG_AVS_APB_RF_AVS_HPM_RPT_ANLS                   SCI_ADDR(REGS_AVS_APB_RF_BASE, 0x0024)\r
28 #define REG_AVS_APB_RF_AVS_HPM_RPT_VLD_STATUS_0           SCI_ADDR(REGS_AVS_APB_RF_BASE, 0x0028)\r
29 #define REG_AVS_APB_RF_AVS_HPM_RPT_VLD_STATUS_1           SCI_ADDR(REGS_AVS_APB_RF_BASE, 0x002C)\r
30 #define REG_AVS_APB_RF_FSM_STS                            SCI_ADDR(REGS_AVS_APB_RF_BASE, 0x0030)\r
31 \r
32 \r
33 \r
34 /* bits definitions for register REG_AVS_APB_RF_AVS_TUNE_LMT_CFG */\r
35 #define BITS_VOLT_TUNE_VAL_MAX(_X_)                       ( (_X_) << 8 & (BIT(8)|BIT(9)|BIT(10)|BIT(11)|BIT(12)|BIT(13)|BIT(14)|BIT(15)) )\r
36 #define BITS_VOLT_TUNE_VAL_MIN(_X_)                       ( (_X_) & (BIT(0)|BIT(1)|BIT(2)|BIT(3)|BIT(4)|BIT(5)|BIT(6)|BIT(7)) )\r
37 \r
38 /* bits definitions for register REG_AVS_APB_RF_AVS_TUNE_STATUS */\r
39 #define BITS_VOLT_TUNE_VAL(_X_)                           ( (_X_) << 8 & (BIT(8)|BIT(9)|BIT(10)|BIT(11)|BIT(12)|BIT(13)|BIT(14)|BIT(15)) )\r
40 #define BITS_VOLT_OBS_VAL(_X_)                            ( (_X_) & (BIT(0)|BIT(1)|BIT(2)|BIT(3)|BIT(4)|BIT(5)|BIT(6)|BIT(7)) )\r
41 \r
42 /* bits definitions for register REG_AVS_APB_RF_AVS_CFG */\r
43 #define BIT_HPM3_RPT_CHKSUM_ERR_EN                        ( BIT(19) )\r
44 #define BIT_HPM2_RPT_CHKSUM_ERR_EN                        ( BIT(18) )\r
45 #define BIT_HPM1_RPT_CHKSUM_ERR_EN                        ( BIT(17) )\r
46 #define BIT_HPM0_RPT_CHKSUM_ERR_EN                        ( BIT(16) )\r
47 #define BIT_PAUSE_OCCUR_ERR_EN                            ( BIT(8) )\r
48 #define BIT_VOLT_TUNE_FORBID_EN                           ( BIT(4) )\r
49 #define BIT_VOLT_OBS_FORBID_EN                            ( BIT(0) )\r
50 \r
51 /* bits definitions for register REG_AVS_APB_RF_AVS_TUNE_STEP_CFG */\r
52 #define BITS_VOLT_TUNE_DOWN_STEP(_X_)                     ( (_X_) << 16 & (BIT(16)|BIT(17)|BIT(18)|BIT(19)|BIT(20)|BIT(21)|BIT(22)|BIT(23)|BIT(24)) )\r
53 #define BITS_VOLT_TUNE_UP_STEP(_X_)                       ( (_X_) & (BIT(0)|BIT(1)|BIT(2)|BIT(3)|BIT(4)|BIT(5)|BIT(6)|BIT(7)|BIT(8)) )\r
54 \r
55 /* bits definitions for register REG_AVS_APB_RF_AVS_WAIT_CFG */\r
56 #define BITS_RND_INTVAL_WAIT_NUM(_X_)                     ( (_X_) << 16 & (BIT(16)|BIT(17)|BIT(18)|BIT(19)|BIT(20)|BIT(21)|BIT(22)|BIT(23)|BIT(24)|BIT(25)|BIT(26)|BIT(27)|BIT(28)|BIT(29)|BIT(30)|BIT(31)) )\r
57 #define BITS_VOLT_STB_WAIT_NUM(_X_)                       ( (_X_) & (BIT(0)|BIT(1)|BIT(2)|BIT(3)|BIT(4)|BIT(5)|BIT(6)|BIT(7)|BIT(8)|BIT(9)|BIT(10)|BIT(11)|BIT(12)|BIT(13)|BIT(14)|BIT(15)) )\r
58 \r
59 /* bits definitions for register REG_AVS_APB_RF_AVS_INT_CFG */\r
60 #define BIT_AVS_TUNE_DONE_INT_MASK_STATUS                 ( BIT(13) )\r
61 #define BIT_AVS_TUNE_ERR_INT_MASK_STATUS                  ( BIT(12) )\r
62 #define BIT_AVS_TUNE_DONE_INT_RAW_STATUS                  ( BIT(9) )\r
63 #define BIT_AVS_TUNE_ERR_INT_RAW_STATUS                   ( BIT(8) )\r
64 #define BIT_AVS_TUNE_DONE_INT_CLR                         ( BIT(5) )\r
65 #define BIT_AVS_TUNE_ERR_INT_CLR                          ( BIT(4) )\r
66 #define BIT_AVS_TUNE_DONE_INT_EN                          ( BIT(1) )\r
67 #define BIT_AVS_TUNE_ERR_INT_EN                           ( BIT(0) )\r
68 \r
69 /* bits definitions for register REG_AVS_APB_RF_AVS_START_SINGLE_ACT */\r
70 #define BIT_AVS_START_SINGLE_ACT                          ( BIT(0) )\r
71 \r
72 /* bits definitions for register REG_AVS_APB_RF_AVS_START_REPEAT_ACT */\r
73 #define BIT_AVS_START_REPEAT_ACT                          ( BIT(0) )\r
74 \r
75 /* bits definitions for register REG_AVS_APB_RF_AVS_HPM_EN */\r
76 #define BIT_HPM3_EN                                       ( BIT(3) )\r
77 #define BIT_HPM2_EN                                       ( BIT(2) )\r
78 #define BIT_HPM1_EN                                       ( BIT(1) )\r
79 #define BIT_HPM0_EN                                       ( BIT(0) )\r
80 \r
81 /* bits definitions for register REG_AVS_APB_RF_AVS_HPM_RPT_ANLS */\r
82 #define BITS_HPM_RPT_TUNE_DWN_MARK(_X_)                   ( (_X_) << 16 & (BIT(16)|BIT(17)|BIT(18)|BIT(19)|BIT(20)|BIT(21)|BIT(22)|BIT(23)|BIT(24)|BIT(25)|BIT(26)|BIT(27)|BIT(28)|BIT(29)|BIT(30)|BIT(31)) )\r
83 #define BITS_HPM_RPT_TUNE_UP_MARK(_X_)                    ( (_X_) & (BIT(0)|BIT(1)|BIT(2)|BIT(3)|BIT(4)|BIT(5)|BIT(6)|BIT(7)|BIT(8)|BIT(9)|BIT(10)|BIT(11)|BIT(12)|BIT(13)|BIT(14)|BIT(15)) )\r
84 \r
85 /* bits definitions for register REG_AVS_APB_RF_AVS_HPM_RPT_VLD_STATUS_0 */\r
86 #define BITS_HPM1_RPT_VLD(_X_)                            ( (_X_) << 16 & (BIT(16)|BIT(17)|BIT(18)|BIT(19)|BIT(20)|BIT(21)|BIT(22)|BIT(23)|BIT(24)|BIT(25)|BIT(26)|BIT(27)|BIT(28)|BIT(29)|BIT(30)|BIT(31)) )\r
87 #define BITS_HPM0_RPT_VLD(_X_)                            ( (_X_) & (BIT(0)|BIT(1)|BIT(2)|BIT(3)|BIT(4)|BIT(5)|BIT(6)|BIT(7)|BIT(8)|BIT(9)|BIT(10)|BIT(11)|BIT(12)|BIT(13)|BIT(14)|BIT(15)) )\r
88 \r
89 /* bits definitions for register REG_AVS_APB_RF_AVS_HPM_RPT_VLD_STATUS_1 */\r
90 #define BITS_HPM3_RPT_VLD(_X_)                            ( (_X_) << 16 & (BIT(16)|BIT(17)|BIT(18)|BIT(19)|BIT(20)|BIT(21)|BIT(22)|BIT(23)|BIT(24)|BIT(25)|BIT(26)|BIT(27)|BIT(28)|BIT(29)|BIT(30)|BIT(31)) )\r
91 #define BITS_HPM2_RPT_VLD(_X_)                            ( (_X_) & (BIT(0)|BIT(1)|BIT(2)|BIT(3)|BIT(4)|BIT(5)|BIT(6)|BIT(7)|BIT(8)|BIT(9)|BIT(10)|BIT(11)|BIT(12)|BIT(13)|BIT(14)|BIT(15)) )\r
92 \r
93 /* bits definitions for register REG_AVS_APB_RF_FSM_STS */\r
94 #define BITS_AVS_FSM_STS(_X_)                             ( (_X_) & (BIT(0)|BIT(1)|BIT(2)|BIT(3)) )\r
95 \r
96 #endif\r