tizen 2.4 release
[kernel/u-boot-tm1.git] / arch / arm / cpu / ixp / npe / include / IxOsalBackwardMemMap.h
1 /** 
2  * This file is intended to provide backward 
3  * compatibility for main osService/OSSL 
4  * APIs. 
5  *
6  * It shall be phased out gradually and users
7  * are strongly recommended to use IX_OSAL API.
8  *
9  * @par
10  * IXP400 SW Release version 2.0
11  * 
12  * -- Copyright Notice --
13  * 
14  * @par
15  * Copyright 2001-2005, Intel Corporation.
16  * All rights reserved.
17  * 
18  * @par
19  * Redistribution and use in source and binary forms, with or without
20  * modification, are permitted provided that the following conditions
21  * are met:
22  * 1. Redistributions of source code must retain the above copyright
23  *    notice, this list of conditions and the following disclaimer.
24  * 2. Redistributions in binary form must reproduce the above copyright
25  *    notice, this list of conditions and the following disclaimer in the
26  *    documentation and/or other materials provided with the distribution.
27  * 3. Neither the name of the Intel Corporation nor the names of its contributors
28  *    may be used to endorse or promote products derived from this software
29  *    without specific prior written permission.
30  * 
31  * @par
32  * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS ``AS IS''
33  * AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
34  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
35  * ARE DISCLAIMED.  IN NO EVENT SHALL THE COPYRIGHT OWNER OR CONTRIBUTORS BE LIABLE
36  * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
37  * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
38  * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
39  * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
40  * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
41  * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
42  * SUCH DAMAGE.
43  * 
44  * @par
45  * -- End of Copyright Notice --
46  */
47
48
49 #ifndef IX_OSAL_BACKWARD_MEM_MAP_H
50 #define IX_OSAL_BACKWARD_MEM_MAP_H
51
52 #include "IxOsal.h"
53
54 #define IX_OSSERV_SWAP_LONG(wData) IX_OSAL_SWAP_LONG(wData)
55 #define IX_OSSERV_SWAP_SHORT(sData) IX_OSAL_SWAP_SHORT(sData)
56
57 #define IX_OSSERV_SWAP_SHORT_ADDRESS(sAddr) IX_OSAL_SWAP_SHORT_ADDRESS(sAddr)
58 #define IX_OSSERV_SWAP_BYTE_ADDRESS(bAddr) IX_OSAL_SWAP_BYTE_ADDRESS(bAddr)
59
60 #define IX_OSSERV_BE_XSTOBUSL(wData)  IX_OSAL_BE_XSTOBUSL(wData)
61 #define IX_OSSERV_BE_XSTOBUSS(sData)  IX_OSAL_BE_XSTOBUSS(sData)
62 #define IX_OSSERV_BE_XSTOBUSB(bData)  IX_OSAL_BE_XSTOBUSB(bData)
63 #define IX_OSSERV_BE_BUSTOXSL(wData)  IX_OSAL_BE_BUSTOXSL(wData)
64 #define IX_OSSERV_BE_BUSTOXSS(sData)  IX_OSAL_BE_BUSTOXSS(sData)
65 #define IX_OSSERV_BE_BUSTOXSB(bData)  IX_OSAL_BE_BUSTOXSB(bData)
66
67 #define IX_OSSERV_LE_AC_XSTOBUSL(wAddr) IX_OSAL_LE_AC_XSTOBUSL(wAddr)
68 #define IX_OSSERV_LE_AC_XSTOBUSS(sAddr) IX_OSAL_LE_AC_XSTOBUSS(sAddr)
69 #define IX_OSSERV_LE_AC_XSTOBUSB(bAddr) IX_OSAL_LE_AC_XSTOBUSB(bAddr)
70 #define IX_OSSERV_LE_AC_BUSTOXSL(wAddr) IX_OSAL_LE_AC_BUSTOXSL(wAddr)
71 #define IX_OSSERV_LE_AC_BUSTOXSS(sAddr) IX_OSAL_LE_AC_BUSTOXSS(sAddr)
72 #define IX_OSSERV_LE_AC_BUSTOXSB(bAddr) IX_OSAL_LE_AC_BUSTOXSB(bAddr)
73
74 #define IX_OSSERV_LE_DC_XSTOBUSL(wData) IX_OSAL_LE_DC_XSTOBUSL(wData)
75 #define IX_OSSERV_LE_DC_XSTOBUSS(sData) IX_OSAL_LE_DC_XSTOBUSS(sData)
76 #define IX_OSSERV_LE_DC_XSTOBUSB(bData) IX_OSAL_LE_DC_XSTOBUSB(bData)
77 #define IX_OSSERV_LE_DC_BUSTOXSL(wData) IX_OSAL_LE_DC_BUSTOXSL(wData)
78 #define IX_OSSERV_LE_DC_BUSTOXSS(sData) IX_OSAL_LE_DC_BUSTOXSS(sData)
79 #define IX_OSSERV_LE_DC_BUSTOXSB(bData) IX_OSAL_LE_DC_BUSTOXSB(bData)
80
81 #define IX_OSSERV_READ_LONG(wAddr)          IX_OSAL_READ_LONG(wAddr)
82 #define IX_OSSERV_READ_SHORT(sAddr)         IX_OSAL_READ_SHORT(sAddr)
83 #define IX_OSSERV_READ_BYTE(bAddr)          IX_OSAL_READ_BYTE(bAddr)
84 #define IX_OSSERV_WRITE_LONG(wAddr, wData)  IX_OSAL_WRITE_LONG(wAddr, wData)
85 #define IX_OSSERV_WRITE_SHORT(sAddr, sData) IX_OSAL_WRITE_SHORT(sAddr, sData)
86 #define IX_OSSERV_WRITE_BYTE(bAddr, bData)  IX_OSAL_WRITE_BYTE(bAddr, bData)
87
88
89 #define IX_OSSERV_READ_NPE_SHARED_LONG(wAddr)            IX_OSAL_READ_BE_SHARED_LONG(wAddr)
90 #define IX_OSSERV_READ_NPE_SHARED_SHORT(sAddr)           IX_OSAL_READ_BE_SHARED_SHORT(sAddr)
91 #define IX_OSSERV_WRITE_NPE_SHARED_LONG(wAddr, wData)    IX_OSAL_WRITE_BE_SHARED_LONG(wAddr, wData)
92 #define IX_OSSERV_WRITE_NPE_SHARED_SHORT(sAddr, sData)   IX_OSAL_WRITE_BE_SHARED_SHORT(sAddr, sData)
93
94 #define IX_OSSERV_SWAP_NPE_SHARED_LONG(wData)            IX_OSAL_SWAP_BE_SHARED_LONG(wData)
95 #define IX_OSSERV_SWAP_NPE_SHARED_SHORT(sData)           IX_OSAL_SWAP_BE_SHARED_SHORT(sData)
96
97
98 /* Map osServ address/size */
99 #define IX_OSSERV_QMGR_MAP_SIZE                 IX_OSAL_IXP400_QMGR_MAP_SIZE
100 #define IX_OSSERV_EXP_REG_MAP_SIZE              IX_OSAL_IXP400_EXP_REG_MAP_SIZE
101 #define IX_OSSERV_UART1_MAP_SIZE                IX_OSAL_IXP400_UART1_MAP_SIZE
102 #define IX_OSSERV_UART2_MAP_SIZE                IX_OSAL_IXP400_UART2_MAP_SIZE
103 #define IX_OSSERV_PMU_MAP_SIZE                  IX_OSAL_IXP400_PMU_MAP_SIZE
104 #define IX_OSSERV_OSTS_MAP_SIZE                 IX_OSAL_IXP400_OSTS_MAP_SIZE
105 #define IX_OSSERV_NPEA_MAP_SIZE                 IX_OSAL_IXP400_NPEA_MAP_SIZE
106 #define IX_OSSERV_NPEB_MAP_SIZE                 IX_OSAL_IXP400_NPEB_MAP_SIZE
107 #define IX_OSSERV_NPEC_MAP_SIZE                 IX_OSAL_IXP400_NPEC_MAP_SIZE
108 #define IX_OSSERV_ETHA_MAP_SIZE                 IX_OSAL_IXP400_ETHA_MAP_SIZE
109 #define IX_OSSERV_ETHB_MAP_SIZE                 IX_OSAL_IXP400_ETHB_MAP_SIZE
110 #define IX_OSSERV_USB_MAP_SIZE                  IX_OSAL_IXP400_USB_MAP_SIZE
111 #define IX_OSSERV_GPIO_MAP_SIZE                 IX_OSAL_IXP400_GPIO_MAP_SIZE
112 #define IX_OSSERV_EXP_BUS_MAP_SIZE              IX_OSAL_IXP400_EXP_BUS_MAP_SIZE
113 #define IX_OSSERV_EXP_BUS_CS0_MAP_SIZE  IX_OSAL_IXP400_EXP_BUS_CS0_MAP_SIZE
114 #define IX_OSSERV_EXP_BUS_CS1_MAP_SIZE  IX_OSAL_IXP400_EXP_BUS_CS1_MAP_SIZE
115 #define IX_OSSERV_EXP_BUS_CS4_MAP_SIZE  IX_OSAL_IXP400_EXP_BUS_CS4_MAP_SIZE
116
117
118 #define IX_OSSERV_GPIO_PHYS_BASE                        IX_OSAL_IXP400_GPIO_PHYS_BASE
119 #define IX_OSSERV_UART1_PHYS_BASE                       IX_OSAL_IXP400_UART1_PHYS_BASE
120 #define IX_OSSERV_UART2_PHYS_BASE                       IX_OSAL_IXP400_UART2_PHYS_BASE
121 #define IX_OSSERV_ETHA_PHYS_BASE                        IX_OSAL_IXP400_ETHA_PHYS_BASE
122 #define IX_OSSERV_ETHB_PHYS_BASE                        IX_OSAL_IXP400_ETHB_PHYS_BASE
123 #define IX_OSSERV_NPEA_PHYS_BASE                        IX_OSAL_IXP400_NPEA_PHYS_BASE
124 #define IX_OSSERV_NPEB_PHYS_BASE                        IX_OSAL_IXP400_NPEB_PHYS_BASE
125 #define IX_OSSERV_NPEC_PHYS_BASE                        IX_OSAL_IXP400_NPEC_PHYS_BASE
126 #define IX_OSSERV_PERIPHERAL_PHYS_BASE          IX_OSAL_IXP400_PERIPHERAL_PHYS_BASE
127 #define IX_OSSERV_QMGR_PHYS_BASE                        IX_OSAL_IXP400_QMGR_PHYS_BASE
128 #define IX_OSSERV_OSTS_PHYS_BASE                        IX_OSAL_IXP400_OSTS_PHYS_BASE
129 #define IX_OSSERV_USB_PHYS_BASE                         IX_OSAL_IXP400_USB_PHYS_BASE
130 #define IX_OSSERV_EXP_BUS_PHYS_BASE                     IX_OSAL_IXP400_EXP_BUS_PHYS_BASE
131 #define IX_OSSERV_EXP_BUS_BOOT_PHYS_BASE        IX_OSAL_IXP400_EXP_BUS_BOOT_PHYS_BASE
132 #define IX_OSSERV_EXP_BUS_CS0_PHYS_BASE         IX_OSAL_IXP400_EXP_BUS_CS0_PHYS_BASE
133 #define IX_OSSERV_EXP_BUS_CS1_PHYS_BASE         IX_OSAL_IXP400_EXP_BUS_CS1_PHYS_BASE
134 #define IX_OSSERV_EXP_BUS_CS4_PHYS_BASE         IX_OSAL_IXP400_EXP_BUS_CS4_PHYS_BASE
135 #define IX_OSSERV_EXP_BUS_REGS_PHYS_BASE        IX_OSAL_IXP400_EXP_BUS_REGS_PHYS_BASE
136
137 #define IX_OSSERV_MEM_MAP(physAddr, size)               IX_OSAL_MEM_MAP(physAddr, size)
138
139 #define IX_OSSERV_MEM_UNMAP(virtAddr)                   IX_OSAL_MEM_UNMAP(virtAddr)
140
141 #endif /* IX_OSAL_BACKWARD_MEM_MAP_H */