upload tizen1.0 source
[kernel/linux-2.6.36.git] / arch / sh / drivers / pci / pci-sh7780.h
1 /*
2  *      Low-Level PCI Support for SH7780 targets
3  *
4  *  Dustin McIntire (dustin@sensoria.com) (c) 2001
5  *  Paul Mundt (lethal@linux-sh.org) (c) 2003
6  *
7  *  May be copied or modified under the terms of the GNU General Public
8  *  License.  See linux/COPYING for more information.
9  *
10  */
11
12 #ifndef _PCI_SH7780_H_
13 #define _PCI_SH7780_H_
14
15 #define PCI_VENDOR_ID_RENESAS           0x1912
16 #define PCI_DEVICE_ID_RENESAS_SH7781    0x0001
17 #define PCI_DEVICE_ID_RENESAS_SH7780    0x0002
18 #define PCI_DEVICE_ID_RENESAS_SH7763    0x0004
19 #define PCI_DEVICE_ID_RENESAS_SH7785    0x0007
20
21 /* SH7780 Control Registers */
22 #define PCIECR                  0xFE000008
23 #define PCIECR_ENBL             0x01
24
25 /* SH7780 Specific Values */
26 #define SH7780_PCI_CONFIG_BASE  0xFD000000      /* Config space base addr */
27 #define SH7780_PCI_CONFIG_SIZE  0x01000000      /* Config space size */
28
29 #define SH7780_PCIREG_BASE      0xFE040000      /* PCI regs base address */
30
31 /* SH7780 PCI Config Registers */
32 #define SH7780_PCIIR            0x114           /* PCI Interrupt Register */
33 #define SH7780_PCIIMR           0x118           /* PCI Interrupt Mask Register */
34 #define SH7780_PCIAIR           0x11C           /* Error Address Register */
35 #define SH7780_PCICIR           0x120           /* Error Command/Data Register */
36 #define SH7780_PCIAINT          0x130           /* Arbiter Interrupt Register */
37 #define SH7780_PCIAINTM         0x134           /* Arbiter Int. Mask Register */
38 #define SH7780_PCIBMIR          0x138           /* Error Bus Master Register */
39 #define SH7780_PCIPAR           0x1C0           /* PIO Address Register */
40 #define SH7780_PCIPINT          0x1CC           /* Power Mgmnt Int. Register */
41 #define SH7780_PCIPINTM         0x1D0           /* Power Mgmnt Mask Register */
42
43 #define SH7780_PCIMBR(x)        (0x1E0 + ((x) * 8))
44 #define SH7780_PCIMBMR(x)       (0x1E4 + ((x) * 8))
45 #define SH7780_PCIIOBR          0x1F8
46 #define SH7780_PCIIOBMR         0x1FC
47 #define SH7780_PCICSCR0         0x210           /* Cache Snoop1 Cnt. Register */
48 #define SH7780_PCICSCR1         0x214           /* Cache Snoop2 Cnt. Register */
49 #define SH7780_PCICSAR0         0x218   /* Cache Snoop1 Addr. Register */
50 #define SH7780_PCICSAR1         0x21C   /* Cache Snoop2 Addr. Register */
51
52 #endif /* _PCI_SH7780_H_ */