Upload Tizen:Base source
[external/binutils.git] / gas / testsuite / gas / iq2000 / allinsn.d
1 #as:
2 #objdump: -dr
3 #name: allinsn
4
5 .*: +file format .*
6
7 Disassembly of section .text:
8
9 00000000 <add>:
10    0:   00 00 00 20     add r0,r0,r0
11
12 00000004 <addi>:
13    4:   20 00 ff fc     addi r0,r0,0xfffc
14
15 00000008 <addiu>:
16    8:   24 00 00 04     addiu r0,r0,0x4
17
18 0000000c <addu>:
19    c:   00 00 00 21     addu r0,r0,r0
20
21 00000010 <ado16>:
22   10:   00 00 00 29     ado16 r0,r0,r0
23
24 00000014 <and>:
25   14:   00 00 00 24     and r0,r0,r0
26
27 00000018 <andi>:
28   18:   30 00 de ad     andi r0,r0,0xdead
29
30 0000001c <andoi>:
31   1c:   b0 00 00 00     andoi r0,r0,0x0
32
33 00000020 <andoui>:
34   20:   fc 00 00 00     andoui r0,r0,0x0
35
36 00000024 <mrgb>:
37   24:   00 00 00 2d     mrgb r0,r0,r0,0x0
38
39 00000028 <nor>:
40   28:   00 00 00 27     nor r0,r0,r0
41
42 0000002c <or>:
43   2c:   00 00 00 25     or r0,r0,r0
44
45 00000030 <ori>:
46   30:   34 00 ff ff     ori r0,r0,0xffff
47
48 00000034 <orui>:
49   34:   bc 00 00 00     orui r0,r0,0x0
50
51 00000038 <ram>:
52   38:   9c 00 00 00     ram r0,r0,0x0,0x0,0x0
53
54 0000003c <sll>:
55   3c:   00 00 00 00     nop
56
57 00000040 <sllv>:
58   40:   00 00 00 04     sllv r0,r0,r0
59
60 00000044 <slmv>:
61   44:   00 00 00 01     slmv r0,r0,r0,0x0
62
63 00000048 <slt>:
64   48:   00 00 00 2a     slt r0,r0,r0
65
66 0000004c <slti>:
67   4c:   28 00 00 00     slti r0,r0,0x0
68
69 00000050 <sltiu>:
70   50:   2c 00 00 00     sltiu r0,r0,0x0
71
72 00000054 <sltu>:
73   54:   00 00 00 2b     sltu r0,r0,r0
74
75 00000058 <sra>:
76   58:   00 00 00 03     sra r0,r0,0x0
77
78 0000005c <srav>:
79   5c:   00 00 00 07     srav r0,r0,r0
80
81 00000060 <srl>:
82   60:   00 00 00 02     srl r0,r0,0x0
83
84 00000064 <srlv>:
85   64:   00 00 00 06     srlv r0,r0,r0
86
87 00000068 <srmv>:
88   68:   00 00 00 05     srmv r0,r0,r0,0x0
89
90 0000006c <sub>:
91   6c:   00 00 00 22     sub r0,r0,r0
92
93 00000070 <subu>:
94   70:   00 00 00 23     subu r0,r0,r0
95
96 00000074 <xor>:
97   74:   00 00 00 26     xor r0,r0,r0
98
99 00000078 <xori>:
100   78:   38 00 00 00     xori r0,r0,0x0
101
102 0000007c <bbi>:
103   7c:   70 00 ff e0     bbi r0\(0x0\),0 <add>
104
105 00000080 <bbin>:
106   80:   78 00 ff df     bbin r0\(0x0\),0 <add>
107
108 00000084 <bbv>:
109   84:   74 00 ff de     bbv r0,r0,0 <add>
110
111 00000088 <bbvn>:
112   88:   7c 00 ff dd     bbvn r0,r0,0 <add>
113
114 0000008c <beq>:
115   8c:   10 00 ff dc     beq r0,r0,0 <add>
116
117 00000090 <beql>:
118   90:   50 00 ff db     beql r0,r0,0 <add>
119
120 00000094 <bgez>:
121   94:   04 01 ff da     bgez r0,0 <add>
122
123 00000098 <bgezal>:
124   98:   04 11 ff d9     bgezal r0,0 <add>
125
126 0000009c <bgezall>:
127   9c:   04 13 ff d8     bgezall r0,0 <add>
128
129 000000a0 <bgezl>:
130   a0:   04 03 ff d7     bgezl r0,0 <add>
131
132 000000a4 <bgtz>:
133   a4:   1c 00 ff d6     bgtz r0,0 <add>
134
135 000000a8 <bgtzl>:
136   a8:   5c 00 ff d5     bgtzl r0,0 <add>
137
138 000000ac <blez>:
139   ac:   18 00 ff d4     blez r0,0 <add>
140
141 000000b0 <blezl>:
142   b0:   58 00 ff d3     blezl r0,0 <add>
143
144 000000b4 <bltz>:
145   b4:   04 00 ff d2     bltz r0,0 <add>
146
147 000000b8 <bltzl>:
148   b8:   04 02 ff d1     bltzl r0,0 <add>
149
150 000000bc <bltzal>:
151   bc:   04 10 ff d0     bltzal r0,0 <add>
152
153 000000c0 <bltzall>:
154   c0:   04 12 ff cf     bltzall r0,0 <add>
155
156 000000c4 <bmb>:
157   c4:   b4 00 ff ce     bmb r0,r0,0 <add>
158
159 000000c8 <bmb0>:
160   c8:   60 00 ff cd     bmb0 r0,r0,0 <add>
161
162 000000cc <bmb1>:
163   cc:   64 00 ff cc     bmb1 r0,r0,0 <add>
164
165 000000d0 <bmb2>:
166   d0:   68 00 ff cb     bmb2 r0,r0,0 <add>
167
168 000000d4 <bmb3>:
169   d4:   6c 00 ff ca     bmb3 r0,r0,0 <add>
170
171 000000d8 <bne>:
172   d8:   14 00 ff c9     bne r0,r0,0 <add>
173
174 000000dc <bnel>:
175   dc:   54 00 ff c8     bnel r0,r0,0 <add>
176
177 000000e0 <bctxt>:
178   e0:   04 06 ff c7     bctxt r0,0 <add>
179
180 000000e4 <bc0f>:
181   e4:   41 00 ff c6     bc0f 0 <add>
182
183 000000e8 <bc0fl>:
184   e8:   41 02 ff c5     bc0fl 0 <add>
185
186 000000ec <bc3f>:
187   ec:   4d 00 ff c4     bc3f 0 <add>
188
189 000000f0 <bc3fl>:
190   f0:   4d 02 ff c3     bc3fl 0 <add>
191
192 000000f4 <bc0t>:
193   f4:   41 01 ff c2     bc0t 0 <add>
194
195 000000f8 <bc0tl>:
196   f8:   41 03 ff c1     bc0tl 0 <add>
197
198 000000fc <bc3t>:
199   fc:   4d 01 ff c0     bc3t 0 <add>
200
201 00000100 <bc3tl>:
202  100:   4d 03 ff bf     bc3tl 0 <add>
203
204 00000104 <break>:
205  104:   00 00 00 0d     break
206
207 00000108 <cfc0>:
208  108:   40 40 00 00     cfc0 r0,r0
209
210 0000010c <cfc1>:
211  10c:   44 40 00 00     cfc1 r0,r0
212
213 00000110 <cfc2>:
214  110:   48 40 00 00     cfc2 r0,r0
215
216 00000114 <cfc3>:
217  114:   4c 40 00 00     cfc3 r0,r0
218
219 00000118 <chkhdr>:
220  118:   4d 20 00 00     chkhdr r0,r0
221
222 0000011c <ctc0>:
223  11c:   40 c0 00 00     ctc0 r0,r0
224
225 00000120 <ctc1>:
226  120:   44 c0 00 00     ctc1 r0,r0
227
228 00000124 <ctc2>:
229  124:   48 c0 00 00     ctc2 r0,r0
230
231 00000128 <ctc3>:
232  128:   4c c0 00 00     ctc3 r0,r0
233
234 0000012c <jcr>:
235  12c:   00 00 00 0a     jcr r0
236  130:   00 00 00 00     nop
237
238 00000134 <luc32>:
239  134:   48 20 00 03     luc32 r0,r0
240
241 00000138 <luc32l>:
242  138:   48 20 00 07     luc32l r0,r0
243
244 0000013c <luc64>:
245  13c:   48 20 00 0b     luc64 r0,r0
246
247 00000140 <luc64l>:
248  140:   48 20 00 0f     luc64l r0,r0
249
250 00000144 <luk>:
251  144:   48 20 00 08     luk r0,r0
252
253 00000148 <lulck>:
254  148:   48 20 00 04     lulck r0
255
256 0000014c <lum32>:
257  14c:   48 20 00 02     lum32 r0,r0
258
259 00000150 <lum32l>:
260  150:   48 20 00 06     lum32l r0,r0
261
262 00000154 <lum64>:
263  154:   48 20 00 0a     lum64 r0,r0
264
265 00000158 <lum64l>:
266  158:   48 20 00 0e     lum64l r0,r0
267
268 0000015c <lur>:
269  15c:   48 20 00 01     lur r0,r0
270
271 00000160 <lurl>:
272  160:   48 20 00 05     lurl r0,r0
273
274 00000164 <luulck>:
275  164:   48 20 00 00     luulck r0
276
277 00000168 <mfc0>:
278  168:   40 00 00 00     mfc0 r0,r0
279
280 0000016c <mfc1>:
281  16c:   44 00 00 00     mfc1 r0,r0
282
283 00000170 <mfc2>:
284  170:   48 00 00 00     mfc2 r0,r0
285
286 00000174 <mfc3>:
287  174:   4c 00 00 00     mfc3 r0,r0
288
289 00000178 <mtc0>:
290  178:   40 80 00 00     mtc0 r0,r0
291
292 0000017c <mtc1>:
293  17c:   44 80 00 00     mtc1 r0,r0
294
295 00000180 <mtc2>:
296  180:   48 80 00 00     mtc2 r0,r0
297
298 00000184 <mtc3>:
299  184:   4c 80 00 00     mtc3 r0,r0
300
301 00000188 <rb>:
302  188:   4c 20 00 04     rb r0,r0
303
304 0000018c <rbr1>:
305  18c:   4f 00 00 00     rbr1 r0,0x0,0x0
306
307 00000190 <rbr30>:
308  190:   4f 40 00 00     rbr30 r0,0x0,0x0
309
310 00000194 <rfe>:
311  194:   42 00 00 10     rfe
312
313 00000198 <rx>:
314  198:   4c 20 00 06     rx r0,r0
315
316 0000019c <rxr1>:
317  19c:   4f 80 00 00     rxr1 r0,0x0,0x0
318
319 000001a0 <rxr30>:
320  1a0:   4f c0 00 00     rxr30 r0,0x0,0x0
321
322 000001a4 <sleep>:
323  1a4:   00 00 00 0e     sleep
324
325 000001a8 <srrd>:
326  1a8:   48 20 00 10     srrd r0
327
328 000001ac <srrdl>:
329  1ac:   48 20 00 14     srrdl r0
330
331 000001b0 <srulck>:
332  1b0:   48 20 00 16     srulck r0
333
334 000001b4 <srwr>:
335  1b4:   48 20 00 11     srwr r0,r0
336
337 000001b8 <srwru>:
338  1b8:   48 20 00 15     srwru r0,r0
339
340 000001bc <syscall>:
341  1bc:   00 00 00 0c     syscall
342
343 000001c0 <trapqfl>:
344  1c0:   4c 20 00 08     trapqfl
345
346 000001c4 <trapqne>:
347  1c4:   4c 20 00 09     trapqne
348
349 000001c8 <wb>:
350  1c8:   4c 20 00 00     wb r0,r0
351
352 000001cc <wbu>:
353  1cc:   4c 20 00 01     wbu r0,r0
354
355 000001d0 <wbr1>:
356  1d0:   4e 03 00 00     wbr1 r3,0x0,0x0
357
358 000001d4 <wbr1u>:
359  1d4:   4e 20 00 00     wbr1u r0,0x0,0x0
360
361 000001d8 <wbr30>:
362  1d8:   4e 40 00 00     wbr30 r0,0x0,0x0
363
364 000001dc <wbr30u>:
365  1dc:   4e 60 00 00     wbr30u r0,0x0,0x0
366
367 000001e0 <wx>:
368  1e0:   4c 20 00 02     wx r0,r0
369
370 000001e4 <wxu>:
371  1e4:   4c 20 00 03     wxu r0,r0
372
373 000001e8 <wxr1>:
374  1e8:   4e 80 00 00     wxr1 r0,0x0,0x0
375
376 000001ec <wxr1u>:
377  1ec:   4e a0 00 00     wxr1u r0,0x0,0x0
378
379 000001f0 <wxr30>:
380  1f0:   4e c0 00 00     wxr30 r0,0x0,0x0
381
382 000001f4 <wxr30u>:
383  1f4:   4e e0 00 00     wxr30u r0,0x0,0x0
384
385 000001f8 <j>:
386  1f8:   08 00 00 00     j 0 <add>
387                         1f8: R_IQ2000_OFFSET_16 .text
388
389 000001fc <jal>:
390  1fc:   0c 00 00 00     jal 0 <add>
391                         1fc: R_IQ2000_OFFSET_16 .text
392
393 00000200 <jalr>:
394  200:   00 00 00 09     jalr r0,r0
395
396 00000204 <jr>:
397  204:   00 00 00 08     jr r0
398
399 00000208 <lb>:
400  208:   80 00 10 24     lb r0,0x1024\(r0\)
401
402 0000020c <lbu>:
403  20c:   90 00 10 24     lbu r0,0x1024\(r0\)
404
405 00000210 <ldw>:
406  210:   c0 00 10 24     ldw r0,0x1024\(r0\)
407
408 00000214 <lh>:
409  214:   84 00 10 24     lh r0,0x1024\(r0\)
410
411 00000218 <lhu>:
412  218:   94 00 10 24     lhu r0,0x1024\(r0\)
413
414 0000021c <lui>:
415  21c:   3c 00 ff ff     lui r0,0xffff
416
417 00000220 <lw>:
418  220:   8c 00 10 24     lw r0,0x1024\(r0\)
419
420 00000224 <sb>:
421  224:   a0 00 10 24     sb r0,0x1024\(r0\)
422
423 00000228 <sdw>:
424  228:   e0 00 10 24     sdw r0,0x1024\(r0\)
425
426 0000022c <sh>:
427  22c:   a4 00 10 24     sh r0,0x1024\(r0\)
428
429 00000230 <sw>:
430  230:   ac 00 10 24     sw r0,0x1024\(r0\)
431
432 00000234 <traprel>:
433  234:   4c 20 00 0a     traprel r0
434
435 00000238 <pkrl>:
436  238:   4c 21 00 07     pkrl r0,r1
437
438 0000023c <pkrlr1>:
439  23c:   4f a0 00 00     pkrlr1 r0,0x0,0x0
440
441 00000240 <pkrlr30>:
442  240:   4f e0 00 00     pkrlr30 r0,0x0,0x0