HS Files added for IVI ARM release
[adaptation/panda/libdrm.git] / libdrm-2.4.39 / intel / intel_bufmgr.h
1 /*
2  * Copyright © 2008-2012 Intel Corporation
3  *
4  * Permission is hereby granted, free of charge, to any person obtaining a
5  * copy of this software and associated documentation files (the "Software"),
6  * to deal in the Software without restriction, including without limitation
7  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
8  * and/or sell copies of the Software, and to permit persons to whom the
9  * Software is furnished to do so, subject to the following conditions:
10  *
11  * The above copyright notice and this permission notice (including the next
12  * paragraph) shall be included in all copies or substantial portions of the
13  * Software.
14  *
15  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
16  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
17  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
18  * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
19  * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING
20  * FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS
21  * IN THE SOFTWARE.
22  *
23  * Authors:
24  *    Eric Anholt <eric@anholt.net>
25  *
26  */
27
28 /**
29  * @file intel_bufmgr.h
30  *
31  * Public definitions of Intel-specific bufmgr functions.
32  */
33
34 #ifndef INTEL_BUFMGR_H
35 #define INTEL_BUFMGR_H
36
37 #include <stdio.h>
38 #include <stdint.h>
39 #include <stdio.h>
40
41 struct drm_clip_rect;
42
43 typedef struct _drm_intel_bufmgr drm_intel_bufmgr;
44 typedef struct _drm_intel_context drm_intel_context;
45 typedef struct _drm_intel_bo drm_intel_bo;
46
47 struct _drm_intel_bo {
48         /**
49          * Size in bytes of the buffer object.
50          *
51          * The size may be larger than the size originally requested for the
52          * allocation, such as being aligned to page size.
53          */
54         unsigned long size;
55
56         /**
57          * Alignment requirement for object
58          *
59          * Used for GTT mapping & pinning the object.
60          */
61         unsigned long align;
62
63         /**
64          * Last seen card virtual address (offset from the beginning of the
65          * aperture) for the object.  This should be used to fill relocation
66          * entries when calling drm_intel_bo_emit_reloc()
67          */
68         unsigned long offset;
69
70         /**
71          * Virtual address for accessing the buffer data.  Only valid while
72          * mapped.
73          */
74 #ifdef __cplusplus
75         void *virt;
76 #else
77         void *virtual;
78 #endif
79
80         /** Buffer manager context associated with this buffer object */
81         drm_intel_bufmgr *bufmgr;
82
83         /**
84          * MM-specific handle for accessing object
85          */
86         int handle;
87 };
88
89 enum aub_dump_bmp_format {
90         AUB_DUMP_BMP_FORMAT_8BIT = 1,
91         AUB_DUMP_BMP_FORMAT_ARGB_4444 = 4,
92         AUB_DUMP_BMP_FORMAT_ARGB_0888 = 6,
93         AUB_DUMP_BMP_FORMAT_ARGB_8888 = 7,
94 };
95
96 typedef struct _drm_intel_aub_annotation {
97         uint32_t type;
98         uint32_t subtype;
99         uint32_t ending_offset;
100 } drm_intel_aub_annotation;
101
102 #define BO_ALLOC_FOR_RENDER (1<<0)
103
104 drm_intel_bo *drm_intel_bo_alloc(drm_intel_bufmgr *bufmgr, const char *name,
105                                  unsigned long size, unsigned int alignment);
106 drm_intel_bo *drm_intel_bo_alloc_for_render(drm_intel_bufmgr *bufmgr,
107                                             const char *name,
108                                             unsigned long size,
109                                             unsigned int alignment);
110 drm_intel_bo *drm_intel_bo_alloc_tiled(drm_intel_bufmgr *bufmgr,
111                                        const char *name,
112                                        int x, int y, int cpp,
113                                        uint32_t *tiling_mode,
114                                        unsigned long *pitch,
115                                        unsigned long flags);
116 void drm_intel_bo_reference(drm_intel_bo *bo);
117 void drm_intel_bo_unreference(drm_intel_bo *bo);
118 int drm_intel_bo_map(drm_intel_bo *bo, int write_enable);
119 int drm_intel_bo_unmap(drm_intel_bo *bo);
120
121 int drm_intel_bo_subdata(drm_intel_bo *bo, unsigned long offset,
122                          unsigned long size, const void *data);
123 int drm_intel_bo_get_subdata(drm_intel_bo *bo, unsigned long offset,
124                              unsigned long size, void *data);
125 void drm_intel_bo_wait_rendering(drm_intel_bo *bo);
126
127 void drm_intel_bufmgr_set_debug(drm_intel_bufmgr *bufmgr, int enable_debug);
128 void drm_intel_bufmgr_destroy(drm_intel_bufmgr *bufmgr);
129 int drm_intel_bo_exec(drm_intel_bo *bo, int used,
130                       struct drm_clip_rect *cliprects, int num_cliprects, int DR4);
131 int drm_intel_bo_mrb_exec(drm_intel_bo *bo, int used,
132                         struct drm_clip_rect *cliprects, int num_cliprects, int DR4,
133                         unsigned int flags);
134 int drm_intel_bufmgr_check_aperture_space(drm_intel_bo ** bo_array, int count);
135
136 int drm_intel_bo_emit_reloc(drm_intel_bo *bo, uint32_t offset,
137                             drm_intel_bo *target_bo, uint32_t target_offset,
138                             uint32_t read_domains, uint32_t write_domain);
139 int drm_intel_bo_emit_reloc_fence(drm_intel_bo *bo, uint32_t offset,
140                                   drm_intel_bo *target_bo,
141                                   uint32_t target_offset,
142                                   uint32_t read_domains, uint32_t write_domain);
143 int drm_intel_bo_pin(drm_intel_bo *bo, uint32_t alignment);
144 int drm_intel_bo_unpin(drm_intel_bo *bo);
145 int drm_intel_bo_set_tiling(drm_intel_bo *bo, uint32_t * tiling_mode,
146                             uint32_t stride);
147 int drm_intel_bo_get_tiling(drm_intel_bo *bo, uint32_t * tiling_mode,
148                             uint32_t * swizzle_mode);
149 int drm_intel_bo_flink(drm_intel_bo *bo, uint32_t * name);
150 int drm_intel_bo_busy(drm_intel_bo *bo);
151 int drm_intel_bo_madvise(drm_intel_bo *bo, int madv);
152
153 int drm_intel_bo_disable_reuse(drm_intel_bo *bo);
154 int drm_intel_bo_is_reusable(drm_intel_bo *bo);
155 int drm_intel_bo_references(drm_intel_bo *bo, drm_intel_bo *target_bo);
156
157 /* drm_intel_bufmgr_gem.c */
158 drm_intel_bufmgr *drm_intel_bufmgr_gem_init(int fd, int batch_size);
159 drm_intel_bo *drm_intel_bo_gem_create_from_name(drm_intel_bufmgr *bufmgr,
160                                                 const char *name,
161                                                 unsigned int handle);
162 void drm_intel_bufmgr_gem_enable_reuse(drm_intel_bufmgr *bufmgr);
163 void drm_intel_bufmgr_gem_enable_fenced_relocs(drm_intel_bufmgr *bufmgr);
164 void drm_intel_bufmgr_gem_set_vma_cache_size(drm_intel_bufmgr *bufmgr,
165                                              int limit);
166 int drm_intel_gem_bo_map_unsynchronized(drm_intel_bo *bo);
167 int drm_intel_gem_bo_map_gtt(drm_intel_bo *bo);
168 int drm_intel_gem_bo_unmap_gtt(drm_intel_bo *bo);
169
170 int drm_intel_gem_bo_get_reloc_count(drm_intel_bo *bo);
171 void drm_intel_gem_bo_clear_relocs(drm_intel_bo *bo, int start);
172 void drm_intel_gem_bo_start_gtt_access(drm_intel_bo *bo, int write_enable);
173
174 void drm_intel_bufmgr_gem_set_aub_dump(drm_intel_bufmgr *bufmgr, int enable);
175 void drm_intel_gem_bo_aub_dump_bmp(drm_intel_bo *bo,
176                                    int x1, int y1, int width, int height,
177                                    enum aub_dump_bmp_format format,
178                                    int pitch, int offset);
179 void
180 drm_intel_bufmgr_gem_set_aub_annotations(drm_intel_bo *bo,
181                                          drm_intel_aub_annotation *annotations,
182                                          unsigned count);
183
184 int drm_intel_get_pipe_from_crtc_id(drm_intel_bufmgr *bufmgr, int crtc_id);
185
186 int drm_intel_get_aperture_sizes(int fd, size_t *mappable, size_t *total);
187 int drm_intel_bufmgr_gem_get_devid(drm_intel_bufmgr *bufmgr);
188 int drm_intel_gem_bo_wait(drm_intel_bo *bo, int64_t timeout_ns);
189
190 drm_intel_context *drm_intel_gem_context_create(drm_intel_bufmgr *bufmgr);
191 void drm_intel_gem_context_destroy(drm_intel_context *ctx);
192 int drm_intel_gem_bo_context_exec(drm_intel_bo *bo, drm_intel_context *ctx,
193                                   int used, unsigned int flags);
194
195 int drm_intel_bo_gem_export_to_prime(drm_intel_bo *bo, int *prime_fd);
196 drm_intel_bo *drm_intel_bo_gem_create_from_prime(drm_intel_bufmgr *bufmgr,
197                                                 int prime_fd, int size);
198
199 /* drm_intel_bufmgr_fake.c */
200 drm_intel_bufmgr *drm_intel_bufmgr_fake_init(int fd,
201                                              unsigned long low_offset,
202                                              void *low_virtual,
203                                              unsigned long size,
204                                              volatile unsigned int
205                                              *last_dispatch);
206 void drm_intel_bufmgr_fake_set_last_dispatch(drm_intel_bufmgr *bufmgr,
207                                              volatile unsigned int
208                                              *last_dispatch);
209 void drm_intel_bufmgr_fake_set_exec_callback(drm_intel_bufmgr *bufmgr,
210                                              int (*exec) (drm_intel_bo *bo,
211                                                           unsigned int used,
212                                                           void *priv),
213                                              void *priv);
214 void drm_intel_bufmgr_fake_set_fence_callback(drm_intel_bufmgr *bufmgr,
215                                               unsigned int (*emit) (void *priv),
216                                               void (*wait) (unsigned int fence,
217                                                             void *priv),
218                                               void *priv);
219 drm_intel_bo *drm_intel_bo_fake_alloc_static(drm_intel_bufmgr *bufmgr,
220                                              const char *name,
221                                              unsigned long offset,
222                                              unsigned long size, void *virt);
223 void drm_intel_bo_fake_disable_backing_store(drm_intel_bo *bo,
224                                              void (*invalidate_cb) (drm_intel_bo
225                                                                     * bo,
226                                                                     void *ptr),
227                                              void *ptr);
228
229 void drm_intel_bufmgr_fake_contended_lock_take(drm_intel_bufmgr *bufmgr);
230 void drm_intel_bufmgr_fake_evict_all(drm_intel_bufmgr *bufmgr);
231
232 struct drm_intel_decode *drm_intel_decode_context_alloc(uint32_t devid);
233 void drm_intel_decode_context_free(struct drm_intel_decode *ctx);
234 void drm_intel_decode_set_batch_pointer(struct drm_intel_decode *ctx,
235                                         void *data, uint32_t hw_offset,
236                                         int count);
237 void drm_intel_decode_set_dump_past_end(struct drm_intel_decode *ctx,
238                                         int dump_past_end);
239 void drm_intel_decode_set_head_tail(struct drm_intel_decode *ctx,
240                                     uint32_t head, uint32_t tail);
241 void drm_intel_decode_set_output_file(struct drm_intel_decode *ctx, FILE *out);
242 void drm_intel_decode(struct drm_intel_decode *ctx);
243
244 int drm_intel_reg_read(drm_intel_bufmgr *bufmgr,
245                        uint32_t offset,
246                        uint64_t *result);
247
248 /** @{ Compatibility defines to keep old code building despite the symbol rename
249  * from dri_* to drm_intel_*
250  */
251 #define dri_bo drm_intel_bo
252 #define dri_bufmgr drm_intel_bufmgr
253 #define dri_bo_alloc drm_intel_bo_alloc
254 #define dri_bo_reference drm_intel_bo_reference
255 #define dri_bo_unreference drm_intel_bo_unreference
256 #define dri_bo_map drm_intel_bo_map
257 #define dri_bo_unmap drm_intel_bo_unmap
258 #define dri_bo_subdata drm_intel_bo_subdata
259 #define dri_bo_get_subdata drm_intel_bo_get_subdata
260 #define dri_bo_wait_rendering drm_intel_bo_wait_rendering
261 #define dri_bufmgr_set_debug drm_intel_bufmgr_set_debug
262 #define dri_bufmgr_destroy drm_intel_bufmgr_destroy
263 #define dri_bo_exec drm_intel_bo_exec
264 #define dri_bufmgr_check_aperture_space drm_intel_bufmgr_check_aperture_space
265 #define dri_bo_emit_reloc(reloc_bo, read, write, target_offset,         \
266                           reloc_offset, target_bo)                      \
267         drm_intel_bo_emit_reloc(reloc_bo, reloc_offset,                 \
268                                 target_bo, target_offset,               \
269                                 read, write);
270 #define dri_bo_pin drm_intel_bo_pin
271 #define dri_bo_unpin drm_intel_bo_unpin
272 #define dri_bo_get_tiling drm_intel_bo_get_tiling
273 #define dri_bo_set_tiling(bo, mode) drm_intel_bo_set_tiling(bo, mode, 0)
274 #define dri_bo_flink drm_intel_bo_flink
275 #define intel_bufmgr_gem_init drm_intel_bufmgr_gem_init
276 #define intel_bo_gem_create_from_name drm_intel_bo_gem_create_from_name
277 #define intel_bufmgr_gem_enable_reuse drm_intel_bufmgr_gem_enable_reuse
278 #define intel_bufmgr_fake_init drm_intel_bufmgr_fake_init
279 #define intel_bufmgr_fake_set_last_dispatch drm_intel_bufmgr_fake_set_last_dispatch
280 #define intel_bufmgr_fake_set_exec_callback drm_intel_bufmgr_fake_set_exec_callback
281 #define intel_bufmgr_fake_set_fence_callback drm_intel_bufmgr_fake_set_fence_callback
282 #define intel_bo_fake_alloc_static drm_intel_bo_fake_alloc_static
283 #define intel_bo_fake_disable_backing_store drm_intel_bo_fake_disable_backing_store
284 #define intel_bufmgr_fake_contended_lock_take drm_intel_bufmgr_fake_contended_lock_take
285 #define intel_bufmgr_fake_evict_all drm_intel_bufmgr_fake_evict_all
286
287 /** @{ */
288
289 #endif /* INTEL_BUFMGR_H */