arm: Set TTB XN bit in case DCACHE_OFF for LPAE mode
authorKeerthy <j-keerthy@ti.com>
Sat, 29 Oct 2016 09:49:10 +0000 (15:19 +0530)
committerTom Rini <trini@konsulko.com>
Sun, 13 Nov 2016 20:54:36 +0000 (15:54 -0500)
commit06d43c808d61580d977526deca328e33382b40c8
tree8d11bb1963b909be69edcad3e0e5b6fee587b395
parent2b373cb83cae37d2cb1af7f880c1ba739956d9b3
arm: Set TTB XN bit in case DCACHE_OFF for LPAE mode

While we setup the mmu initially we mark set_section_dcache with
DCACHE_OFF flag. In case of non-LPAE mode the DCACHE_OFF macro
is rightly defined with TTB_SECT_XN_MASK set so as to mark all the
4GB XN. In case of LPAE mode  XN(Execute-never) bit is not set with
DCACHE_OFF. Hence XN bit is not set by default for DCACHE_OFF which
keeps all the regions execute okay and this leads to random speculative
fetches in random memory regions which was eventually caught by kernel
omap-l3-noc driver.

Fix this to mark the regions as XN by default.

Signed-off-by: Keerthy <j-keerthy@ti.com>
Reviewed-by: Alexander Graf <agraf@suse.de>
Reviewed-by: Tom Rini <trini@konsulko.com>
arch/arm/include/asm/system.h
arch/arm/lib/cache-cp15.c