Prepare v2023.10
[platform/kernel/u-boot.git] / include / configs / tegra20-common.h
index fac8692..a313ac2 100644 (file)
@@ -16,7 +16,7 @@
 /*
  * Miscellaneous configurable options
  */
-#define CONFIG_STACKBASE       0x03800000      /* 56MB */
+#define CFG_STACKBASE  0x03800000      /* 56MB */
 
 /*-----------------------------------------------------------------------
  * Physical Memory Map
        "fdt_addr_r=0x03000000\0" \
        "ramdisk_addr_r=0x03100000\0"
 
-/* Defines for SPL */
-#define CONFIG_SYS_SPL_MALLOC_START    0x00090000
-#define CONFIG_SPL_STACK               0x000ffffc
-
-/* Align LCD to 1MB boundary */
-#define CONFIG_LCD_ALIGNMENT   MMU_SECTION_SIZE
-
 #ifdef CONFIG_TEGRA_LP0
 #define TEGRA_LP0_ADDR                 0x1C406000
 #define TEGRA_LP0_SIZE                 0x2000
 #define TEGRA_LP0_VEC
 #endif
 
-/*
- * This parameter affects a TXFILLTUNING field that controls how much data is
- * sent to the latency fifo before it is sent to the wire. Without this
- * parameter, the default (2) causes occasional Data Buffer Errors in OUT
- * packets depending on the buffer address and size.
- */
-#define CONFIG_USB_EHCI_TXFIFO_THRESH  0x10
-
 #endif /* _TEGRA20_COMMON_H_ */