pci: ls_pcie_g4: Print pcie controller number starting from 1
authorWasim Khan <wasim.khan@nxp.com>
Mon, 28 Sep 2020 10:56:05 +0000 (16:26 +0530)
committerPriyanka Jain <priyanka.jain@nxp.com>
Thu, 10 Dec 2020 08:26:38 +0000 (13:56 +0530)
Print pcie controller number starting from 1

Signed-off-by: Wasim Khan <wasim.khan@nxp.com>
drivers/pci/pcie_layerscape_gen4.c

index 428bfca..0226bde 100644 (file)
@@ -1,6 +1,6 @@
 // SPDX-License-Identifier: GPL-2.0+ OR X11
 /*
- * Copyright 2018-2019 NXP
+ * Copyright 2018-2020 NXP
  *
  * PCIe Gen4 driver for NXP Layerscape SoCs
  * Author: Hou Zhiqiang <Minder.Hou@gmail.com>
@@ -472,7 +472,8 @@ static int ls_pcie_g4_probe(struct udevice *dev)
 
        pcie->enabled = is_serdes_configured(PCIE_SRDS_PRTCL(pcie->idx));
        if (!pcie->enabled) {
-               printf("PCIe%d: %s disabled\n", pcie->idx, dev->name);
+               printf("PCIe%d: %s disabled\n", PCIE_SRDS_PRTCL(pcie->idx),
+                      dev->name);
                return 0;
        }
 
@@ -522,10 +523,12 @@ static int ls_pcie_g4_probe(struct udevice *dev)
        pcie->mode = readb(pcie->ccsr + PCI_HEADER_TYPE) & 0x7f;
 
        if (pcie->mode == PCI_HEADER_TYPE_NORMAL) {
-               printf("PCIe%u: %s %s", pcie->idx, dev->name, "Endpoint");
+               printf("PCIe%u: %s %s", PCIE_SRDS_PRTCL(pcie->idx), dev->name,
+                      "Endpoint");
                ls_pcie_g4_setup_ep(pcie);
        } else {
-               printf("PCIe%u: %s %s", pcie->idx, dev->name, "Root Complex");
+               printf("PCIe%u: %s %s", PCIE_SRDS_PRTCL(pcie->idx), dev->name,
+                      "Root Complex");
                ls_pcie_g4_setup_ctrl(pcie);
        }