[S5PC100] Modified APLL CLOCK 500MHZ to 1334MHZ.
authordaeinki <inki.dae@samsung.com>
Thu, 28 May 2009 08:26:46 +0000 (17:26 +0900)
committerdaeinki <inki.dae@samsung.com>
Thu, 28 May 2009 08:26:46 +0000 (17:26 +0900)
Signed-off-by: daeinki <inki.dae@samsung.com>
board/samsung/tickertape/lowlevel_init.S

index b1e97da..2015f1e 100644 (file)
@@ -192,8 +192,8 @@ system_clock_init:
        str r1, [r0]
 
        ldr r0, =S5P_APLL_CON
-#      ldr r1, =0x81bc0400             @ SDIV 0, PDIV 4, MDIV 444 (1332MHz)
-       ldr r1, =0x81f40302             @ SDIV 2, PDIV 3, MDIV 500 (500MHz)
+       ldr r1, =0x81bc0400             @ SDIV 0, PDIV 4, MDIV 444 (1332MHz)
+#      ldr r1, =0x81f40302             @ SDIV 2, PDIV 3, MDIV 500 (500MHz)
        str r1, [r0]
 
        ldr r3, =loop1