scsi: ncr5380: Simplify register polling limit
authorFinn Thain <fthain@telegraphics.com.au>
Mon, 10 Oct 2016 04:46:52 +0000 (00:46 -0400)
committerMartin K. Petersen <martin.petersen@oracle.com>
Tue, 8 Nov 2016 22:29:47 +0000 (17:29 -0500)
When polling a device register under irq lock the polling loop terminates
after a given number of jiffies. Make this timeout independent of the HZ
setting.

All 5380 drivers benefit from this patch, which optimizes the PIO fast
path, because they all use PIO transfers (for phases other than DATA IN
and DATA OUT). Some cards support only PIO transfers (even for DATA
phases). CPU cycles are scarce on some of these systems, so a small
improvement here makes a big difference.

Signed-off-by: Finn Thain <fthain@telegraphics.com.au>
Reviewed-by: Hannes Reinecke <hare@suse.com>
Tested-by: Ondrej Zary <linux@rainbow-software.org>
Tested-by: Michael Schmitz <schmitzmic@gmail.com>
Signed-off-by: Martin K. Petersen <martin.petersen@oracle.com>
drivers/scsi/NCR5380.c
drivers/scsi/NCR5380.h

index 790babc..c5c1557 100644 (file)
@@ -200,13 +200,9 @@ static int NCR5380_poll_politely2(struct Scsi_Host *instance,
                                   int reg2, int bit2, int val2, int wait)
 {
        struct NCR5380_hostdata *hostdata = shost_priv(instance);
+       unsigned long n = hostdata->poll_loops;
        unsigned long deadline = jiffies + wait;
-       unsigned long n;
 
-       /* Busy-wait for up to 10 ms */
-       n = min(10000U, jiffies_to_usecs(wait));
-       n *= hostdata->accesses_per_ms;
-       n /= 2000;
        do {
                if ((NCR5380_read(reg1) & bit1) == val1)
                        return 0;
@@ -482,6 +478,7 @@ static int NCR5380_init(struct Scsi_Host *instance, int flags)
        struct NCR5380_hostdata *hostdata = shost_priv(instance);
        int i;
        unsigned long deadline;
+       unsigned long accesses_per_ms;
 
        instance->max_lun = 7;
 
@@ -530,7 +527,8 @@ static int NCR5380_init(struct Scsi_Host *instance, int flags)
                ++i;
                cpu_relax();
        } while (time_is_after_jiffies(deadline));
-       hostdata->accesses_per_ms = i / 256;
+       accesses_per_ms = i / 256;
+       hostdata->poll_loops = NCR5380_REG_POLL_TIME * accesses_per_ms / 2;
 
        return 0;
 }
index 965d923..cbb29d6 100644 (file)
@@ -239,7 +239,7 @@ struct NCR5380_hostdata {
                                           * transfer to handle chip overruns */
        struct work_struct main_task;
        struct workqueue_struct *work_q;
-       unsigned long accesses_per_ms;  /* chip register accesses per ms */
+       unsigned long poll_loops;               /* register polling limit */
 };
 
 #ifdef __KERNEL__
@@ -252,6 +252,9 @@ struct NCR5380_cmd {
 
 #define NCR5380_PIO_CHUNK_SIZE         256
 
+/* Time limit (ms) to poll registers when IRQs are disabled, e.g. during PDMA */
+#define NCR5380_REG_POLL_TIME          10
+
 static inline struct scsi_cmnd *NCR5380_to_scmd(struct NCR5380_cmd *ncmd_ptr)
 {
        return ((struct scsi_cmnd *)ncmd_ptr) - 1;