* config/v850/v850.c, config/v850/v850.h, config/v850/v850.md:
authorkazu <kazu@138bc75d-0d04-0410-961f-82ee72b054a4>
Sun, 4 Feb 2007 04:33:45 +0000 (04:33 +0000)
committerkazu <kazu@138bc75d-0d04-0410-961f-82ee72b054a4>
Sun, 4 Feb 2007 04:33:45 +0000 (04:33 +0000)
Follow spelling conventions.

git-svn-id: svn+ssh://gcc.gnu.org/svn/gcc/trunk@121567 138bc75d-0d04-0410-961f-82ee72b054a4

gcc/ChangeLog
gcc/config/v850/v850.c
gcc/config/v850/v850.h
gcc/config/v850/v850.md

index a12d12c..6dcac70 100644 (file)
@@ -12,6 +12,9 @@
        config/mt/mt.c, config/mt/mt.h, config/mt/mt.md: Follow
        spelling conventions.
 
+       * config/v850/v850.c, config/v850/v850.h, config/v850/v850.md:
+       Follow spelling conventions.
+
 2007-02-03  Douglas Gregor  <doug.gregor@gmail.com>
 
        * c-opts.c (c_common_post_options): If C++0x mode is enabled, don't
index 22bb151..e741c73 100644 (file)
@@ -854,10 +854,10 @@ output_move_single (rtx * operands)
        {
          HOST_WIDE_INT value = INTVAL (src);
 
-         if (CONST_OK_FOR_J (value))           /* Signed 5 bit immediate.  */
+         if (CONST_OK_FOR_J (value))           /* Signed 5-bit immediate.  */
            return "mov %1,%0";
 
-         else if (CONST_OK_FOR_K (value))      /* Signed 16 bit immediate.  */
+         else if (CONST_OK_FOR_K (value))      /* Signed 16-bit immediate.  */
            return "movea lo(%1),%.,%0";
 
          else if (CONST_OK_FOR_L (value))      /* Upper 16 bits were set.  */
@@ -876,10 +876,10 @@ output_move_single (rtx * operands)
 
          const_double_split (src, &high, &low);
 
-         if (CONST_OK_FOR_J (high))            /* Signed 5 bit immediate.  */
+         if (CONST_OK_FOR_J (high))            /* Signed 5-bit immediate.  */
            return "mov %F1,%0";
 
-         else if (CONST_OK_FOR_K (high))       /* Signed 16 bit immediate.  */
+         else if (CONST_OK_FOR_K (high))       /* Signed 16-bit immediate.  */
            return "movea lo(%F1),%.,%0";
 
          else if (CONST_OK_FOR_L (high))       /* Upper 16 bits were set.  */
@@ -1921,7 +1921,7 @@ Saved %d bytes via epilogue function (%d vs. %d) in function %s\n",
        }
     }
 
-  /* If no epilog save function is available, restore the registers the
+  /* If no epilogue save function is available, restore the registers the
      old fashioned way (one by one).  */
   if (!restore_all)
     {
index 45bcead..b669153 100644 (file)
@@ -179,7 +179,7 @@ extern struct small_memory_info small_memory[(int)SMALL_MEMORY_max];
 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
 #define PARM_BOUNDARY          32
 
-/* The stack goes in 32 bit lumps.  */
+/* The stack goes in 32-bit lumps.  */
 #define STACK_BOUNDARY                 32
 
 /* Allocation boundary (in *bits*) for the code of a function.
@@ -387,19 +387,19 @@ enum reg_class
 #define INT_8_BITS(VALUE) ((unsigned) (VALUE) + 0x80 < 0x100)
 /* zero */
 #define CONST_OK_FOR_I(VALUE) ((VALUE) == 0)
-/* 5 bit signed immediate */
+/* 5-bit signed immediate */
 #define CONST_OK_FOR_J(VALUE) ((unsigned) (VALUE) + 0x10 < 0x20)
-/* 16 bit signed immediate */
+/* 16-bit signed immediate */
 #define CONST_OK_FOR_K(VALUE) ((unsigned) (VALUE) + 0x8000 < 0x10000)
 /* valid constant for movhi instruction.  */
 #define CONST_OK_FOR_L(VALUE) \
   (((unsigned) ((int) (VALUE) >> 16) + 0x8000 < 0x10000) \
    && CONST_OK_FOR_I ((VALUE & 0xffff)))
-/* 16 bit unsigned immediate */
+/* 16-bit unsigned immediate */
 #define CONST_OK_FOR_M(VALUE) ((unsigned)(VALUE) < 0x10000)
-/* 5 bit unsigned immediate in shift instructions */
+/* 5-bit unsigned immediate in shift instructions */
 #define CONST_OK_FOR_N(VALUE) ((unsigned) (VALUE) <= 31)
-/* 9 bit signed immediate for word multiply instruction.  */
+/* 9-bit signed immediate for word multiply instruction.  */
 #define CONST_OK_FOR_O(VALUE) ((unsigned) (VALUE) + 0x100 < 0x200)
 
 #define CONST_OK_FOR_P(VALUE) 0
index 9b35306..6ef34c7 100644 (file)
 }")
 
 ;; This is the same as the following pattern, except that it includes
-;; support for arbitrary 32 bit immediates.
+;; support for arbitrary 32-bit immediates.
 
 ;; ??? This always loads addresses using hilo.  If the only use of this address
 ;; was in a load/store, then we would get smaller code if we only loaded the
 
 ;; ??? The scheduling info is probably wrong.
 
-;; ??? This instruction can also generate the 32 bit highpart, but using it
+;; ??? This instruction can also generate the 32-bit highpart, but using it
 ;; may increase code size counter to the desired result.
 
 ;; ??? This instructions can also give a DImode result.
 
 \f
 ;; ----------------------------------------------------------------------
-;; HELPER INSTRUCTIONS for saving the prologue and epilog registers
+;; HELPER INSTRUCTIONS for saving the prologue and epilogue registers
 ;; ----------------------------------------------------------------------
 
 ;; This pattern will match a stack adjust RTX followed by any number of push