clk: qcom: gcc-msm8916: Add rates to the GP clocks
authorNikita Travkin <nikita@trvn.ru>
Sun, 12 Jun 2022 14:59:55 +0000 (19:59 +0500)
committerBjorn Andersson <bjorn.andersson@linaro.org>
Fri, 1 Jul 2022 03:34:13 +0000 (22:34 -0500)
msm8916 has (at least) 6 "General Purpose" clocks that can be muxed to
SoC pins. These clocks are:

GP_CLK{0, 1} : GPIO_{31, 32} (Belongs to CAMSS according to Linux)
GP_CLK_{1-3}{A, B} : GPIO_{49-51, 97, 12, 13} (Belongs to GCC itself)
GP_MN : GPIO_110 (Doesn't seem to be described in gcc,
    ignored in this patch)

Those clocks may be used as e.g. PWM sources for external peripherals.
Add more frequencies to the table for those clocks so it's possible
for arbitrary peripherals to make use of them.

Reviewed-by: Stephen Boyd <sboyd@kernel.org>
Signed-off-by: Nikita Travkin <nikita@trvn.ru>
Signed-off-by: Bjorn Andersson <bjorn.andersson@linaro.org>
Link: https://lore.kernel.org/r/20220612145955.385787-5-nikita@trvn.ru
drivers/clk/qcom/gcc-msm8916.c

index 17e4a5a..9a46794 100644 (file)
@@ -765,7 +765,20 @@ static struct clk_rcg2 cci_clk_src = {
        },
 };
 
+/*
+ * This is a frequency table for "General Purpose" clocks.
+ * These clocks can be muxed to the SoC pins and may be used by
+ * external devices. They're often used as PWM source.
+ *
+ * See comment at ftbl_gcc_gp1_3_clk.
+ */
 static const struct freq_tbl ftbl_gcc_camss_gp0_1_clk[] = {
+       F(10000,   P_XO,    16,  1, 120),
+       F(100000,  P_XO,    16,  1,  12),
+       F(500000,  P_GPLL0, 16,  1, 100),
+       F(1000000, P_GPLL0, 16,  1,  50),
+       F(2500000, P_GPLL0, 16,  1,  20),
+       F(5000000, P_GPLL0, 16,  1,  10),
        F(100000000, P_GPLL0, 8, 0, 0),
        F(200000000, P_GPLL0, 4, 0, 0),
        { }
@@ -927,7 +940,29 @@ static struct clk_rcg2 crypto_clk_src = {
        },
 };
 
+/*
+ * This is a frequency table for "General Purpose" clocks.
+ * These clocks can be muxed to the SoC pins and may be used by
+ * external devices. They're often used as PWM source.
+ *
+ * Please note that MND divider must be enabled for duty-cycle
+ * control to be possible. (M != N) Also since D register is configured
+ * with a value multiplied by 2, and duty cycle is calculated as
+ *                             (2 * D) % 2^W
+ *                DutyCycle = ----------------
+ *                              2 * (N % 2^W)
+ * (where W = .mnd_width)
+ * N must be half or less than maximum value for the register.
+ * Otherwise duty-cycle control would be limited.
+ * (e.g. for 8-bit NMD N should be less than 128)
+ */
 static const struct freq_tbl ftbl_gcc_gp1_3_clk[] = {
+       F(10000,   P_XO,    16,  1, 120),
+       F(100000,  P_XO,    16,  1,  12),
+       F(500000,  P_GPLL0, 16,  1, 100),
+       F(1000000, P_GPLL0, 16,  1,  50),
+       F(2500000, P_GPLL0, 16,  1,  20),
+       F(5000000, P_GPLL0, 16,  1,  10),
        F(19200000, P_XO, 1, 0, 0),
        { }
 };