mtd: rawnand: qcom: Fix DMA sync on FLASH_STATUS register read
authorPraveenkumar I <ipkumar@codeaurora.org>
Fri, 9 Oct 2020 08:07:52 +0000 (13:37 +0530)
committerMiquel Raynal <miquel.raynal@bootlin.com>
Thu, 10 Dec 2020 21:37:31 +0000 (22:37 +0100)
After each codeword NAND_FLASH_STATUS is read for possible operational
failures. But there is no DMA sync for CPU operation before reading it
and this leads to incorrect or older copy of DMA buffer in reg_read_buf.

This patch adds the DMA sync on reg_read_buf for CPU before reading it.

Fixes: 5bc36b2bf6e2 ("mtd: rawnand: qcom: check for operation errors in case of raw read")
Cc: stable@vger.kernel.org
Signed-off-by: Praveenkumar I <ipkumar@codeaurora.org>
Signed-off-by: Miquel Raynal <miquel.raynal@bootlin.com>
Link: https://lore.kernel.org/linux-mtd/1602230872-25616-1-git-send-email-ipkumar@codeaurora.org
drivers/mtd/nand/raw/qcom_nandc.c

index 777fb0d..dfc17a2 100644 (file)
@@ -1570,6 +1570,8 @@ static int check_flash_errors(struct qcom_nand_host *host, int cw_cnt)
        struct qcom_nand_controller *nandc = get_qcom_nand_controller(chip);
        int i;
 
+       nandc_read_buffer_sync(nandc, true);
+
        for (i = 0; i < cw_cnt; i++) {
                u32 flash = le32_to_cpu(nandc->reg_read_buf[i]);