net: ethernet: mtk_wed: add mtk_wed_rx_reset routine
authorLorenzo Bianconi <lorenzo@kernel.org>
Thu, 24 Nov 2022 15:22:54 +0000 (16:22 +0100)
committerPaolo Abeni <pabeni@redhat.com>
Tue, 29 Nov 2022 10:40:24 +0000 (11:40 +0100)
Introduce mtk_wed_rx_reset routine in order to reset rx DMA for Wireless
Ethernet Dispatcher available on MT7986 SoC.

Co-developed-by: Sujuan Chen <sujuan.chen@mediatek.com>
Signed-off-by: Sujuan Chen <sujuan.chen@mediatek.com>
Signed-off-by: Lorenzo Bianconi <lorenzo@kernel.org>
Signed-off-by: Paolo Abeni <pabeni@redhat.com>
drivers/net/ethernet/mediatek/mtk_wed.c
drivers/net/ethernet/mediatek/mtk_wed_regs.h

index 42b7e0407a9bf56b02268c21a509a39e3c8f3021..9594885d5e5098748a7d752f6c5a3b5e606ab63a 100644 (file)
@@ -944,42 +944,130 @@ mtk_wed_ring_reset(struct mtk_wed_ring *ring, int size, bool tx)
 }
 
 static u32
-mtk_wed_check_busy(struct mtk_wed_device *dev)
+mtk_wed_check_busy(struct mtk_wed_device *dev, u32 reg, u32 mask)
 {
-       if (wed_r32(dev, MTK_WED_GLO_CFG) & MTK_WED_GLO_CFG_TX_DMA_BUSY)
-               return true;
-
-       if (wed_r32(dev, MTK_WED_WPDMA_GLO_CFG) &
-           MTK_WED_WPDMA_GLO_CFG_TX_DRV_BUSY)
-               return true;
-
-       if (wed_r32(dev, MTK_WED_CTRL) & MTK_WED_CTRL_WDMA_INT_AGENT_BUSY)
-               return true;
-
-       if (wed_r32(dev, MTK_WED_WDMA_GLO_CFG) &
-           MTK_WED_WDMA_GLO_CFG_RX_DRV_BUSY)
-               return true;
-
-       if (wdma_r32(dev, MTK_WDMA_GLO_CFG) &
-           MTK_WED_WDMA_GLO_CFG_RX_DRV_BUSY)
-               return true;
-
-       if (wed_r32(dev, MTK_WED_CTRL) &
-           (MTK_WED_CTRL_WED_TX_BM_BUSY | MTK_WED_CTRL_WED_TX_FREE_AGENT_BUSY))
-               return true;
-
-       return false;
+       return !!(wed_r32(dev, reg) & mask);
 }
 
 static int
-mtk_wed_poll_busy(struct mtk_wed_device *dev)
+mtk_wed_poll_busy(struct mtk_wed_device *dev, u32 reg, u32 mask)
 {
        int sleep = 15000;
        int timeout = 100 * sleep;
        u32 val;
 
        return read_poll_timeout(mtk_wed_check_busy, val, !val, sleep,
-                                timeout, false, dev);
+                                timeout, false, dev, reg, mask);
+}
+
+static int
+mtk_wed_rx_reset(struct mtk_wed_device *dev)
+{
+       struct mtk_wed_wo *wo = dev->hw->wed_wo;
+       u8 val = MTK_WED_WO_STATE_SER_RESET;
+       int i, ret;
+
+       ret = mtk_wed_mcu_send_msg(wo, MTK_WED_MODULE_ID_WO,
+                                  MTK_WED_WO_CMD_CHANGE_STATE, &val,
+                                  sizeof(val), true);
+       if (ret)
+               return ret;
+
+       wed_clr(dev, MTK_WED_WPDMA_RX_D_GLO_CFG, MTK_WED_WPDMA_RX_D_RX_DRV_EN);
+       ret = mtk_wed_poll_busy(dev, MTK_WED_WPDMA_RX_D_GLO_CFG,
+                               MTK_WED_WPDMA_RX_D_RX_DRV_BUSY);
+       if (ret) {
+               mtk_wed_reset(dev, MTK_WED_RESET_WPDMA_INT_AGENT);
+               mtk_wed_reset(dev, MTK_WED_RESET_WPDMA_RX_D_DRV);
+       } else {
+               wed_w32(dev, MTK_WED_WPDMA_RX_D_RST_IDX,
+                       MTK_WED_WPDMA_RX_D_RST_CRX_IDX |
+                       MTK_WED_WPDMA_RX_D_RST_DRV_IDX);
+
+               wed_set(dev, MTK_WED_WPDMA_RX_D_GLO_CFG,
+                       MTK_WED_WPDMA_RX_D_RST_INIT_COMPLETE |
+                       MTK_WED_WPDMA_RX_D_FSM_RETURN_IDLE);
+               wed_clr(dev, MTK_WED_WPDMA_RX_D_GLO_CFG,
+                       MTK_WED_WPDMA_RX_D_RST_INIT_COMPLETE |
+                       MTK_WED_WPDMA_RX_D_FSM_RETURN_IDLE);
+
+               wed_w32(dev, MTK_WED_WPDMA_RX_D_RST_IDX, 0);
+       }
+
+       /* reset rro qm */
+       wed_clr(dev, MTK_WED_CTRL, MTK_WED_CTRL_RX_RRO_QM_EN);
+       ret = mtk_wed_poll_busy(dev, MTK_WED_CTRL,
+                               MTK_WED_CTRL_RX_RRO_QM_BUSY);
+       if (ret) {
+               mtk_wed_reset(dev, MTK_WED_RESET_RX_RRO_QM);
+       } else {
+               wed_set(dev, MTK_WED_RROQM_RST_IDX,
+                       MTK_WED_RROQM_RST_IDX_MIOD |
+                       MTK_WED_RROQM_RST_IDX_FDBK);
+               wed_w32(dev, MTK_WED_RROQM_RST_IDX, 0);
+       }
+
+       /* reset route qm */
+       wed_clr(dev, MTK_WED_CTRL, MTK_WED_CTRL_RX_ROUTE_QM_EN);
+       ret = mtk_wed_poll_busy(dev, MTK_WED_CTRL,
+                               MTK_WED_CTRL_RX_ROUTE_QM_BUSY);
+       if (ret)
+               mtk_wed_reset(dev, MTK_WED_RESET_RX_ROUTE_QM);
+       else
+               wed_set(dev, MTK_WED_RTQM_GLO_CFG,
+                       MTK_WED_RTQM_Q_RST);
+
+       /* reset tx wdma */
+       mtk_wdma_tx_reset(dev);
+
+       /* reset tx wdma drv */
+       wed_clr(dev, MTK_WED_WDMA_GLO_CFG, MTK_WED_WDMA_GLO_CFG_TX_DRV_EN);
+       mtk_wed_poll_busy(dev, MTK_WED_CTRL,
+                         MTK_WED_CTRL_WDMA_INT_AGENT_BUSY);
+       mtk_wed_reset(dev, MTK_WED_RESET_WDMA_TX_DRV);
+
+       /* reset wed rx dma */
+       ret = mtk_wed_poll_busy(dev, MTK_WED_GLO_CFG,
+                               MTK_WED_GLO_CFG_RX_DMA_BUSY);
+       wed_clr(dev, MTK_WED_GLO_CFG, MTK_WED_GLO_CFG_RX_DMA_EN);
+       if (ret) {
+               mtk_wed_reset(dev, MTK_WED_RESET_WED_RX_DMA);
+       } else {
+               struct mtk_eth *eth = dev->hw->eth;
+
+               if (MTK_HAS_CAPS(eth->soc->caps, MTK_NETSYS_V2))
+                       wed_set(dev, MTK_WED_RESET_IDX,
+                               MTK_WED_RESET_IDX_RX_V2);
+               else
+                       wed_set(dev, MTK_WED_RESET_IDX, MTK_WED_RESET_IDX_RX);
+               wed_w32(dev, MTK_WED_RESET_IDX, 0);
+       }
+
+       /* reset rx bm */
+       wed_clr(dev, MTK_WED_CTRL, MTK_WED_CTRL_WED_RX_BM_EN);
+       mtk_wed_poll_busy(dev, MTK_WED_CTRL,
+                         MTK_WED_CTRL_WED_RX_BM_BUSY);
+       mtk_wed_reset(dev, MTK_WED_RESET_RX_BM);
+
+       /* wo change to enable state */
+       val = MTK_WED_WO_STATE_ENABLE;
+       ret = mtk_wed_mcu_send_msg(wo, MTK_WED_MODULE_ID_WO,
+                                  MTK_WED_WO_CMD_CHANGE_STATE, &val,
+                                  sizeof(val), true);
+       if (ret)
+               return ret;
+
+       /* wed_rx_ring_reset */
+       for (i = 0; i < ARRAY_SIZE(dev->rx_ring); i++) {
+               if (!dev->rx_ring[i].desc)
+                       continue;
+
+               mtk_wed_ring_reset(&dev->rx_ring[i], MTK_WED_RX_RING_SIZE,
+                                  false);
+       }
+       mtk_wed_free_rx_buffer(dev);
+
+       return 0;
 }
 
 static void
@@ -997,19 +1085,23 @@ mtk_wed_reset_dma(struct mtk_wed_device *dev)
                                   true);
        }
 
-       if (mtk_wed_poll_busy(dev))
-               busy = mtk_wed_check_busy(dev);
-
+       /* 1. reset WED tx DMA */
+       wed_clr(dev, MTK_WED_GLO_CFG, MTK_WED_GLO_CFG_TX_DMA_EN);
+       busy = mtk_wed_poll_busy(dev, MTK_WED_GLO_CFG,
+                                MTK_WED_GLO_CFG_TX_DMA_BUSY);
        if (busy) {
                mtk_wed_reset(dev, MTK_WED_RESET_WED_TX_DMA);
        } else {
-               wed_w32(dev, MTK_WED_RESET_IDX,
-                       MTK_WED_RESET_IDX_TX |
-                       MTK_WED_RESET_IDX_RX);
+               wed_w32(dev, MTK_WED_RESET_IDX, MTK_WED_RESET_IDX_TX);
                wed_w32(dev, MTK_WED_RESET_IDX, 0);
        }
 
-       mtk_wdma_rx_reset(dev);
+       /* 2. reset WDMA rx DMA */
+       busy = !!mtk_wdma_rx_reset(dev);
+       wed_clr(dev, MTK_WED_WDMA_GLO_CFG, MTK_WED_WDMA_GLO_CFG_RX_DRV_EN);
+       if (!busy)
+               busy = mtk_wed_poll_busy(dev, MTK_WED_WDMA_GLO_CFG,
+                                        MTK_WED_WDMA_GLO_CFG_RX_DRV_BUSY);
 
        if (busy) {
                mtk_wed_reset(dev, MTK_WED_RESET_WDMA_INT_AGENT);
@@ -1026,6 +1118,9 @@ mtk_wed_reset_dma(struct mtk_wed_device *dev)
                        MTK_WED_WDMA_GLO_CFG_RST_INIT_COMPLETE);
        }
 
+       /* 3. reset WED WPDMA tx */
+       wed_clr(dev, MTK_WED_CTRL, MTK_WED_CTRL_WED_TX_FREE_AGENT_EN);
+
        for (i = 0; i < 100; i++) {
                val = wed_r32(dev, MTK_WED_TX_BM_INTF);
                if (FIELD_GET(MTK_WED_TX_BM_INTF_TKFIFO_FDEP, val) == 0x40)
@@ -1033,8 +1128,19 @@ mtk_wed_reset_dma(struct mtk_wed_device *dev)
        }
 
        mtk_wed_reset(dev, MTK_WED_RESET_TX_FREE_AGENT);
+       wed_clr(dev, MTK_WED_CTRL, MTK_WED_CTRL_WED_TX_BM_EN);
        mtk_wed_reset(dev, MTK_WED_RESET_TX_BM);
 
+       /* 4. reset WED WPDMA tx */
+       busy = mtk_wed_poll_busy(dev, MTK_WED_WPDMA_GLO_CFG,
+                                MTK_WED_WPDMA_GLO_CFG_TX_DRV_BUSY);
+       wed_clr(dev, MTK_WED_WPDMA_GLO_CFG,
+               MTK_WED_WPDMA_GLO_CFG_TX_DRV_EN |
+               MTK_WED_WPDMA_GLO_CFG_RX_DRV_EN);
+       if (!busy)
+               busy = mtk_wed_poll_busy(dev, MTK_WED_WPDMA_GLO_CFG,
+                                        MTK_WED_WPDMA_GLO_CFG_RX_DRV_BUSY);
+
        if (busy) {
                mtk_wed_reset(dev, MTK_WED_RESET_WPDMA_INT_AGENT);
                mtk_wed_reset(dev, MTK_WED_RESET_WPDMA_TX_DRV);
@@ -1045,6 +1151,17 @@ mtk_wed_reset_dma(struct mtk_wed_device *dev)
                        MTK_WED_WPDMA_RESET_IDX_RX);
                wed_w32(dev, MTK_WED_WPDMA_RESET_IDX, 0);
        }
+
+       dev->init_done = false;
+       if (dev->hw->version == 1)
+               return;
+
+       if (!busy) {
+               wed_w32(dev, MTK_WED_RESET_IDX, MTK_WED_RESET_WPDMA_IDX_RX);
+               wed_w32(dev, MTK_WED_RESET_IDX, 0);
+       }
+
+       mtk_wed_rx_reset(dev);
 }
 
 static int
@@ -1267,6 +1384,9 @@ mtk_wed_start(struct mtk_wed_device *dev, u32 irq_mask)
 {
        int i;
 
+       if (mtk_wed_get_rx_capa(dev) && mtk_wed_rx_buffer_alloc(dev))
+               return;
+
        for (i = 0; i < ARRAY_SIZE(dev->rx_wdma); i++)
                if (!dev->rx_wdma[i].desc)
                        mtk_wed_wdma_rx_ring_setup(dev, i, 16);
@@ -1355,10 +1475,6 @@ mtk_wed_attach(struct mtk_wed_device *dev)
                goto out;
 
        if (mtk_wed_get_rx_capa(dev)) {
-               ret = mtk_wed_rx_buffer_alloc(dev);
-               if (ret)
-                       goto out;
-
                ret = mtk_wed_rro_alloc(dev);
                if (ret)
                        goto out;
index 873d50b9a6e67606418d0837fa5ea7df5c745ca3..0a50bb98c5ea4102c347fbe5941ead7417853706 100644 (file)
@@ -24,11 +24,15 @@ struct mtk_wdma_desc {
 
 #define MTK_WED_RESET                                  0x008
 #define MTK_WED_RESET_TX_BM                            BIT(0)
+#define MTK_WED_RESET_RX_BM                            BIT(1)
 #define MTK_WED_RESET_TX_FREE_AGENT                    BIT(4)
 #define MTK_WED_RESET_WPDMA_TX_DRV                     BIT(8)
 #define MTK_WED_RESET_WPDMA_RX_DRV                     BIT(9)
+#define MTK_WED_RESET_WPDMA_RX_D_DRV                   BIT(10)
 #define MTK_WED_RESET_WPDMA_INT_AGENT                  BIT(11)
 #define MTK_WED_RESET_WED_TX_DMA                       BIT(12)
+#define MTK_WED_RESET_WED_RX_DMA                       BIT(13)
+#define MTK_WED_RESET_WDMA_TX_DRV                      BIT(16)
 #define MTK_WED_RESET_WDMA_RX_DRV                      BIT(17)
 #define MTK_WED_RESET_WDMA_INT_AGENT                   BIT(19)
 #define MTK_WED_RESET_RX_RRO_QM                                BIT(20)
@@ -158,6 +162,8 @@ struct mtk_wdma_desc {
 #define MTK_WED_RESET_IDX                              0x20c
 #define MTK_WED_RESET_IDX_TX                           GENMASK(3, 0)
 #define MTK_WED_RESET_IDX_RX                           GENMASK(17, 16)
+#define MTK_WED_RESET_IDX_RX_V2                                GENMASK(7, 6)
+#define MTK_WED_RESET_WPDMA_IDX_RX                     GENMASK(31, 30)
 
 #define MTK_WED_TX_MIB(_n)                             (0x2a0 + (_n) * 4)
 #define MTK_WED_RX_MIB(_n)                             (0x2e0 + (_n) * 4)
@@ -267,6 +273,9 @@ struct mtk_wdma_desc {
 
 #define MTK_WED_WPDMA_RX_D_GLO_CFG                     0x75c
 #define MTK_WED_WPDMA_RX_D_RX_DRV_EN                   BIT(0)
+#define MTK_WED_WPDMA_RX_D_RX_DRV_BUSY                 BIT(1)
+#define MTK_WED_WPDMA_RX_D_FSM_RETURN_IDLE             BIT(3)
+#define MTK_WED_WPDMA_RX_D_RST_INIT_COMPLETE           BIT(4)
 #define MTK_WED_WPDMA_RX_D_INIT_PHASE_RXEN_SEL         GENMASK(11, 7)
 #define MTK_WED_WPDMA_RX_D_RXD_READ_LEN                        GENMASK(31, 24)