* doc/md.texi (Machine Constraints): Document
authorebotcazou <ebotcazou@138bc75d-0d04-0410-961f-82ee72b054a4>
Sat, 31 May 2003 07:53:13 +0000 (07:53 +0000)
committerebotcazou <ebotcazou@138bc75d-0d04-0410-961f-82ee72b054a4>
Sat, 31 May 2003 07:53:13 +0000 (07:53 +0000)
missing SPARC constraints.

git-svn-id: svn+ssh://gcc.gnu.org/svn/gcc/trunk@67263 138bc75d-0d04-0410-961f-82ee72b054a4

gcc/ChangeLog
gcc/doc/md.texi

index 18bc820..05ba8ae 100644 (file)
@@ -1,5 +1,10 @@
 2003-05-31  Eric Botcazou  <ebotcazou@libertysurf.fr>
 
+       * doc/md.texi (Machine Constraints): Document
+       missing SPARC constraints.
+
+2003-05-31  Eric Botcazou  <ebotcazou@libertysurf.fr>
+
        * doc/md.texi (Automaton pipeline description): Use
        "type" instead of "cpu" as the attribute in the examples.
 
index 0ef948a..665e349 100644 (file)
@@ -2020,6 +2020,22 @@ Floating-point register that can hold 32- or 64-bit values.
 @item e
 Floating-point register that can hold 64- or 128-bit values.
 
+@item c
+Floating-point condition code register.
+
+@item d
+Floating-point register that can hold 32- or 64-bit values.
+It is only valid on the SPARC-V9 architecture when the Visual
+Instructions Set is available.
+
+@item b
+Floating-point register that can hold 64- or 128-bit values.
+It is only valid on the SPARC-V9 architecture when the Visual
+Instructions Set is available.
+
+@item h
+64-bit global or out register for the SPARC-V8+ architecture.
+
 @item I
 Signed 13-bit constant