pinctrl: amd: Fix mistake in handling clearing pins at startup
authorMario Limonciello <mario.limonciello@amd.com>
Fri, 21 Apr 2023 12:06:22 +0000 (07:06 -0500)
committerLinus Walleij <linus.walleij@linaro.org>
Mon, 8 May 2023 13:42:24 +0000 (15:42 +0200)
commit 4e5a04be88fe ("pinctrl: amd: disable and mask interrupts on probe")
had a mistake in loop iteration 63 that it would clear offset 0xFC instead
of 0x100.  Offset 0xFC is actually `WAKE_INT_MASTER_REG`.  This was
clearing bits 13 and 15 from the register which significantly changed the
expected handling for some platforms for GPIO0.

Cc: stable@vger.kernel.org
Link: https://bugzilla.kernel.org/show_bug.cgi?id=217315
Signed-off-by: Mario Limonciello <mario.limonciello@amd.com>
Link: https://lore.kernel.org/r/20230421120625.3366-3-mario.limonciello@amd.com
Signed-off-by: Linus Walleij <linus.walleij@linaro.org>
drivers/pinctrl/pinctrl-amd.c

index 94cab8a..840f9b8 100644 (file)
@@ -897,9 +897,9 @@ static void amd_gpio_irq_init(struct amd_gpio *gpio_dev)
 
                raw_spin_lock_irqsave(&gpio_dev->lock, flags);
 
-               pin_reg = readl(gpio_dev->base + i * 4);
+               pin_reg = readl(gpio_dev->base + pin * 4);
                pin_reg &= ~mask;
-               writel(pin_reg, gpio_dev->base + i * 4);
+               writel(pin_reg, gpio_dev->base + pin * 4);
 
                raw_spin_unlock_irqrestore(&gpio_dev->lock, flags);
        }