iio: accel: mma8452: fix indentation
authorSean Nyekjaer <sean@geanix.com>
Mon, 1 Mar 2021 08:00:28 +0000 (09:00 +0100)
committerJonathan Cameron <Jonathan.Cameron@huawei.com>
Thu, 25 Mar 2021 19:13:49 +0000 (19:13 +0000)
Improve readability by fixing indentation.

Signed-off-by: Sean Nyekjaer <sean@geanix.com>
Link: https://lore.kernel.org/r/20210301080029.1974797-1-sean@geanix.com
Signed-off-by: Jonathan Cameron <Jonathan.Cameron@huawei.com>
drivers/iio/accel/mma8452.c

index b0176d9..33f0c41 100644 (file)
@@ -58,7 +58,7 @@
 #define MMA8452_FF_MT_THS                      0x17
 #define  MMA8452_FF_MT_THS_MASK                        0x7f
 #define MMA8452_FF_MT_COUNT                    0x18
-#define MMA8452_FF_MT_CHAN_SHIFT       3
+#define MMA8452_FF_MT_CHAN_SHIFT               3
 #define MMA8452_TRANSIENT_CFG                  0x1d
 #define  MMA8452_TRANSIENT_CFG_CHAN(chan)      BIT(chan + 1)
 #define  MMA8452_TRANSIENT_CFG_HPF_BYP         BIT(0)
@@ -70,7 +70,7 @@
 #define MMA8452_TRANSIENT_THS                  0x1f
 #define  MMA8452_TRANSIENT_THS_MASK            GENMASK(6, 0)
 #define MMA8452_TRANSIENT_COUNT                        0x20
-#define MMA8452_TRANSIENT_CHAN_SHIFT 1
+#define MMA8452_TRANSIENT_CHAN_SHIFT           1
 #define MMA8452_CTRL_REG1                      0x2a
 #define  MMA8452_CTRL_ACTIVE                   BIT(0)
 #define  MMA8452_CTRL_DR_MASK                  GENMASK(5, 3)
@@ -134,33 +134,33 @@ struct mma8452_data {
   * used for different chips and the relevant registers are included here.
   */
 struct mma8452_event_regs {
-               u8 ev_cfg;
-               u8 ev_cfg_ele;
-               u8 ev_cfg_chan_shift;
-               u8 ev_src;
-               u8 ev_ths;
-               u8 ev_ths_mask;
-               u8 ev_count;
+       u8 ev_cfg;
+       u8 ev_cfg_ele;
+       u8 ev_cfg_chan_shift;
+       u8 ev_src;
+       u8 ev_ths;
+       u8 ev_ths_mask;
+       u8 ev_count;
 };
 
 static const struct mma8452_event_regs ff_mt_ev_regs = {
-               .ev_cfg = MMA8452_FF_MT_CFG,
-               .ev_cfg_ele = MMA8452_FF_MT_CFG_ELE,
-               .ev_cfg_chan_shift = MMA8452_FF_MT_CHAN_SHIFT,
-               .ev_src = MMA8452_FF_MT_SRC,
-               .ev_ths = MMA8452_FF_MT_THS,
-               .ev_ths_mask = MMA8452_FF_MT_THS_MASK,
-               .ev_count = MMA8452_FF_MT_COUNT
+       .ev_cfg = MMA8452_FF_MT_CFG,
+       .ev_cfg_ele = MMA8452_FF_MT_CFG_ELE,
+       .ev_cfg_chan_shift = MMA8452_FF_MT_CHAN_SHIFT,
+       .ev_src = MMA8452_FF_MT_SRC,
+       .ev_ths = MMA8452_FF_MT_THS,
+       .ev_ths_mask = MMA8452_FF_MT_THS_MASK,
+       .ev_count = MMA8452_FF_MT_COUNT
 };
 
 static const struct mma8452_event_regs trans_ev_regs = {
-               .ev_cfg = MMA8452_TRANSIENT_CFG,
-               .ev_cfg_ele = MMA8452_TRANSIENT_CFG_ELE,
-               .ev_cfg_chan_shift = MMA8452_TRANSIENT_CHAN_SHIFT,
-               .ev_src = MMA8452_TRANSIENT_SRC,
-               .ev_ths = MMA8452_TRANSIENT_THS,
-               .ev_ths_mask = MMA8452_TRANSIENT_THS_MASK,
-               .ev_count = MMA8452_TRANSIENT_COUNT,
+       .ev_cfg = MMA8452_TRANSIENT_CFG,
+       .ev_cfg_ele = MMA8452_TRANSIENT_CFG_ELE,
+       .ev_cfg_chan_shift = MMA8452_TRANSIENT_CHAN_SHIFT,
+       .ev_src = MMA8452_TRANSIENT_SRC,
+       .ev_ths = MMA8452_TRANSIENT_THS,
+       .ev_ths_mask = MMA8452_TRANSIENT_THS_MASK,
+       .ev_count = MMA8452_TRANSIENT_COUNT,
 };
 
 /**