mtd: nand: mtk: disable ecc irq when writing page with hwecc
authorXiaolei Li <xiaolei.li@mediatek.com>
Fri, 23 Jun 2017 07:12:25 +0000 (15:12 +0800)
committerBoris Brezillon <boris.brezillon@free-electrons.com>
Sun, 25 Jun 2017 14:54:01 +0000 (16:54 +0200)
Currently, ecc encode irq is enabled when writing page with hwecc, but
we actually do not wait for this irq done. Because NFI and ECC work in
parallel, nfi irq and ecc irq almost come together.

Now, there are two steps to check whether page data are totally written.
First, wait for nfi irq INTR_AHB_DONE. This is to ensure all data
in RAM are received by NFI.
Second, polling the register NFI_ADDRCNTR till all data include ecc
parity data runtime generated by ECC are sent to NAND device.

So, it is redunant to enable ecc irq without waiting for it.

Signed-off-by: Xiaolei Li <xiaolei.li@mediatek.com>
Signed-off-by: Boris Brezillon <boris.brezillon@free-electrons.com>
drivers/mtd/nand/mtk_ecc.c

index a855a4e..00ce22e 100644 (file)
@@ -276,16 +276,18 @@ int mtk_ecc_enable(struct mtk_ecc *ecc, struct mtk_ecc_config *config)
        if (ret)
                return ret;
 
-       init_completion(&ecc->done);
-       reg_val = ECC_IRQ_EN;
-       /*
-        * For ECC_NFI_MODE, if ecc->caps->pg_irq_sel is 1, then it
-        * means this chip can only generate one ecc irq during page
-        * read / write. If is 0, generate one ecc irq each ecc step.
-        */
-       if ((ecc->caps->pg_irq_sel) && (config->mode == ECC_NFI_MODE))
-               reg_val |= ECC_PG_IRQ_SEL;
-       writew(reg_val, ecc->regs + ECC_IRQ_REG(op));
+       if (config->mode != ECC_NFI_MODE || op != ECC_ENCODE) {
+               init_completion(&ecc->done);
+               reg_val = ECC_IRQ_EN;
+               /*
+                * For ECC_NFI_MODE, if ecc->caps->pg_irq_sel is 1, then it
+                * means this chip can only generate one ecc irq during page
+                * read / write. If is 0, generate one ecc irq each ecc step.
+                */
+               if (ecc->caps->pg_irq_sel && config->mode == ECC_NFI_MODE)
+                       reg_val |= ECC_PG_IRQ_SEL;
+               writew(reg_val, ecc->regs + ECC_IRQ_REG(op));
+       }
 
        writew(ECC_OP_ENABLE, ecc->regs + ECC_CTL_REG(op));