thunk3.C: Remove SH5 checks.
authorOleg Endo <olegendo@gcc.gnu.org>
Sat, 30 Apr 2016 01:56:55 +0000 (01:56 +0000)
committerOleg Endo <olegendo@gcc.gnu.org>
Sat, 30 Apr 2016 01:56:55 +0000 (01:56 +0000)
testsuite/
* g++.old-deja/g++.jason/thunk3.C: Remove SH5 checks.
* gcc.dg/20021029-1.c: Likewise.
* gcc.target/sh/attr-isr-trap_exit.c: Likewise.
* gcc.target/sh/attr-isr-trapa.c: Likewise.
* gcc.target/sh/cmpstr.c: Likewise.
* gcc.target/sh/cmpstrn.c: Likewise.
* gcc.target/sh/memset.c: Likewise.
* gcc.target/sh/pr21255-2-mb.c: Likewise.
* gcc.target/sh/pr21255-2-ml.c: Likewise.
* gcc.target/sh/pr39423-1.c: Likewise.
* gcc.target/sh/pr49468-di.c: Likewise.
* gcc.target/sh/pr49468-si.c: Likewise.
* gcc.target/sh/pr49880-1.c: Likewise.
* gcc.target/sh/pr49880-2.c: Likewise.
* gcc.target/sh/pr49880-3.c: Likewise.
* gcc.target/sh/pr50751-1.c: Likewise.
* gcc.target/sh/pr50751-4.c: Likewise.
* gcc.target/sh/pr50751-7.c: Likewise.
* gcc.target/sh/pr51244-1.c: Likewise.
* gcc.target/sh/pr51244-10.c: Likewise.
* gcc.target/sh/pr51244-11.c: Likewise.
* gcc.target/sh/pr51244-12.c: Likewise.
* gcc.target/sh/pr51244-13.c: Likewise.
* gcc.target/sh/pr51244-14.c: Likewise.
* gcc.target/sh/pr51244-17.c: Likewise.
* gcc.target/sh/pr51244-18.c: Likewise.
* gcc.target/sh/pr51244-19.c: Likewise.
* gcc.target/sh/pr51244-4.c: Likewise.
* gcc.target/sh/pr51244-5.c: Likewise.
* gcc.target/sh/pr51244-7.c: Likewise.
* gcc.target/sh/pr51244-8.c: Likewise.
* gcc.target/sh/pr51244-9.c: Likewise.
* gcc.target/sh/pr51697.c: Likewise.
* gcc.target/sh/pr52483-1.c: Likewise.
* gcc.target/sh/pr52483-2.c: Likewise.
* gcc.target/sh/pr52483-3.c: Likewise.
* gcc.target/sh/pr52483-5.c: Likewise.
* gcc.target/sh/pr52933-1.c: Likewise.
* gcc.target/sh/pr52933-2.c: Likewise.
* gcc.target/sh/pr52933-3.c: Likewise.
* gcc.target/sh/pr53568-1.c: Likewise.
* gcc.target/sh/pr53976-1.c: Likewise.
* gcc.target/sh/pr53988-1.c: Likewise.
* gcc.target/sh/pr53988.c: Likewise.
* gcc.target/sh/pr54089-1.c: Likewise.
* gcc.target/sh/pr54089-6.c: Likewise.
* gcc.target/sh/pr54089-7.c: Likewise.
* gcc.target/sh/pr54089-8.c: Likewise.
* gcc.target/sh/pr54089-9.c: Likewise.
* gcc.target/sh/pr54236-1.c: Likewise.
* gcc.target/sh/pr54236-2.c: Likewise.
* gcc.target/sh/pr54236-3.c: Likewise.
* gcc.target/sh/pr54236-4.c: Likewise.
* gcc.target/sh/pr54386.c: Likewise.
* gcc.target/sh/pr54602-1.c: Likewise.
* gcc.target/sh/pr54685.c: Likewise.
* gcc.target/sh/pr54760-1.c: Likewise.
* gcc.target/sh/pr54760-2.c: Likewise.
* gcc.target/sh/pr54760-3.c: Likewise.
* gcc.target/sh/pr54760-4.c: Likewise.
* gcc.target/sh/pr54760-5.c: Likewise.
* gcc.target/sh/pr54760-6.c: Likewise.
* gcc.target/sh/pr55146.c: Likewise.
* gcc.target/sh/pr55160.c: Likewise.
* gcc.target/sh/pr59278.c: Likewise.
* gcc.target/sh/pr59401-1.c: Likewise.
* gcc.target/sh/pr59533-1.c: Likewise.
* gcc.target/sh/pr63260.c: Likewise.
* gcc.target/sh/pragma-isr-trap-exit.c: Likewise.
* gcc.target/sh/pragma-isr-trapa.c: Likewise.
* gcc.target/sh/strlen.c: Likewise.
* gcc.target/sh/torture/pr30807.c: Likewise.
* gcc.target/sh/torture/pr34777.c: Likewise.
* gcc.target/sh/torture/pr64652.c: Likewise.
* gcc.target/sh/torture/pr65505.c: Likewise.
* gcc.target/sh/torture/pragma-isr.c: Likewise.
* gcc.target/sh/torture/pragma-isr2.c: Likewise.

From-SVN: r235673

78 files changed:
gcc/testsuite/ChangeLog
gcc/testsuite/g++.old-deja/g++.jason/thunk3.C
gcc/testsuite/gcc.dg/20021029-1.c
gcc/testsuite/gcc.target/sh/attr-isr-trap_exit.c
gcc/testsuite/gcc.target/sh/attr-isr-trapa.c
gcc/testsuite/gcc.target/sh/cmpstr.c
gcc/testsuite/gcc.target/sh/cmpstrn.c
gcc/testsuite/gcc.target/sh/memset.c
gcc/testsuite/gcc.target/sh/pr21255-2-mb.c
gcc/testsuite/gcc.target/sh/pr21255-2-ml.c
gcc/testsuite/gcc.target/sh/pr39423-1.c
gcc/testsuite/gcc.target/sh/pr49468-di.c
gcc/testsuite/gcc.target/sh/pr49468-si.c
gcc/testsuite/gcc.target/sh/pr49880-1.c
gcc/testsuite/gcc.target/sh/pr49880-2.c
gcc/testsuite/gcc.target/sh/pr49880-3.c
gcc/testsuite/gcc.target/sh/pr50751-1.c
gcc/testsuite/gcc.target/sh/pr50751-4.c
gcc/testsuite/gcc.target/sh/pr50751-7.c
gcc/testsuite/gcc.target/sh/pr51244-1.c
gcc/testsuite/gcc.target/sh/pr51244-10.c
gcc/testsuite/gcc.target/sh/pr51244-11.c
gcc/testsuite/gcc.target/sh/pr51244-12.c
gcc/testsuite/gcc.target/sh/pr51244-13.c
gcc/testsuite/gcc.target/sh/pr51244-14.c
gcc/testsuite/gcc.target/sh/pr51244-17.c
gcc/testsuite/gcc.target/sh/pr51244-18.c
gcc/testsuite/gcc.target/sh/pr51244-19.c
gcc/testsuite/gcc.target/sh/pr51244-4.c
gcc/testsuite/gcc.target/sh/pr51244-5.c
gcc/testsuite/gcc.target/sh/pr51244-7.c
gcc/testsuite/gcc.target/sh/pr51244-8.c
gcc/testsuite/gcc.target/sh/pr51244-9.c
gcc/testsuite/gcc.target/sh/pr51697.c
gcc/testsuite/gcc.target/sh/pr52483-1.c
gcc/testsuite/gcc.target/sh/pr52483-2.c
gcc/testsuite/gcc.target/sh/pr52483-3.c
gcc/testsuite/gcc.target/sh/pr52483-5.c
gcc/testsuite/gcc.target/sh/pr52933-1.c
gcc/testsuite/gcc.target/sh/pr52933-2.c
gcc/testsuite/gcc.target/sh/pr52933-3.c
gcc/testsuite/gcc.target/sh/pr53568-1.c
gcc/testsuite/gcc.target/sh/pr53976-1.c
gcc/testsuite/gcc.target/sh/pr53988-1.c
gcc/testsuite/gcc.target/sh/pr53988.c
gcc/testsuite/gcc.target/sh/pr54089-1.c
gcc/testsuite/gcc.target/sh/pr54089-6.c
gcc/testsuite/gcc.target/sh/pr54089-7.c
gcc/testsuite/gcc.target/sh/pr54089-8.c
gcc/testsuite/gcc.target/sh/pr54089-9.c
gcc/testsuite/gcc.target/sh/pr54236-1.c
gcc/testsuite/gcc.target/sh/pr54236-2.c
gcc/testsuite/gcc.target/sh/pr54236-3.c
gcc/testsuite/gcc.target/sh/pr54236-4.c
gcc/testsuite/gcc.target/sh/pr54386.c
gcc/testsuite/gcc.target/sh/pr54602-1.c
gcc/testsuite/gcc.target/sh/pr54685.c
gcc/testsuite/gcc.target/sh/pr54760-1.c
gcc/testsuite/gcc.target/sh/pr54760-2.c
gcc/testsuite/gcc.target/sh/pr54760-3.c
gcc/testsuite/gcc.target/sh/pr54760-4.c
gcc/testsuite/gcc.target/sh/pr54760-5.c
gcc/testsuite/gcc.target/sh/pr54760-6.c
gcc/testsuite/gcc.target/sh/pr55146.c
gcc/testsuite/gcc.target/sh/pr55160.c
gcc/testsuite/gcc.target/sh/pr59278.c
gcc/testsuite/gcc.target/sh/pr59401-1.c
gcc/testsuite/gcc.target/sh/pr59533-1.c
gcc/testsuite/gcc.target/sh/pr63260.c
gcc/testsuite/gcc.target/sh/pragma-isr-trap-exit.c
gcc/testsuite/gcc.target/sh/pragma-isr-trapa.c
gcc/testsuite/gcc.target/sh/strlen.c
gcc/testsuite/gcc.target/sh/torture/pr30807.c
gcc/testsuite/gcc.target/sh/torture/pr34777.c
gcc/testsuite/gcc.target/sh/torture/pr64652.c
gcc/testsuite/gcc.target/sh/torture/pr65505.c
gcc/testsuite/gcc.target/sh/torture/pragma-isr.c
gcc/testsuite/gcc.target/sh/torture/pragma-isr2.c

index b1d63d8..066e30c 100644 (file)
@@ -1,3 +1,83 @@
+2016-04-30  Oleg Endo  <olegendo@gcc.gnu.org>
+
+       * g++.old-deja/g++.jason/thunk3.C: Remove SH5 checks.
+       * gcc.dg/20021029-1.c: Likewise.
+       * gcc.target/sh/attr-isr-trap_exit.c: Likewise.
+       * gcc.target/sh/attr-isr-trapa.c: Likewise.
+       * gcc.target/sh/cmpstr.c: Likewise.
+       * gcc.target/sh/cmpstrn.c: Likewise.
+       * gcc.target/sh/memset.c: Likewise.
+       * gcc.target/sh/pr21255-2-mb.c: Likewise.
+       * gcc.target/sh/pr21255-2-ml.c: Likewise.
+       * gcc.target/sh/pr39423-1.c: Likewise.
+       * gcc.target/sh/pr49468-di.c: Likewise.
+       * gcc.target/sh/pr49468-si.c: Likewise.
+       * gcc.target/sh/pr49880-1.c: Likewise.
+       * gcc.target/sh/pr49880-2.c: Likewise.
+       * gcc.target/sh/pr49880-3.c: Likewise.
+       * gcc.target/sh/pr50751-1.c: Likewise.
+       * gcc.target/sh/pr50751-4.c: Likewise.
+       * gcc.target/sh/pr50751-7.c: Likewise.
+       * gcc.target/sh/pr51244-1.c: Likewise.
+       * gcc.target/sh/pr51244-10.c: Likewise.
+       * gcc.target/sh/pr51244-11.c: Likewise.
+       * gcc.target/sh/pr51244-12.c: Likewise.
+       * gcc.target/sh/pr51244-13.c: Likewise.
+       * gcc.target/sh/pr51244-14.c: Likewise.
+       * gcc.target/sh/pr51244-17.c: Likewise.
+       * gcc.target/sh/pr51244-18.c: Likewise.
+       * gcc.target/sh/pr51244-19.c: Likewise.
+       * gcc.target/sh/pr51244-4.c: Likewise.
+       * gcc.target/sh/pr51244-5.c: Likewise.
+       * gcc.target/sh/pr51244-7.c: Likewise.
+       * gcc.target/sh/pr51244-8.c: Likewise.
+       * gcc.target/sh/pr51244-9.c: Likewise.
+       * gcc.target/sh/pr51697.c: Likewise.
+       * gcc.target/sh/pr52483-1.c: Likewise.
+       * gcc.target/sh/pr52483-2.c: Likewise.
+       * gcc.target/sh/pr52483-3.c: Likewise.
+       * gcc.target/sh/pr52483-5.c: Likewise.
+       * gcc.target/sh/pr52933-1.c: Likewise.
+       * gcc.target/sh/pr52933-2.c: Likewise.
+       * gcc.target/sh/pr52933-3.c: Likewise.
+       * gcc.target/sh/pr53568-1.c: Likewise.
+       * gcc.target/sh/pr53976-1.c: Likewise.
+       * gcc.target/sh/pr53988-1.c: Likewise.
+       * gcc.target/sh/pr53988.c: Likewise.
+       * gcc.target/sh/pr54089-1.c: Likewise.
+       * gcc.target/sh/pr54089-6.c: Likewise.
+       * gcc.target/sh/pr54089-7.c: Likewise.
+       * gcc.target/sh/pr54089-8.c: Likewise.
+       * gcc.target/sh/pr54089-9.c: Likewise.
+       * gcc.target/sh/pr54236-1.c: Likewise.
+       * gcc.target/sh/pr54236-2.c: Likewise.
+       * gcc.target/sh/pr54236-3.c: Likewise.
+       * gcc.target/sh/pr54236-4.c: Likewise.
+       * gcc.target/sh/pr54386.c: Likewise.
+       * gcc.target/sh/pr54602-1.c: Likewise.
+       * gcc.target/sh/pr54685.c: Likewise.
+       * gcc.target/sh/pr54760-1.c: Likewise.
+       * gcc.target/sh/pr54760-2.c: Likewise.
+       * gcc.target/sh/pr54760-3.c: Likewise.
+       * gcc.target/sh/pr54760-4.c: Likewise.
+       * gcc.target/sh/pr54760-5.c: Likewise.
+       * gcc.target/sh/pr54760-6.c: Likewise.
+       * gcc.target/sh/pr55146.c: Likewise.
+       * gcc.target/sh/pr55160.c: Likewise.
+       * gcc.target/sh/pr59278.c: Likewise.
+       * gcc.target/sh/pr59401-1.c: Likewise.
+       * gcc.target/sh/pr59533-1.c: Likewise.
+       * gcc.target/sh/pr63260.c: Likewise.
+       * gcc.target/sh/pragma-isr-trap-exit.c: Likewise.
+       * gcc.target/sh/pragma-isr-trapa.c: Likewise.
+       * gcc.target/sh/strlen.c: Likewise.
+       * gcc.target/sh/torture/pr30807.c: Likewise.
+       * gcc.target/sh/torture/pr34777.c: Likewise.
+       * gcc.target/sh/torture/pr64652.c: Likewise.
+       * gcc.target/sh/torture/pr65505.c: Likewise.
+       * gcc.target/sh/torture/pragma-isr.c: Likewise.
+       * gcc.target/sh/torture/pragma-isr2.c: Likewise.
+
 2016-04-29  Paolo Carlini  <paolo.carlini@oracle.com>
 
        PR c++/66644
index 7e0b93a..5ea46f5 100644 (file)
@@ -1,5 +1,5 @@
 // { dg-do run }
-// { dg-skip-if "fails with generic thunk support" { rs6000-*-* powerpc-*-eabi v850-*-* sh-*-* sh64-*-* h8*-*-* xtensa*-*-* m32r*-*-* lm32-*-* nios2-*-* } { "*" } { "" } }
+// { dg-skip-if "fails with generic thunk support" { rs6000-*-* powerpc-*-eabi v850-*-* sh-*-* h8*-*-* xtensa*-*-* m32r*-*-* lm32-*-* nios2-*-* } { "*" } { "" } }
 // Test that variadic function calls using thunks work right.
 // Note that this will break on any target that uses the generic thunk
 //  support, because it doesn't support variadic functions.
index 9da8e81..f11a6e4 100644 (file)
@@ -2,7 +2,6 @@
    variables into writable sections.  */
 /* { dg-do compile { target fpic } } */
 /* { dg-options "-O2 -fpic" } */
-/* { dg-options "-O2 -fpic -mpt-fixed" { target sh64*-*-* } } */
 /* { dg-final { scan-assembler-not ".data.rel.ro.local" } } */
 /* { dg-require-effective-target label_values } */
 /* { dg-require-effective-target indirect_jumps } */
index a45e92f..6c63ebf 100644 (file)
@@ -1,7 +1,6 @@
 /* Check that trapa / interrput_handler attributes can paired in
    either order.  */
 /* { dg-do compile }  */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*" } { "" } }  */
 /* { dg-options "-O" }  */
 /* { dg-final { scan-assembler "trapa\[ \t\]\[ \t\]*#4"} }  */
 /* { dg-final { scan-assembler-times "trapa" 1 } }  */
index 3f850ac..a0c45bb 100644 (file)
@@ -1,6 +1,5 @@
 /* Check that no interrupt-specific register saves are generated.  */
 /* { dg-do compile { target { { "sh*-*-*" } && nonpic } } }  */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*" } { "" } }  */
 /* { dg-options "-O" }  */
 /* { dg-final { scan-assembler-times "rte" 1 } }  */
 /* { dg-final { scan-assembler-not "mov.l\tr\[0-9\],@-r15" } }  */
index 1b45089..e8f1de7 100644 (file)
@@ -2,7 +2,6 @@
    when optimizing for speed.  */
 /* { dg-do compile }  */
 /* { dg-options "-O2" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*" } { "" } } */
 /* { dg-final { scan-assembler-not "jmp" } } */
 /* { dg-final { scan-assembler-times "cmp/str" 3 } } */
 /* { dg-final { scan-assembler-times "tst\t#3" 2 } } */
index 65cb9d6..6dd1151 100644 (file)
@@ -2,7 +2,6 @@
    when optimizing for speed.  */
 /* { dg-do compile }  */
 /* { dg-options "-O2" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*" } { "" } } */
 /* { dg-final { scan-assembler-not "jmp" } } */
 /* { dg-final { scan-assembler-times "cmp/str" 1 } } */
 
index 4695db3..e888d1d 100644 (file)
@@ -2,7 +2,6 @@
    optimizing for speed.  */
 /* { dg-do compile }  */
 /* { dg-options "-O2" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*" } { "" } } */
 /* { dg-final { scan-assembler-not "jmp" } } */
 
 void
index 531ed39..b9063de 100644 (file)
@@ -1,5 +1,5 @@
-/* { dg-do compile }  */
-/* { dg-options "-mb -O2 -fomit-frame-pointer" } */
+/* { dg-do compile { target { big_endian } } }  */
+/* { dg-options "-O2 -fomit-frame-pointer" } */
 /* { dg-final { scan-assembler "mov @r.,r.; mov @\\(4,r.\\),r." } } */
 double d;
 
@@ -10,10 +10,6 @@ f (void)
 
 /* If -ml from the target options is passed after -mb from dg-options, we
    end up with th reverse endianness.  */
-#if TARGET_SHMEDIA || defined (__LITTLE_ENDIAN__)
-  asm ("mov @r1,r3; mov @(4,r1),r4");
-#else
   asm ("mov %S1,%S0; mov %R1,%R0" : "=&r" (r) : "m" (d));
-#endif
   return r;
 }
index 6948f47..10412f1 100644 (file)
@@ -1,6 +1,5 @@
-/* { dg-do compile }  */
+/* { dg-do compile { target { little_endian } } }  */
 /* { dg-options "-O2 -fomit-frame-pointer" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-mb" && "-m5*"} { "" } }  */
 /* { dg-final { scan-assembler "mov @\\(4,r.\\),r.; mov @r.,r." } } */
 double d;
 
index 1e02937..8bf87b5 100644 (file)
@@ -2,7 +2,6 @@
    small offset, instead of re-calculating the index.  */
 /* { dg-do compile }  */
 /* { dg-options "-O2" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*"} { "" } } */
 /* { dg-final { scan-assembler-not "add\t#1" } } */
 
 int
index 4b17fce..6f6611f 100644 (file)
@@ -2,7 +2,6 @@
    and conditional branch instead of default branch-free code.  */
 /* { dg-do compile }  */
 /* { dg-options "-O1" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*"} { "" } }  */
 /* { dg-final { scan-assembler-times "negc" 4 } } */
 
 
index 8c771ed..2b25920 100644 (file)
@@ -2,7 +2,6 @@
    conditional branch instead of default branch-free code.  */
 /* { dg-do compile }  */
 /* { dg-options "-O1" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*"} { "" } }  */
 /* { dg-final { scan-assembler-times "neg" 2 } } */
 
 
index 249fae0..db30875 100644 (file)
@@ -1,7 +1,6 @@
 /* Check that the option -mdiv=call-div1 works.  */
 /* { dg-do link }  */
 /* { dg-options "-mdiv=call-div1" }  */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*"} { "" } }  */
 
 int
 test00 (int a, int b)
index 35e23de..193b95c 100644 (file)
@@ -1,7 +1,6 @@
 /* Check that the option -mdiv=call-fp works.  */
 /* { dg-do link }  */
 /* { dg-options "-mdiv=call-fp" }  */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*"} { "" } }  */
 
 int
 test00 (int a, int b)
index be6ea52..dd4f9b2 100644 (file)
@@ -1,7 +1,6 @@
 /* Check that the option -mdiv=call-table works.  */
 /* { dg-do link }  */
 /* { dg-options "-mdiv=call-table" }  */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*"} { "" } }  */
 
 int
 test00 (int a, int b)
index 80c63fb..d4a3c86 100644 (file)
@@ -3,7 +3,6 @@
    calculations outside the mov insns.  */
 /* { dg-do compile }  */
 /* { dg-options "-O1" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*"} { "" } } */
 /* { dg-final { scan-assembler-not "add|sub" } } */
 
 void
index e0f3ab7..492ceff 100644 (file)
@@ -3,7 +3,6 @@
    calculations outside the mov insns.  */
 /* { dg-do compile }  */
 /* { dg-options "-O1" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*"} { "" } } */
 /* { dg-final { scan-assembler-not "add|sub" } } */
 
 void
index 014575a..9aa84b3 100644 (file)
@@ -3,7 +3,6 @@
    outside the mov insns.  */
 /* { dg-do compile }  */
 /* { dg-options "-O1" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*"} { "" } } */
 /* { dg-final { scan-assembler-not "add|sub" } } */
 
 typedef struct 
index 15e2ebd..1da824d 100644 (file)
@@ -3,7 +3,6 @@
    test instructions.  */
 /* { dg-do compile }  */
 /* { dg-options "-O1 -mbranch-cost=2" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*"} { "" } } */
 /* { dg-final { scan-assembler-not "movt|tst|negc|extu" } } */
 
 int
index ef16b75..bbbd813 100644 (file)
@@ -12,7 +12,6 @@
 */
 /* { dg-do compile }  */
 /* { dg-options "-O2" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*" } { "" } } */
 /* { dg-final { scan-assembler-not "shll|subc|and" } } */
 int
 test_00 (int* p)
index b673e9a..fea7f6c 100644 (file)
@@ -2,7 +2,6 @@
    execution patterns.  */
 /* { dg-do compile }  */
 /* { dg-options "-O1 -mzdcbranch" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*" } { "" } } */
 /* { dg-final { scan-assembler-not "subc|and" } } */
 
 int*
index 027c5ab..f0c62e6 100644 (file)
@@ -3,7 +3,6 @@
    which handles the inverted case does not work properly.  */
 /* { dg-do compile }  */
 /* { dg-options "-O1" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*" } { "" } } */
 
 /* { dg-final { scan-assembler-times "negc" 15 { target { ! sh2a } } } } */
 /* { dg-final { scan-assembler-times "addc" 3 { target { ! sh2a } } } } */
index f9a851d..04937e6 100644 (file)
@@ -10,7 +10,6 @@
    insns.  */
 /* { dg-do compile }  */
 /* { dg-options "-O2" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*" } { "" } } */
 /* { dg-final { scan-assembler-times "tst" 2 } } */
 
 void printk (const char*, const char*, int);
index 61a5dc9..70d6893 100644 (file)
@@ -12,7 +12,6 @@
    patterns, we only check for the extu.  */
 /* { dg-do compile }  */
 /* { dg-options "-O2" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*" } { "" } } */
 /* { dg-final { scan-assembler-not "extu" } } */
 
 typedef struct transaction_s transaction_t;
index 621abb7..06c77cd 100644 (file)
@@ -2,7 +2,6 @@
    results of arithmetic with T bit inputs.  */
 /* { dg-do compile }  */
 /* { dg-options "-O1" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*" } { "" } } */
 /* { dg-final { scan-assembler-not "extu|exts" } } */
 
 int
index 19b244c..93dbcac 100644 (file)
@@ -14,7 +14,6 @@
    reload.  */
 /* { dg-do compile }  */
 /* { dg-options "-O2" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*" } { "" } } */
 /* { dg-final { scan-assembler-not "movt|tst" } } */
 
 typedef char Char;
index 5845d93..328099d 100644 (file)
@@ -25,7 +25,6 @@
    reload.  */
 /* { dg-do compile }  */
 /* { dg-options "-O2" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*" } { "" } } */
 /* { dg-final { scan-assembler-not "movt" } } */
 
 struct request
index ac967bf..9d9361c 100644 (file)
@@ -2,7 +2,6 @@
    uses the subc instruction.  */
 /* { dg-do compile }  */
 /* { dg-options "-O1 -mbranch-cost=2" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*"} { "" } } */
 /* { dg-final { scan-assembler-not "movt|tst|negc|movrt" } } */
 /* { dg-final { scan-assembler-times "subc" 3 } }  */
 /* { dg-final { scan-assembler-times "not\t" 1 } }  */
index c0f05a1..4c7d5bf 100644 (file)
@@ -2,7 +2,6 @@
    a negc or movrt insn that stores the inverted T bit in a reg.  */
 /* { dg-do compile }  */
 /* { dg-options "-O2" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*" } { "" } } */
 /* { dg-final { scan-assembler-not "extu|exts" } } */
 
 int
index d4d3974..69f890d 100644 (file)
@@ -12,7 +12,6 @@
 */
 /* { dg-do compile }  */
 /* { dg-options "-O2" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*" } { "" } } */
 /* { dg-final { scan-assembler-not "cmp/hi" } } */
 /* { dg-final { scan-assembler-not "mov\t#0" } } */
 
index d8c1269..fbd948b 100644 (file)
@@ -8,7 +8,6 @@
 */
 /* { dg-do compile }  */
 /* { dg-options "-O2" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*" } { "" } } */
 /* { dg-final { scan-assembler-not "shad|neg" } } */
 
 int test_01_00 (int*, void*);
index cca90a8..af8a465 100644 (file)
@@ -10,7 +10,6 @@
 */
 /* { dg-do compile }  */
 /* { dg-options "-O2" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*" } { "" } } */
 /* { dg-final { scan-assembler-not "mov\t#0" } } */
 static inline unsigned int
 test_03_00 (unsigned int x)
index d63e329..0107e29 100644 (file)
@@ -2,7 +2,6 @@
    with -Os.  */
 /* { dg-do compile }  */
 /* { dg-options "-Os" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*"} { "" } }  */
 /* { dg-final { scan-assembler-times "tst" 2 } }  */
 /* { dg-final { scan-assembler-not "cmp" } }  */
 
index ca64a0a..7a1c202 100644 (file)
@@ -2,7 +2,6 @@
    sign/zero extensions.  */
 /* { dg-do compile }  */
 /* { dg-options "-O2" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*"} { "" } }  */
 /* { dg-final { scan-assembler-not "exts|extu" } } */
 
 int
index 68e7f8e..91b485e 100644 (file)
@@ -2,7 +2,6 @@
    addressing modes and do not result in redundant sign/zero extensions. */
 /* { dg-do compile }  */
 /* { dg-options "-O1" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*"} { "" } }  */
 /* { dg-final { scan-assembler-times "@\\(5," 4 } } */
 /* { dg-final { scan-assembler-times "@\\(10," 4 } } */
 /* { dg-final { scan-assembler-times "@\\(20," 4 } } */
index baeec33..e0a02e0 100644 (file)
@@ -2,7 +2,6 @@
    modes and do not result in redundant sign/zero extensions. */
 /* { dg-do compile }  */
 /* { dg-options "-O1" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*"} { "" } }  */
 /* { dg-final { scan-assembler-times "@\\(r0," 6 } } */
 /* { dg-final { scan-assembler-not "exts|extu" } } */
 
index 50aefe2..947e8df 100644 (file)
@@ -2,7 +2,6 @@
    modes and do not result in redundant sign extensions. */
 /* { dg-do compile }  */
 /* { dg-options "-O1" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*"} { "" } }  */
 /* { dg-final { scan-assembler-times "@r\[0-9\]\+\\+," 3 } } */
 /* { dg-final { scan-assembler-not "exts" } } */
 
index 0c69027..138de7f 100644 (file)
@@ -4,7 +4,6 @@
    logic usually show up as redundant tst insns.  */
 /* { dg-do compile }  */
 /* { dg-options "-O2" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*" } { "" } } */
 /* { dg-final { scan-assembler-times "div0s" 32 } } */
 /* { dg-final { scan-assembler-not "tst" } } */
 /* { dg-final { scan-assembler-not "not\t" } }  */
index 67e2753..4637f0e 100644 (file)
@@ -5,7 +5,6 @@
    logic usually show up as redundant tst insns.  */
 /* { dg-do compile }  */
 /* { dg-options "-O2 -mpretend-cmove" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*" } { "" } } */
 /* { dg-final { scan-assembler-times "div0s" 32 } } */
 /* { dg-final { scan-assembler-not "tst" } } */
 /* { dg-final { scan-assembler-not "not\t" } }  */
index fadcc9e..1b563fe 100644 (file)
@@ -1,7 +1,6 @@
 /* Check that the div0s instruction is used for integer sign comparisons.  */
 /* { dg-do compile }  */
 /* { dg-options "-O2" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*" } { "" } } */
 /* { dg-final { scan-assembler-times "div0s" 2 } } */
 
 typedef struct { unsigned int arg[100]; } *FunctionCallInfo;
index e274170..673d0a1 100644 (file)
@@ -2,7 +2,6 @@
    instructions.  */
 /* { dg-do compile }  */
 /* { dg-options "-O2" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*"} { "" } }  */
 /* { dg-final { scan-assembler-times "swap.w" 7 } } */
 /* { dg-final { scan-assembler-times "swap.b" 16 } } */
 /* { dg-final { scan-assembler-times "extu.w" 2 } } */
index 68f8cdc..716a009 100644 (file)
@@ -2,7 +2,6 @@
    works as expected.  */
 /* { dg-do compile }  */
 /* { dg-options "-O2" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*" } { "" } } */
 /* { dg-final { scan-assembler-times "clrt" 2 } } */
 /* { dg-final { scan-assembler-times "sett" 1 } } */
 
index 4e0d49e..4db7b70 100644 (file)
@@ -2,7 +2,6 @@
    tst Rm,Rn instruction is used.  */
 /* { dg-do compile }  */
 /* { dg-options "-O1" }  */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*"} { "" } }  */
 /* { dg-final { scan-assembler-times "tst\tr" 8 } }  */
 /* { dg-final { scan-assembler-times "mov.b" 4 } }  */
 /* { dg-final { scan-assembler-times "mov.w" 4 } }  */
index a2e7213..3e21351 100644 (file)
@@ -4,7 +4,6 @@
    movu insn.  */
 /* { dg-do compile }  */
 /* { dg-options "-O1" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*"} { "" } }  */
 /* { dg-final { scan-assembler-times "tst\tr" 8 } } */
 /* { dg-final { scan-assembler-not "tst\t#255" } } */
 /* { dg-final { scan-assembler-not "exts|extu|and|movu" } } */
index 418ba69..64f79eb 100644 (file)
@@ -1,7 +1,6 @@
 /* Check that the rotcr instruction is generated.  */
 /* { dg-do compile }  */
 /* { dg-options "-O2" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*"} { "" } }  */
 /* { dg-final { scan-assembler-times "rotcr" 24 } } */
 /* { dg-final { scan-assembler-times "shll\t" 1 } } */
 /* { dg-final { scan-assembler-not "and\t#1" } }  */
index 577690d..e8daa29 100644 (file)
@@ -1,7 +1,6 @@
 /* Check that the rotr and rotl instructions are generated.  */
 /* { dg-do compile }  */
 /* { dg-options "-O1" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*" } { "" } }  */
 /* { dg-final { scan-assembler-times "rotr" 2 } } */
 /* { dg-final { scan-assembler-times "rotl" 3 } } */
 
index 0476f75..b302364 100644 (file)
@@ -1,7 +1,6 @@
 /* Check that the rotcr instruction is generated.  */
 /* { dg-do compile }  */
 /* { dg-options "-O1" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*"} { "" } }  */
 /* { dg-final { scan-assembler-times "rotcr" 4 } } */
 /* { dg-final { scan-assembler-not "movt" } } */
 /* { dg-final { scan-assembler-not "or\t" } } */
index 20b0098..6af1750 100644 (file)
@@ -1,7 +1,6 @@
 /* Check that the rotcl instruction is generated.  */
 /* { dg-do compile }  */
 /* { dg-options "-O2" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*"} { "" } }  */
 /* { dg-final { scan-assembler-times "rotcl" 28 } } */
 
 typedef char bool;
index 8aa15df..3ced51e 100644 (file)
@@ -1,7 +1,6 @@
 /* Check that the rotcr instruction is generated.  */
 /* { dg-do compile }  */
 /* { dg-options "-O1" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*"} { "" } }  */
 /* { dg-final { scan-assembler-times "rotcl" 4 } } */
 /* { dg-final { scan-assembler-not "movt" } } */
 /* { dg-final { scan-assembler-not "or\t" } } */
index 31008ca..0b52a6a 100644 (file)
@@ -3,7 +3,7 @@
    movt instructions in these cases.  */
 /* { dg-do compile }  */
 /* { dg-options "-O2" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*"} { "" } } */
+
 /* { dg-final { scan-assembler-times "addc" 6 } } */
 /* { dg-final { scan-assembler-times "subc" 4 } } */
 /* { dg-final { scan-assembler-times "sett" 5 } } */
index b6c2493..1e2f3bb 100644 (file)
@@ -3,7 +3,7 @@
    these cases.  */
 /* { dg-do compile }  */
 /* { dg-options "-O1" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*"} { "" } } */
+
 /* { dg-final { scan-assembler-times "addc" 36 } } */
 /* { dg-final { scan-assembler-times "shll" 14 } } */
 /* { dg-final { scan-assembler-times "add\tr" 12 } } */
index 933ece3..cd3d353 100644 (file)
@@ -3,7 +3,6 @@
    these cases.  */
 /* { dg-do compile }  */
 /* { dg-options "-O2" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*"} { "" } } */
 /* { dg-final { scan-assembler-times "addc" 4 } }  */
 /* { dg-final { scan-assembler-times "subc" 5 } }  */
 /* { dg-final { scan-assembler-times "movt" 1 } }  */
index dce413e..4a3ffd1 100644 (file)
@@ -2,7 +2,7 @@
    inverted.  */
 /* { dg-do compile }  */
 /* { dg-options "-O2" }  */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*"} { "" } }  */
+
 /* { dg-final { scan-assembler-times "cmp/eq" 7 } }  */
 
 /* { dg-final { scan-assembler-times "subc" 5 { target { ! sh2a } } } }  */
index ec52d89..b04b212 100644 (file)
@@ -1,7 +1,6 @@
 /* Check that the inlined mem load is not handled as unaligned load.  */
 /* { dg-do compile }  */
 /* { dg-options "-O2" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*"} { "" } }  */
 /* { dg-final { scan-assembler-not "shll|extu|or" } } */
 
 static inline int
index bd402b3..e7fb2a9 100644 (file)
@@ -3,7 +3,6 @@
    expected we won't see any nop insns.  */
 /* { dg-do compile }  */
 /* { dg-options "-O1" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*"} { "" } }  */
 /* { dg-final { scan-assembler-not "nop" } } */
 
 int test00 (int a, int b);
index 111a120..ed84a32 100644 (file)
@@ -2,7 +2,6 @@
    utilizing the cmp/pz instruction.  */
 /* { dg-do compile }  */
 /* { dg-options "-O1" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*"} { "" } }  */
 /* { dg-final { scan-assembler-not "not\[ \t\]" } } */
 /* { dg-final { scan-assembler-times "cmp/pz" 7 } } */
 /* { dg-final { scan-assembler-times "shll" 1 } } */
index 4437511..8bc5836 100644 (file)
@@ -2,7 +2,6 @@
    built-in functions result in gbr store / load instructions.  */
 /* { dg-do compile }  */
 /* { dg-options "-O1" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*"} { "" } }  */
 /* { dg-final { scan-assembler-times "ldc" 1 } } */
 /* { dg-final { scan-assembler-times "stc" 1 } } */
 /* { dg-final { scan-assembler-times "gbr" 2 } } */
index 4a3561a..bad478c 100644 (file)
@@ -3,7 +3,6 @@
    instruction something is not working properly.  */
 /* { dg-do compile }  */
 /* { dg-options "-O1" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*"} { "" } }  */
 /* { dg-final { scan-assembler-times "stc\tgbr" 0 } } */
 
 /* ---------------------------------------------------------------------------
index 678fb39..617a66b 100644 (file)
@@ -4,7 +4,6 @@
    independent thread_pointer built-in functions available.  */
 /* { dg-do compile }  */
 /* { dg-options "-O1" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*"} { "" } }  */
 
 int
 test00 (void* p, int x)
index d218281..bc7cefd 100644 (file)
@@ -3,7 +3,6 @@
    register, i.e. it is invalidated by function calls.  */
 /* { dg-do compile }  */
 /* { dg-options "-O1 -fcall-used-gbr" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*"} { "" } }  */
 /* { dg-final { scan-assembler "stc\tgbr" } } */
 
 extern int test00 (void);
index 30dfd31..824025d 100644 (file)
@@ -3,7 +3,6 @@
    call saved register.  */
 /* { dg-do compile }  */
 /* { dg-options "-O1 -fcall-saved-gbr" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*"} { "" } }  */
 /* { dg-final { scan-assembler-not "stc\tgbr" } } */
 
 typedef struct
index 4bf94c3..59f0d75 100644 (file)
@@ -3,7 +3,6 @@
    are.  */
 /* { dg-do compile }  */
 /* { dg-options "-O1" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*"} { "" } }  */
 /* { dg-final { scan-assembler-not "stc\tgbr" } } */
 
 typedef struct
index 91f0935..ef6ecd1 100644 (file)
@@ -1,7 +1,6 @@
 /* Check that the 'extu.b' instruction is generated for short jump tables.  */
 /* { dg-do compile }  */
 /* { dg-options "-Os" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*"} { "" } }  */
 /* { dg-final { scan-assembler "extu.b" } } */
 
 int
index dca15c9..996c4ca 100644 (file)
@@ -1,7 +1,6 @@
 /* Check that the decrement-and-test instruction is generated.  */
 /* { dg-do compile }  */
 /* { dg-options "-O1" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*"} { "" } }  */
 /* { dg-final { scan-assembler-times "dt\tr" 2 } } */
 
 int
index 563e5b7..2040ffa 100644 (file)
@@ -1,7 +1,6 @@
 /* Check that combine considers unused regs dead.  */
 /* { dg-do compile }  */
 /* { dg-options "-O1" }  */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*"} { "" } }  */
 /* { dg-final { scan-assembler "addc" } }  */
 
 struct result
index a2afe1a..408a270 100644 (file)
@@ -3,7 +3,6 @@
    and a GBR memory access must not be done.  */
 /* { dg-do compile }  */
 /* { dg-options "-O1" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*"} { "" } }  */
 /* { dg-final { scan-assembler "stc\tgbr" } } */
 /* { dg-final { scan-assembler "bf|bt" } } */
 
index c5c6c7e..b046985 100644 (file)
@@ -1,7 +1,6 @@
 /* Check that the cmp/pz instruction is generated as expected.  */
 /* { dg-do compile }  */
 /* { dg-options "-O1" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*"} { "" } }  */
 
 /* { dg-final { scan-assembler-times "shll" 1 } }  */
 /* { dg-final { scan-assembler-times "movt" 5 } }  */
index d01885f..ceff756 100644 (file)
@@ -2,7 +2,6 @@
    fabs instructions.  */
 /* { dg-do compile }  */
 /* { dg-options "-O1" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*"} { "" } }  */
 /* { dg-final { scan-assembler-not "fpscr|fpchg" } } */
 
 float
index 6dbd8e7..2a6728f 100644 (file)
@@ -1,6 +1,5 @@
 /* Check whether trapa is generated only for an ISR.  */
 /* { dg-do compile }  */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*" } { "" } }  */
 /* { dg-options "-O" }  */
 /* { dg-final { scan-assembler-times "trapa\[ \t\]\[ \t\]*#4" 1 } }  */
 
index b70be6e..d2a9e60 100644 (file)
@@ -1,6 +1,5 @@
 /* Check that no interrupt-specific register saves are generated.  */
 /* { dg-do compile { target { { "sh*-*-*" } && nonpic } } }  */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*" } { "" } }  */
 /* { dg-options "-O" }  */
 /* { dg-final { scan-assembler-times "rte" 1 } }  */
 /* { dg-final { scan-assembler-not "mov.l\tr\[0-9\],@-r15" } }  */
index 7f2d519..ca88026 100644 (file)
@@ -2,7 +2,6 @@
    when optimizing for speed.  */
 /* { dg-do compile }  */
 /* { dg-options "-O2" } */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*" } { "" } } */
 /* { dg-final { scan-assembler-not "jmp" } } */
 /* { dg-final { scan-assembler-times "cmp/str" 2 } } */
 /* { dg-final { scan-assembler-times "tst\t#3" 1 } } */
index c9cc771..256d419 100644 (file)
@@ -1,6 +1,5 @@
 /* { dg-do compile }  */
 /* { dg-additional-options "-fpic -std=c99" }  */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*" } { "" } }  */
 
 typedef unsigned int size_t;
 typedef struct
index de6ba02..052709e 100644 (file)
@@ -1,6 +1,5 @@
 /* { dg-do compile }  */
 /* { dg-additional-options "-fschedule-insns -fPIC -mprefergot" }  */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*" } { "" } }  */
 
 static __inline __attribute__ ((__always_inline__)) void *
 _dl_mmap (void * start, int length, int prot, int flags, int fd,
index 8144311..eeb1c42 100644 (file)
@@ -1,7 +1,6 @@
 /* Check that using -mdiv=call-fp compiles without fuzz.  */
 /* { dg-do compile }  */
 /* { dg-additional-options "-mdiv=call-fp" }  */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*" } { "" } }  */
 
 int
 test_0 (int a, int b, int c, int d)
index 3e93002..934092c 100644 (file)
@@ -1,6 +1,5 @@
 /* { dg-do compile }  */
 /* { dg-additional-options "-std=gnu99" }  */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*" } { "" } }  */
 
 struct thread_info {
  struct task_struct *task;
index 9e665ba..66e71f4 100644 (file)
@@ -1,6 +1,5 @@
 /* Check whether rte is generated for two ISRs.  */
 /* { dg-do compile }  */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*" } { "" } }  */
 /* { dg-final { scan-assembler-times "rte" 2 } }  */
 
 extern void foo (void);
index ce984e7..e7f5129 100644 (file)
@@ -1,6 +1,5 @@
 /* Check whether rte is generated only for an ISRs.  */
 /* { dg-do compile }  */
-/* { dg-skip-if "" { "sh*-*-*" } { "-m5*" } { "" } }  */
 /* { dg-final { scan-assembler-times "rte" 1 } }  */
 
 #pragma interrupt