define void @mscatter_v1i8(<1 x i8> %val, <1 x i8*> %ptrs, <1 x i1> %m) {
; RV32-LABEL: mscatter_v1i8:
; RV32: # %bb.0:
-; RV32-NEXT: vsetivli a0, 2, e8,mf4,ta,mu
+; RV32-NEXT: vsetivli a0, 1, e8,mf4,ta,mu
; RV32-NEXT: vsoxei32.v v8, (zero), v9, v0.t
; RV32-NEXT: ret
;
;
; RV64-LABEL: mscatter_v2i8:
; RV64: # %bb.0:
-; RV64-NEXT: vsetivli a0, 1, e8,mf8,ta,mu
+; RV64-NEXT: vsetivli a0, 2, e8,mf8,ta,mu
; RV64-NEXT: vsoxei64.v v8, (zero), v9, v0.t
; RV64-NEXT: ret
call void @llvm.masked.scatter.v2i8.v2p0i8(<2 x i8> %val, <2 x i8*> %ptrs, i32 1, <2 x i1> %m)
; RV64: # %bb.0:
; RV64-NEXT: vsetivli a0, 2, e8,mf2,ta,mu
; RV64-NEXT: vnsrl.wi v25, v8, 0
-; RV64-NEXT: vsetivli a0, 1, e8,mf8,ta,mu
+; RV64-NEXT: vsetivli a0, 2, e8,mf8,ta,mu
; RV64-NEXT: vsoxei64.v v25, (zero), v9, v0.t
; RV64-NEXT: ret
%tval = trunc <2 x i16> %val to <2 x i8>
; RV64-NEXT: vnsrl.wi v25, v8, 0
; RV64-NEXT: vsetivli a0, 2, e8,mf4,ta,mu
; RV64-NEXT: vnsrl.wi v26, v25, 0
-; RV64-NEXT: vsetivli a0, 1, e8,mf8,ta,mu
+; RV64-NEXT: vsetivli a0, 2, e8,mf8,ta,mu
; RV64-NEXT: vsoxei64.v v26, (zero), v9, v0.t
; RV64-NEXT: ret
%tval = trunc <2 x i32> %val to <2 x i8>
; RV64-NEXT: vnsrl.wi v26, v25, 0
; RV64-NEXT: vsetivli a0, 2, e8,mf8,ta,mu
; RV64-NEXT: vnsrl.wi v25, v26, 0
-; RV64-NEXT: vsetivli a0, 1, e8,mf8,ta,mu
; RV64-NEXT: vsoxei64.v v25, (zero), v9, v0.t
; RV64-NEXT: ret
%tval = trunc <2 x i64> %val to <2 x i8>
define void @mscatter_v4i8(<4 x i8> %val, <4 x i8*> %ptrs, <4 x i1> %m) {
; RV32-LABEL: mscatter_v4i8:
; RV32: # %bb.0:
-; RV32-NEXT: vsetivli a0, 2, e8,mf4,ta,mu
+; RV32-NEXT: vsetivli a0, 4, e8,mf4,ta,mu
; RV32-NEXT: vsoxei32.v v8, (zero), v9, v0.t
; RV32-NEXT: ret
;
; RV64-LABEL: mscatter_v4i8:
; RV64: # %bb.0:
-; RV64-NEXT: vsetivli a0, 2, e8,mf4,ta,mu
+; RV64-NEXT: vsetivli a0, 4, e8,mf4,ta,mu
; RV64-NEXT: vsoxei64.v v8, (zero), v10, v0.t
; RV64-NEXT: ret
call void @llvm.masked.scatter.v4i8.v4p0i8(<4 x i8> %val, <4 x i8*> %ptrs, i32 1, <4 x i1> %m)
define void @mscatter_truemask_v4i8(<4 x i8> %val, <4 x i8*> %ptrs) {
; RV32-LABEL: mscatter_truemask_v4i8:
; RV32: # %bb.0:
-; RV32-NEXT: vsetivli a0, 2, e8,mf4,ta,mu
+; RV32-NEXT: vsetivli a0, 4, e8,mf4,ta,mu
; RV32-NEXT: vsoxei32.v v8, (zero), v9
; RV32-NEXT: ret
;
; RV64-LABEL: mscatter_truemask_v4i8:
; RV64: # %bb.0:
-; RV64-NEXT: vsetivli a0, 2, e8,mf4,ta,mu
+; RV64-NEXT: vsetivli a0, 4, e8,mf4,ta,mu
; RV64-NEXT: vsoxei64.v v8, (zero), v10
; RV64-NEXT: ret
%mhead = insertelement <4 x i1> undef, i1 1, i32 0
define void @mscatter_v8i8(<8 x i8> %val, <8 x i8*> %ptrs, <8 x i1> %m) {
; RV32-LABEL: mscatter_v8i8:
; RV32: # %bb.0:
-; RV32-NEXT: vsetivli a0, 4, e8,mf2,ta,mu
+; RV32-NEXT: vsetivli a0, 8, e8,mf2,ta,mu
; RV32-NEXT: vsoxei32.v v8, (zero), v10, v0.t
; RV32-NEXT: ret
;
; RV64-LABEL: mscatter_v8i8:
; RV64: # %bb.0:
-; RV64-NEXT: vsetivli a0, 4, e8,mf2,ta,mu
+; RV64-NEXT: vsetivli a0, 8, e8,mf2,ta,mu
; RV64-NEXT: vsoxei64.v v8, (zero), v12, v0.t
; RV64-NEXT: ret
call void @llvm.masked.scatter.v8i8.v8p0i8(<8 x i8> %val, <8 x i8*> %ptrs, i32 1, <8 x i1> %m)
; RV32: # %bb.0:
; RV32-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV32-NEXT: vsext.vf4 v26, v9
-; RV32-NEXT: vsetivli a1, 4, e8,mf2,ta,mu
+; RV32-NEXT: vsetivli a1, 8, e8,mf2,ta,mu
; RV32-NEXT: vsoxei32.v v8, (a0), v26, v0.t
; RV32-NEXT: ret
;
; RV64: # %bb.0:
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vsext.vf8 v28, v9
-; RV64-NEXT: vsetivli a1, 4, e8,mf2,ta,mu
+; RV64-NEXT: vsetivli a1, 8, e8,mf2,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%ptrs = getelementptr inbounds i8, i8* %base, <8 x i8> %idxs
define void @mscatter_v1i16(<1 x i16> %val, <1 x i16*> %ptrs, <1 x i1> %m) {
; RV32-LABEL: mscatter_v1i16:
; RV32: # %bb.0:
-; RV32-NEXT: vsetivli a0, 2, e16,mf2,ta,mu
+; RV32-NEXT: vsetivli a0, 1, e16,mf2,ta,mu
; RV32-NEXT: vsoxei32.v v8, (zero), v9, v0.t
; RV32-NEXT: ret
;
;
; RV64-LABEL: mscatter_v2i16:
; RV64: # %bb.0:
-; RV64-NEXT: vsetivli a0, 1, e16,mf4,ta,mu
+; RV64-NEXT: vsetivli a0, 2, e16,mf4,ta,mu
; RV64-NEXT: vsoxei64.v v8, (zero), v9, v0.t
; RV64-NEXT: ret
call void @llvm.masked.scatter.v2i16.v2p0i16(<2 x i16> %val, <2 x i16*> %ptrs, i32 2, <2 x i1> %m)
; RV64: # %bb.0:
; RV64-NEXT: vsetivli a0, 2, e16,mf2,ta,mu
; RV64-NEXT: vnsrl.wi v25, v8, 0
-; RV64-NEXT: vsetivli a0, 1, e16,mf4,ta,mu
+; RV64-NEXT: vsetivli a0, 2, e16,mf4,ta,mu
; RV64-NEXT: vsoxei64.v v25, (zero), v9, v0.t
; RV64-NEXT: ret
%tval = trunc <2 x i32> %val to <2 x i16>
; RV64-NEXT: vnsrl.wi v25, v8, 0
; RV64-NEXT: vsetivli a0, 2, e16,mf4,ta,mu
; RV64-NEXT: vnsrl.wi v26, v25, 0
-; RV64-NEXT: vsetivli a0, 1, e16,mf4,ta,mu
; RV64-NEXT: vsoxei64.v v26, (zero), v9, v0.t
; RV64-NEXT: ret
%tval = trunc <2 x i64> %val to <2 x i16>
define void @mscatter_v4i16(<4 x i16> %val, <4 x i16*> %ptrs, <4 x i1> %m) {
; RV32-LABEL: mscatter_v4i16:
; RV32: # %bb.0:
-; RV32-NEXT: vsetivli a0, 2, e16,mf2,ta,mu
+; RV32-NEXT: vsetivli a0, 4, e16,mf2,ta,mu
; RV32-NEXT: vsoxei32.v v8, (zero), v9, v0.t
; RV32-NEXT: ret
;
; RV64-LABEL: mscatter_v4i16:
; RV64: # %bb.0:
-; RV64-NEXT: vsetivli a0, 2, e16,mf2,ta,mu
+; RV64-NEXT: vsetivli a0, 4, e16,mf2,ta,mu
; RV64-NEXT: vsoxei64.v v8, (zero), v10, v0.t
; RV64-NEXT: ret
call void @llvm.masked.scatter.v4i16.v4p0i16(<4 x i16> %val, <4 x i16*> %ptrs, i32 2, <4 x i1> %m)
define void @mscatter_truemask_v4i16(<4 x i16> %val, <4 x i16*> %ptrs) {
; RV32-LABEL: mscatter_truemask_v4i16:
; RV32: # %bb.0:
-; RV32-NEXT: vsetivli a0, 2, e16,mf2,ta,mu
+; RV32-NEXT: vsetivli a0, 4, e16,mf2,ta,mu
; RV32-NEXT: vsoxei32.v v8, (zero), v9
; RV32-NEXT: ret
;
; RV64-LABEL: mscatter_truemask_v4i16:
; RV64: # %bb.0:
-; RV64-NEXT: vsetivli a0, 2, e16,mf2,ta,mu
+; RV64-NEXT: vsetivli a0, 4, e16,mf2,ta,mu
; RV64-NEXT: vsoxei64.v v8, (zero), v10
; RV64-NEXT: ret
%mhead = insertelement <4 x i1> undef, i1 1, i32 0
define void @mscatter_v8i16(<8 x i16> %val, <8 x i16*> %ptrs, <8 x i1> %m) {
; RV32-LABEL: mscatter_v8i16:
; RV32: # %bb.0:
-; RV32-NEXT: vsetivli a0, 4, e16,m1,ta,mu
+; RV32-NEXT: vsetivli a0, 8, e16,m1,ta,mu
; RV32-NEXT: vsoxei32.v v8, (zero), v10, v0.t
; RV32-NEXT: ret
;
; RV64-LABEL: mscatter_v8i16:
; RV64: # %bb.0:
-; RV64-NEXT: vsetivli a0, 4, e16,m1,ta,mu
+; RV64-NEXT: vsetivli a0, 8, e16,m1,ta,mu
; RV64-NEXT: vsoxei64.v v8, (zero), v12, v0.t
; RV64-NEXT: ret
call void @llvm.masked.scatter.v8i16.v8p0i16(<8 x i16> %val, <8 x i16*> %ptrs, i32 2, <8 x i1> %m)
; RV32-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV32-NEXT: vsext.vf4 v26, v9
; RV32-NEXT: vsll.vi v26, v26, 1
-; RV32-NEXT: vsetivli a1, 4, e16,m1,ta,mu
+; RV32-NEXT: vsetivli a1, 8, e16,m1,ta,mu
; RV32-NEXT: vsoxei32.v v8, (a0), v26, v0.t
; RV32-NEXT: ret
;
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vsext.vf8 v28, v9
; RV64-NEXT: vsll.vi v28, v28, 1
-; RV64-NEXT: vsetivli a1, 4, e16,m1,ta,mu
+; RV64-NEXT: vsetivli a1, 8, e16,m1,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%ptrs = getelementptr inbounds i16, i16* %base, <8 x i8> %idxs
; RV32-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV32-NEXT: vsext.vf4 v26, v9
; RV32-NEXT: vsll.vi v26, v26, 1
-; RV32-NEXT: vsetivli a1, 4, e16,m1,ta,mu
+; RV32-NEXT: vsetivli a1, 8, e16,m1,ta,mu
; RV32-NEXT: vsoxei32.v v8, (a0), v26, v0.t
; RV32-NEXT: ret
;
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vsext.vf8 v28, v9
; RV64-NEXT: vsll.vi v28, v28, 1
-; RV64-NEXT: vsetivli a1, 4, e16,m1,ta,mu
+; RV64-NEXT: vsetivli a1, 8, e16,m1,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%eidxs = sext <8 x i8> %idxs to <8 x i16>
; RV32-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV32-NEXT: vzext.vf4 v26, v9
; RV32-NEXT: vsll.vi v26, v26, 1
-; RV32-NEXT: vsetivli a1, 4, e16,m1,ta,mu
+; RV32-NEXT: vsetivli a1, 8, e16,m1,ta,mu
; RV32-NEXT: vsoxei32.v v8, (a0), v26, v0.t
; RV32-NEXT: ret
;
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vzext.vf8 v28, v9
; RV64-NEXT: vsll.vi v28, v28, 1
-; RV64-NEXT: vsetivli a1, 4, e16,m1,ta,mu
+; RV64-NEXT: vsetivli a1, 8, e16,m1,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%eidxs = zext <8 x i8> %idxs to <8 x i16>
; RV32-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV32-NEXT: vsext.vf2 v26, v9
; RV32-NEXT: vsll.vi v26, v26, 1
-; RV32-NEXT: vsetivli a1, 4, e16,m1,ta,mu
+; RV32-NEXT: vsetivli a1, 8, e16,m1,ta,mu
; RV32-NEXT: vsoxei32.v v8, (a0), v26, v0.t
; RV32-NEXT: ret
;
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vsext.vf4 v28, v9
; RV64-NEXT: vsll.vi v28, v28, 1
-; RV64-NEXT: vsetivli a1, 4, e16,m1,ta,mu
+; RV64-NEXT: vsetivli a1, 8, e16,m1,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%ptrs = getelementptr inbounds i16, i16* %base, <8 x i16> %idxs
define void @mscatter_v1i32(<1 x i32> %val, <1 x i32*> %ptrs, <1 x i1> %m) {
; RV32-LABEL: mscatter_v1i32:
; RV32: # %bb.0:
-; RV32-NEXT: vsetivli a0, 2, e32,m1,ta,mu
+; RV32-NEXT: vsetivli a0, 1, e32,m1,ta,mu
; RV32-NEXT: vsoxei32.v v8, (zero), v9, v0.t
; RV32-NEXT: ret
;
;
; RV64-LABEL: mscatter_v2i32:
; RV64: # %bb.0:
-; RV64-NEXT: vsetivli a0, 1, e32,mf2,ta,mu
+; RV64-NEXT: vsetivli a0, 2, e32,mf2,ta,mu
; RV64-NEXT: vsoxei64.v v8, (zero), v9, v0.t
; RV64-NEXT: ret
call void @llvm.masked.scatter.v2i32.v2p0i32(<2 x i32> %val, <2 x i32*> %ptrs, i32 4, <2 x i1> %m)
; RV64: # %bb.0:
; RV64-NEXT: vsetivli a0, 2, e32,mf2,ta,mu
; RV64-NEXT: vnsrl.wi v25, v8, 0
-; RV64-NEXT: vsetivli a0, 1, e32,mf2,ta,mu
; RV64-NEXT: vsoxei64.v v25, (zero), v9, v0.t
; RV64-NEXT: ret
%tval = trunc <2 x i64> %val to <2 x i32>
define void @mscatter_v4i32(<4 x i32> %val, <4 x i32*> %ptrs, <4 x i1> %m) {
; RV32-LABEL: mscatter_v4i32:
; RV32: # %bb.0:
-; RV32-NEXT: vsetivli a0, 2, e32,m1,ta,mu
+; RV32-NEXT: vsetivli a0, 4, e32,m1,ta,mu
; RV32-NEXT: vsoxei32.v v8, (zero), v9, v0.t
; RV32-NEXT: ret
;
; RV64-LABEL: mscatter_v4i32:
; RV64: # %bb.0:
-; RV64-NEXT: vsetivli a0, 2, e32,m1,ta,mu
+; RV64-NEXT: vsetivli a0, 4, e32,m1,ta,mu
; RV64-NEXT: vsoxei64.v v8, (zero), v10, v0.t
; RV64-NEXT: ret
call void @llvm.masked.scatter.v4i32.v4p0i32(<4 x i32> %val, <4 x i32*> %ptrs, i32 4, <4 x i1> %m)
define void @mscatter_truemask_v4i32(<4 x i32> %val, <4 x i32*> %ptrs) {
; RV32-LABEL: mscatter_truemask_v4i32:
; RV32: # %bb.0:
-; RV32-NEXT: vsetivli a0, 2, e32,m1,ta,mu
+; RV32-NEXT: vsetivli a0, 4, e32,m1,ta,mu
; RV32-NEXT: vsoxei32.v v8, (zero), v9
; RV32-NEXT: ret
;
; RV64-LABEL: mscatter_truemask_v4i32:
; RV64: # %bb.0:
-; RV64-NEXT: vsetivli a0, 2, e32,m1,ta,mu
+; RV64-NEXT: vsetivli a0, 4, e32,m1,ta,mu
; RV64-NEXT: vsoxei64.v v8, (zero), v10
; RV64-NEXT: ret
%mhead = insertelement <4 x i1> undef, i1 1, i32 0
define void @mscatter_v8i32(<8 x i32> %val, <8 x i32*> %ptrs, <8 x i1> %m) {
; RV32-LABEL: mscatter_v8i32:
; RV32: # %bb.0:
-; RV32-NEXT: vsetivli a0, 4, e32,m2,ta,mu
+; RV32-NEXT: vsetivli a0, 8, e32,m2,ta,mu
; RV32-NEXT: vsoxei32.v v8, (zero), v10, v0.t
; RV32-NEXT: ret
;
; RV64-LABEL: mscatter_v8i32:
; RV64: # %bb.0:
-; RV64-NEXT: vsetivli a0, 4, e32,m2,ta,mu
+; RV64-NEXT: vsetivli a0, 8, e32,m2,ta,mu
; RV64-NEXT: vsoxei64.v v8, (zero), v12, v0.t
; RV64-NEXT: ret
call void @llvm.masked.scatter.v8i32.v8p0i32(<8 x i32> %val, <8 x i32*> %ptrs, i32 4, <8 x i1> %m)
; RV32-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV32-NEXT: vsext.vf4 v26, v10
; RV32-NEXT: vsll.vi v26, v26, 2
-; RV32-NEXT: vsetivli a1, 4, e32,m2,ta,mu
; RV32-NEXT: vsoxei32.v v8, (a0), v26, v0.t
; RV32-NEXT: ret
;
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vsext.vf8 v28, v10
; RV64-NEXT: vsll.vi v28, v28, 2
-; RV64-NEXT: vsetivli a1, 4, e32,m2,ta,mu
+; RV64-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%ptrs = getelementptr inbounds i32, i32* %base, <8 x i8> %idxs
; RV32-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV32-NEXT: vsext.vf4 v26, v10
; RV32-NEXT: vsll.vi v26, v26, 2
-; RV32-NEXT: vsetivli a1, 4, e32,m2,ta,mu
; RV32-NEXT: vsoxei32.v v8, (a0), v26, v0.t
; RV32-NEXT: ret
;
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vsext.vf8 v28, v10
; RV64-NEXT: vsll.vi v28, v28, 2
-; RV64-NEXT: vsetivli a1, 4, e32,m2,ta,mu
+; RV64-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%eidxs = sext <8 x i8> %idxs to <8 x i32>
; RV32-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV32-NEXT: vzext.vf4 v26, v10
; RV32-NEXT: vsll.vi v26, v26, 2
-; RV32-NEXT: vsetivli a1, 4, e32,m2,ta,mu
; RV32-NEXT: vsoxei32.v v8, (a0), v26, v0.t
; RV32-NEXT: ret
;
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vzext.vf8 v28, v10
; RV64-NEXT: vsll.vi v28, v28, 2
-; RV64-NEXT: vsetivli a1, 4, e32,m2,ta,mu
+; RV64-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%eidxs = zext <8 x i8> %idxs to <8 x i32>
; RV32-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV32-NEXT: vsext.vf2 v26, v10
; RV32-NEXT: vsll.vi v26, v26, 2
-; RV32-NEXT: vsetivli a1, 4, e32,m2,ta,mu
; RV32-NEXT: vsoxei32.v v8, (a0), v26, v0.t
; RV32-NEXT: ret
;
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vsext.vf4 v28, v10
; RV64-NEXT: vsll.vi v28, v28, 2
-; RV64-NEXT: vsetivli a1, 4, e32,m2,ta,mu
+; RV64-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%ptrs = getelementptr inbounds i32, i32* %base, <8 x i16> %idxs
; RV32-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV32-NEXT: vsext.vf2 v26, v10
; RV32-NEXT: vsll.vi v26, v26, 2
-; RV32-NEXT: vsetivli a1, 4, e32,m2,ta,mu
; RV32-NEXT: vsoxei32.v v8, (a0), v26, v0.t
; RV32-NEXT: ret
;
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vsext.vf4 v28, v10
; RV64-NEXT: vsll.vi v28, v28, 2
-; RV64-NEXT: vsetivli a1, 4, e32,m2,ta,mu
+; RV64-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%eidxs = sext <8 x i16> %idxs to <8 x i32>
; RV32-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV32-NEXT: vzext.vf2 v26, v10
; RV32-NEXT: vsll.vi v26, v26, 2
-; RV32-NEXT: vsetivli a1, 4, e32,m2,ta,mu
; RV32-NEXT: vsoxei32.v v8, (a0), v26, v0.t
; RV32-NEXT: ret
;
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vzext.vf4 v28, v10
; RV64-NEXT: vsll.vi v28, v28, 2
-; RV64-NEXT: vsetivli a1, 4, e32,m2,ta,mu
+; RV64-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%eidxs = zext <8 x i16> %idxs to <8 x i32>
; RV32: # %bb.0:
; RV32-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV32-NEXT: vsll.vi v26, v10, 2
-; RV32-NEXT: vsetivli a1, 4, e32,m2,ta,mu
; RV32-NEXT: vsoxei32.v v8, (a0), v26, v0.t
; RV32-NEXT: ret
;
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vsext.vf2 v28, v10
; RV64-NEXT: vsll.vi v28, v28, 2
-; RV64-NEXT: vsetivli a1, 4, e32,m2,ta,mu
+; RV64-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%ptrs = getelementptr inbounds i32, i32* %base, <8 x i32> %idxs
define void @mscatter_v2i64(<2 x i64> %val, <2 x i64*> %ptrs, <2 x i1> %m) {
; RV32-LABEL: mscatter_v2i64:
; RV32: # %bb.0:
-; RV32-NEXT: vsetivli a0, 1, e64,m1,ta,mu
+; RV32-NEXT: vsetivli a0, 2, e64,m1,ta,mu
; RV32-NEXT: vsoxei32.v v8, (zero), v9, v0.t
; RV32-NEXT: ret
;
; RV64-LABEL: mscatter_v2i64:
; RV64: # %bb.0:
-; RV64-NEXT: vsetivli a0, 1, e64,m1,ta,mu
+; RV64-NEXT: vsetivli a0, 2, e64,m1,ta,mu
; RV64-NEXT: vsoxei64.v v8, (zero), v9, v0.t
; RV64-NEXT: ret
call void @llvm.masked.scatter.v2i64.v2p0i64(<2 x i64> %val, <2 x i64*> %ptrs, i32 8, <2 x i1> %m)
define void @mscatter_v4i64(<4 x i64> %val, <4 x i64*> %ptrs, <4 x i1> %m) {
; RV32-LABEL: mscatter_v4i64:
; RV32: # %bb.0:
-; RV32-NEXT: vsetivli a0, 2, e64,m2,ta,mu
+; RV32-NEXT: vsetivli a0, 4, e64,m2,ta,mu
; RV32-NEXT: vsoxei32.v v8, (zero), v10, v0.t
; RV32-NEXT: ret
;
; RV64-LABEL: mscatter_v4i64:
; RV64: # %bb.0:
-; RV64-NEXT: vsetivli a0, 2, e64,m2,ta,mu
+; RV64-NEXT: vsetivli a0, 4, e64,m2,ta,mu
; RV64-NEXT: vsoxei64.v v8, (zero), v10, v0.t
; RV64-NEXT: ret
call void @llvm.masked.scatter.v4i64.v4p0i64(<4 x i64> %val, <4 x i64*> %ptrs, i32 8, <4 x i1> %m)
define void @mscatter_truemask_v4i64(<4 x i64> %val, <4 x i64*> %ptrs) {
; RV32-LABEL: mscatter_truemask_v4i64:
; RV32: # %bb.0:
-; RV32-NEXT: vsetivli a0, 2, e64,m2,ta,mu
+; RV32-NEXT: vsetivli a0, 4, e64,m2,ta,mu
; RV32-NEXT: vsoxei32.v v8, (zero), v10
; RV32-NEXT: ret
;
; RV64-LABEL: mscatter_truemask_v4i64:
; RV64: # %bb.0:
-; RV64-NEXT: vsetivli a0, 2, e64,m2,ta,mu
+; RV64-NEXT: vsetivli a0, 4, e64,m2,ta,mu
; RV64-NEXT: vsoxei64.v v8, (zero), v10
; RV64-NEXT: ret
%mhead = insertelement <4 x i1> undef, i1 1, i32 0
define void @mscatter_v8i64(<8 x i64> %val, <8 x i64*> %ptrs, <8 x i1> %m) {
; RV32-LABEL: mscatter_v8i64:
; RV32: # %bb.0:
-; RV32-NEXT: vsetivli a0, 4, e64,m4,ta,mu
+; RV32-NEXT: vsetivli a0, 8, e64,m4,ta,mu
; RV32-NEXT: vsoxei32.v v8, (zero), v12, v0.t
; RV32-NEXT: ret
;
; RV64-LABEL: mscatter_v8i64:
; RV64: # %bb.0:
-; RV64-NEXT: vsetivli a0, 4, e64,m4,ta,mu
+; RV64-NEXT: vsetivli a0, 8, e64,m4,ta,mu
; RV64-NEXT: vsoxei64.v v8, (zero), v12, v0.t
; RV64-NEXT: ret
call void @llvm.masked.scatter.v8i64.v8p0i64(<8 x i64> %val, <8 x i64*> %ptrs, i32 8, <8 x i1> %m)
; RV32-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV32-NEXT: vsext.vf4 v26, v12
; RV32-NEXT: vsll.vi v26, v26, 3
-; RV32-NEXT: vsetivli a1, 4, e64,m4,ta,mu
+; RV32-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV32-NEXT: vsoxei32.v v8, (a0), v26, v0.t
; RV32-NEXT: ret
;
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vsext.vf8 v28, v12
; RV64-NEXT: vsll.vi v28, v28, 3
-; RV64-NEXT: vsetivli a1, 4, e64,m4,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%ptrs = getelementptr inbounds i64, i64* %base, <8 x i8> %idxs
; RV32-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV32-NEXT: vsext.vf8 v28, v12
; RV32-NEXT: vsll.vi v28, v28, 3
-; RV32-NEXT: vsetivli a1, 4, e64,m4,ta,mu
; RV32-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV32-NEXT: ret
;
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vsext.vf8 v28, v12
; RV64-NEXT: vsll.vi v28, v28, 3
-; RV64-NEXT: vsetivli a1, 4, e64,m4,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%eidxs = sext <8 x i8> %idxs to <8 x i64>
; RV32-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV32-NEXT: vzext.vf8 v28, v12
; RV32-NEXT: vsll.vi v28, v28, 3
-; RV32-NEXT: vsetivli a1, 4, e64,m4,ta,mu
; RV32-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV32-NEXT: ret
;
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vzext.vf8 v28, v12
; RV64-NEXT: vsll.vi v28, v28, 3
-; RV64-NEXT: vsetivli a1, 4, e64,m4,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%eidxs = zext <8 x i8> %idxs to <8 x i64>
; RV32-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV32-NEXT: vsext.vf2 v26, v12
; RV32-NEXT: vsll.vi v26, v26, 3
-; RV32-NEXT: vsetivli a1, 4, e64,m4,ta,mu
+; RV32-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV32-NEXT: vsoxei32.v v8, (a0), v26, v0.t
; RV32-NEXT: ret
;
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vsext.vf4 v28, v12
; RV64-NEXT: vsll.vi v28, v28, 3
-; RV64-NEXT: vsetivli a1, 4, e64,m4,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%ptrs = getelementptr inbounds i64, i64* %base, <8 x i16> %idxs
; RV32-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV32-NEXT: vsext.vf4 v28, v12
; RV32-NEXT: vsll.vi v28, v28, 3
-; RV32-NEXT: vsetivli a1, 4, e64,m4,ta,mu
; RV32-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV32-NEXT: ret
;
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vsext.vf4 v28, v12
; RV64-NEXT: vsll.vi v28, v28, 3
-; RV64-NEXT: vsetivli a1, 4, e64,m4,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%eidxs = sext <8 x i16> %idxs to <8 x i64>
; RV32-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV32-NEXT: vzext.vf4 v28, v12
; RV32-NEXT: vsll.vi v28, v28, 3
-; RV32-NEXT: vsetivli a1, 4, e64,m4,ta,mu
; RV32-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV32-NEXT: ret
;
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vzext.vf4 v28, v12
; RV64-NEXT: vsll.vi v28, v28, 3
-; RV64-NEXT: vsetivli a1, 4, e64,m4,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%eidxs = zext <8 x i16> %idxs to <8 x i64>
; RV32: # %bb.0:
; RV32-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV32-NEXT: vsll.vi v26, v12, 3
-; RV32-NEXT: vsetivli a1, 4, e64,m4,ta,mu
+; RV32-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV32-NEXT: vsoxei32.v v8, (a0), v26, v0.t
; RV32-NEXT: ret
;
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vsext.vf2 v28, v12
; RV64-NEXT: vsll.vi v28, v28, 3
-; RV64-NEXT: vsetivli a1, 4, e64,m4,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%ptrs = getelementptr inbounds i64, i64* %base, <8 x i32> %idxs
; RV32-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV32-NEXT: vsext.vf2 v28, v12
; RV32-NEXT: vsll.vi v28, v28, 3
-; RV32-NEXT: vsetivli a1, 4, e64,m4,ta,mu
; RV32-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV32-NEXT: ret
;
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vsext.vf2 v28, v12
; RV64-NEXT: vsll.vi v28, v28, 3
-; RV64-NEXT: vsetivli a1, 4, e64,m4,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%eidxs = sext <8 x i32> %idxs to <8 x i64>
; RV32-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV32-NEXT: vzext.vf2 v28, v12
; RV32-NEXT: vsll.vi v28, v28, 3
-; RV32-NEXT: vsetivli a1, 4, e64,m4,ta,mu
; RV32-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV32-NEXT: ret
;
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vzext.vf2 v28, v12
; RV64-NEXT: vsll.vi v28, v28, 3
-; RV64-NEXT: vsetivli a1, 4, e64,m4,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%eidxs = zext <8 x i32> %idxs to <8 x i64>
; RV32: # %bb.0:
; RV32-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV32-NEXT: vsll.vi v28, v12, 3
-; RV32-NEXT: vsetivli a1, 4, e64,m4,ta,mu
; RV32-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV32-NEXT: ret
;
; RV64: # %bb.0:
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vsll.vi v28, v12, 3
-; RV64-NEXT: vsetivli a1, 4, e64,m4,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%ptrs = getelementptr inbounds i64, i64* %base, <8 x i64> %idxs
define void @mscatter_v1f16(<1 x half> %val, <1 x half*> %ptrs, <1 x i1> %m) {
; RV32-LABEL: mscatter_v1f16:
; RV32: # %bb.0:
-; RV32-NEXT: vsetivli a0, 2, e16,mf2,ta,mu
+; RV32-NEXT: vsetivli a0, 1, e16,mf2,ta,mu
; RV32-NEXT: vsoxei32.v v8, (zero), v9, v0.t
; RV32-NEXT: ret
;
;
; RV64-LABEL: mscatter_v2f16:
; RV64: # %bb.0:
-; RV64-NEXT: vsetivli a0, 1, e16,mf4,ta,mu
+; RV64-NEXT: vsetivli a0, 2, e16,mf4,ta,mu
; RV64-NEXT: vsoxei64.v v8, (zero), v9, v0.t
; RV64-NEXT: ret
call void @llvm.masked.scatter.v2f16.v2p0f16(<2 x half> %val, <2 x half*> %ptrs, i32 2, <2 x i1> %m)
define void @mscatter_v4f16(<4 x half> %val, <4 x half*> %ptrs, <4 x i1> %m) {
; RV32-LABEL: mscatter_v4f16:
; RV32: # %bb.0:
-; RV32-NEXT: vsetivli a0, 2, e16,mf2,ta,mu
+; RV32-NEXT: vsetivli a0, 4, e16,mf2,ta,mu
; RV32-NEXT: vsoxei32.v v8, (zero), v9, v0.t
; RV32-NEXT: ret
;
; RV64-LABEL: mscatter_v4f16:
; RV64: # %bb.0:
-; RV64-NEXT: vsetivli a0, 2, e16,mf2,ta,mu
+; RV64-NEXT: vsetivli a0, 4, e16,mf2,ta,mu
; RV64-NEXT: vsoxei64.v v8, (zero), v10, v0.t
; RV64-NEXT: ret
call void @llvm.masked.scatter.v4f16.v4p0f16(<4 x half> %val, <4 x half*> %ptrs, i32 2, <4 x i1> %m)
define void @mscatter_truemask_v4f16(<4 x half> %val, <4 x half*> %ptrs) {
; RV32-LABEL: mscatter_truemask_v4f16:
; RV32: # %bb.0:
-; RV32-NEXT: vsetivli a0, 2, e16,mf2,ta,mu
+; RV32-NEXT: vsetivli a0, 4, e16,mf2,ta,mu
; RV32-NEXT: vsoxei32.v v8, (zero), v9
; RV32-NEXT: ret
;
; RV64-LABEL: mscatter_truemask_v4f16:
; RV64: # %bb.0:
-; RV64-NEXT: vsetivli a0, 2, e16,mf2,ta,mu
+; RV64-NEXT: vsetivli a0, 4, e16,mf2,ta,mu
; RV64-NEXT: vsoxei64.v v8, (zero), v10
; RV64-NEXT: ret
%mhead = insertelement <4 x i1> undef, i1 1, i32 0
define void @mscatter_v8f16(<8 x half> %val, <8 x half*> %ptrs, <8 x i1> %m) {
; RV32-LABEL: mscatter_v8f16:
; RV32: # %bb.0:
-; RV32-NEXT: vsetivli a0, 4, e16,m1,ta,mu
+; RV32-NEXT: vsetivli a0, 8, e16,m1,ta,mu
; RV32-NEXT: vsoxei32.v v8, (zero), v10, v0.t
; RV32-NEXT: ret
;
; RV64-LABEL: mscatter_v8f16:
; RV64: # %bb.0:
-; RV64-NEXT: vsetivli a0, 4, e16,m1,ta,mu
+; RV64-NEXT: vsetivli a0, 8, e16,m1,ta,mu
; RV64-NEXT: vsoxei64.v v8, (zero), v12, v0.t
; RV64-NEXT: ret
call void @llvm.masked.scatter.v8f16.v8p0f16(<8 x half> %val, <8 x half*> %ptrs, i32 2, <8 x i1> %m)
; RV32-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV32-NEXT: vsext.vf4 v26, v9
; RV32-NEXT: vsll.vi v26, v26, 1
-; RV32-NEXT: vsetivli a1, 4, e16,m1,ta,mu
+; RV32-NEXT: vsetivli a1, 8, e16,m1,ta,mu
; RV32-NEXT: vsoxei32.v v8, (a0), v26, v0.t
; RV32-NEXT: ret
;
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vsext.vf8 v28, v9
; RV64-NEXT: vsll.vi v28, v28, 1
-; RV64-NEXT: vsetivli a1, 4, e16,m1,ta,mu
+; RV64-NEXT: vsetivli a1, 8, e16,m1,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%ptrs = getelementptr inbounds half, half* %base, <8 x i8> %idxs
; RV32-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV32-NEXT: vsext.vf4 v26, v9
; RV32-NEXT: vsll.vi v26, v26, 1
-; RV32-NEXT: vsetivli a1, 4, e16,m1,ta,mu
+; RV32-NEXT: vsetivli a1, 8, e16,m1,ta,mu
; RV32-NEXT: vsoxei32.v v8, (a0), v26, v0.t
; RV32-NEXT: ret
;
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vsext.vf8 v28, v9
; RV64-NEXT: vsll.vi v28, v28, 1
-; RV64-NEXT: vsetivli a1, 4, e16,m1,ta,mu
+; RV64-NEXT: vsetivli a1, 8, e16,m1,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%eidxs = sext <8 x i8> %idxs to <8 x i16>
; RV32-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV32-NEXT: vzext.vf4 v26, v9
; RV32-NEXT: vsll.vi v26, v26, 1
-; RV32-NEXT: vsetivli a1, 4, e16,m1,ta,mu
+; RV32-NEXT: vsetivli a1, 8, e16,m1,ta,mu
; RV32-NEXT: vsoxei32.v v8, (a0), v26, v0.t
; RV32-NEXT: ret
;
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vzext.vf8 v28, v9
; RV64-NEXT: vsll.vi v28, v28, 1
-; RV64-NEXT: vsetivli a1, 4, e16,m1,ta,mu
+; RV64-NEXT: vsetivli a1, 8, e16,m1,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%eidxs = zext <8 x i8> %idxs to <8 x i16>
; RV32-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV32-NEXT: vsext.vf2 v26, v9
; RV32-NEXT: vsll.vi v26, v26, 1
-; RV32-NEXT: vsetivli a1, 4, e16,m1,ta,mu
+; RV32-NEXT: vsetivli a1, 8, e16,m1,ta,mu
; RV32-NEXT: vsoxei32.v v8, (a0), v26, v0.t
; RV32-NEXT: ret
;
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vsext.vf4 v28, v9
; RV64-NEXT: vsll.vi v28, v28, 1
-; RV64-NEXT: vsetivli a1, 4, e16,m1,ta,mu
+; RV64-NEXT: vsetivli a1, 8, e16,m1,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%ptrs = getelementptr inbounds half, half* %base, <8 x i16> %idxs
define void @mscatter_v1f32(<1 x float> %val, <1 x float*> %ptrs, <1 x i1> %m) {
; RV32-LABEL: mscatter_v1f32:
; RV32: # %bb.0:
-; RV32-NEXT: vsetivli a0, 2, e32,m1,ta,mu
+; RV32-NEXT: vsetivli a0, 1, e32,m1,ta,mu
; RV32-NEXT: vsoxei32.v v8, (zero), v9, v0.t
; RV32-NEXT: ret
;
;
; RV64-LABEL: mscatter_v2f32:
; RV64: # %bb.0:
-; RV64-NEXT: vsetivli a0, 1, e32,mf2,ta,mu
+; RV64-NEXT: vsetivli a0, 2, e32,mf2,ta,mu
; RV64-NEXT: vsoxei64.v v8, (zero), v9, v0.t
; RV64-NEXT: ret
call void @llvm.masked.scatter.v2f32.v2p0f32(<2 x float> %val, <2 x float*> %ptrs, i32 4, <2 x i1> %m)
define void @mscatter_v4f32(<4 x float> %val, <4 x float*> %ptrs, <4 x i1> %m) {
; RV32-LABEL: mscatter_v4f32:
; RV32: # %bb.0:
-; RV32-NEXT: vsetivli a0, 2, e32,m1,ta,mu
+; RV32-NEXT: vsetivli a0, 4, e32,m1,ta,mu
; RV32-NEXT: vsoxei32.v v8, (zero), v9, v0.t
; RV32-NEXT: ret
;
; RV64-LABEL: mscatter_v4f32:
; RV64: # %bb.0:
-; RV64-NEXT: vsetivli a0, 2, e32,m1,ta,mu
+; RV64-NEXT: vsetivli a0, 4, e32,m1,ta,mu
; RV64-NEXT: vsoxei64.v v8, (zero), v10, v0.t
; RV64-NEXT: ret
call void @llvm.masked.scatter.v4f32.v4p0f32(<4 x float> %val, <4 x float*> %ptrs, i32 4, <4 x i1> %m)
define void @mscatter_truemask_v4f32(<4 x float> %val, <4 x float*> %ptrs) {
; RV32-LABEL: mscatter_truemask_v4f32:
; RV32: # %bb.0:
-; RV32-NEXT: vsetivli a0, 2, e32,m1,ta,mu
+; RV32-NEXT: vsetivli a0, 4, e32,m1,ta,mu
; RV32-NEXT: vsoxei32.v v8, (zero), v9
; RV32-NEXT: ret
;
; RV64-LABEL: mscatter_truemask_v4f32:
; RV64: # %bb.0:
-; RV64-NEXT: vsetivli a0, 2, e32,m1,ta,mu
+; RV64-NEXT: vsetivli a0, 4, e32,m1,ta,mu
; RV64-NEXT: vsoxei64.v v8, (zero), v10
; RV64-NEXT: ret
%mhead = insertelement <4 x i1> undef, i1 1, i32 0
define void @mscatter_v8f32(<8 x float> %val, <8 x float*> %ptrs, <8 x i1> %m) {
; RV32-LABEL: mscatter_v8f32:
; RV32: # %bb.0:
-; RV32-NEXT: vsetivli a0, 4, e32,m2,ta,mu
+; RV32-NEXT: vsetivli a0, 8, e32,m2,ta,mu
; RV32-NEXT: vsoxei32.v v8, (zero), v10, v0.t
; RV32-NEXT: ret
;
; RV64-LABEL: mscatter_v8f32:
; RV64: # %bb.0:
-; RV64-NEXT: vsetivli a0, 4, e32,m2,ta,mu
+; RV64-NEXT: vsetivli a0, 8, e32,m2,ta,mu
; RV64-NEXT: vsoxei64.v v8, (zero), v12, v0.t
; RV64-NEXT: ret
call void @llvm.masked.scatter.v8f32.v8p0f32(<8 x float> %val, <8 x float*> %ptrs, i32 4, <8 x i1> %m)
; RV32-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV32-NEXT: vsext.vf4 v26, v10
; RV32-NEXT: vsll.vi v26, v26, 2
-; RV32-NEXT: vsetivli a1, 4, e32,m2,ta,mu
; RV32-NEXT: vsoxei32.v v8, (a0), v26, v0.t
; RV32-NEXT: ret
;
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vsext.vf8 v28, v10
; RV64-NEXT: vsll.vi v28, v28, 2
-; RV64-NEXT: vsetivli a1, 4, e32,m2,ta,mu
+; RV64-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%ptrs = getelementptr inbounds float, float* %base, <8 x i8> %idxs
; RV32-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV32-NEXT: vsext.vf4 v26, v10
; RV32-NEXT: vsll.vi v26, v26, 2
-; RV32-NEXT: vsetivli a1, 4, e32,m2,ta,mu
; RV32-NEXT: vsoxei32.v v8, (a0), v26, v0.t
; RV32-NEXT: ret
;
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vsext.vf8 v28, v10
; RV64-NEXT: vsll.vi v28, v28, 2
-; RV64-NEXT: vsetivli a1, 4, e32,m2,ta,mu
+; RV64-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%eidxs = sext <8 x i8> %idxs to <8 x i32>
; RV32-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV32-NEXT: vzext.vf4 v26, v10
; RV32-NEXT: vsll.vi v26, v26, 2
-; RV32-NEXT: vsetivli a1, 4, e32,m2,ta,mu
; RV32-NEXT: vsoxei32.v v8, (a0), v26, v0.t
; RV32-NEXT: ret
;
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vzext.vf8 v28, v10
; RV64-NEXT: vsll.vi v28, v28, 2
-; RV64-NEXT: vsetivli a1, 4, e32,m2,ta,mu
+; RV64-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%eidxs = zext <8 x i8> %idxs to <8 x i32>
; RV32-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV32-NEXT: vsext.vf2 v26, v10
; RV32-NEXT: vsll.vi v26, v26, 2
-; RV32-NEXT: vsetivli a1, 4, e32,m2,ta,mu
; RV32-NEXT: vsoxei32.v v8, (a0), v26, v0.t
; RV32-NEXT: ret
;
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vsext.vf4 v28, v10
; RV64-NEXT: vsll.vi v28, v28, 2
-; RV64-NEXT: vsetivli a1, 4, e32,m2,ta,mu
+; RV64-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%ptrs = getelementptr inbounds float, float* %base, <8 x i16> %idxs
; RV32-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV32-NEXT: vsext.vf2 v26, v10
; RV32-NEXT: vsll.vi v26, v26, 2
-; RV32-NEXT: vsetivli a1, 4, e32,m2,ta,mu
; RV32-NEXT: vsoxei32.v v8, (a0), v26, v0.t
; RV32-NEXT: ret
;
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vsext.vf4 v28, v10
; RV64-NEXT: vsll.vi v28, v28, 2
-; RV64-NEXT: vsetivli a1, 4, e32,m2,ta,mu
+; RV64-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%eidxs = sext <8 x i16> %idxs to <8 x i32>
; RV32-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV32-NEXT: vzext.vf2 v26, v10
; RV32-NEXT: vsll.vi v26, v26, 2
-; RV32-NEXT: vsetivli a1, 4, e32,m2,ta,mu
; RV32-NEXT: vsoxei32.v v8, (a0), v26, v0.t
; RV32-NEXT: ret
;
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vzext.vf4 v28, v10
; RV64-NEXT: vsll.vi v28, v28, 2
-; RV64-NEXT: vsetivli a1, 4, e32,m2,ta,mu
+; RV64-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%eidxs = zext <8 x i16> %idxs to <8 x i32>
; RV32: # %bb.0:
; RV32-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV32-NEXT: vsll.vi v26, v10, 2
-; RV32-NEXT: vsetivli a1, 4, e32,m2,ta,mu
; RV32-NEXT: vsoxei32.v v8, (a0), v26, v0.t
; RV32-NEXT: ret
;
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vsext.vf2 v28, v10
; RV64-NEXT: vsll.vi v28, v28, 2
-; RV64-NEXT: vsetivli a1, 4, e32,m2,ta,mu
+; RV64-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%ptrs = getelementptr inbounds float, float* %base, <8 x i32> %idxs
define void @mscatter_v2f64(<2 x double> %val, <2 x double*> %ptrs, <2 x i1> %m) {
; RV32-LABEL: mscatter_v2f64:
; RV32: # %bb.0:
-; RV32-NEXT: vsetivli a0, 1, e64,m1,ta,mu
+; RV32-NEXT: vsetivli a0, 2, e64,m1,ta,mu
; RV32-NEXT: vsoxei32.v v8, (zero), v9, v0.t
; RV32-NEXT: ret
;
; RV64-LABEL: mscatter_v2f64:
; RV64: # %bb.0:
-; RV64-NEXT: vsetivli a0, 1, e64,m1,ta,mu
+; RV64-NEXT: vsetivli a0, 2, e64,m1,ta,mu
; RV64-NEXT: vsoxei64.v v8, (zero), v9, v0.t
; RV64-NEXT: ret
call void @llvm.masked.scatter.v2f64.v2p0f64(<2 x double> %val, <2 x double*> %ptrs, i32 8, <2 x i1> %m)
define void @mscatter_v4f64(<4 x double> %val, <4 x double*> %ptrs, <4 x i1> %m) {
; RV32-LABEL: mscatter_v4f64:
; RV32: # %bb.0:
-; RV32-NEXT: vsetivli a0, 2, e64,m2,ta,mu
+; RV32-NEXT: vsetivli a0, 4, e64,m2,ta,mu
; RV32-NEXT: vsoxei32.v v8, (zero), v10, v0.t
; RV32-NEXT: ret
;
; RV64-LABEL: mscatter_v4f64:
; RV64: # %bb.0:
-; RV64-NEXT: vsetivli a0, 2, e64,m2,ta,mu
+; RV64-NEXT: vsetivli a0, 4, e64,m2,ta,mu
; RV64-NEXT: vsoxei64.v v8, (zero), v10, v0.t
; RV64-NEXT: ret
call void @llvm.masked.scatter.v4f64.v4p0f64(<4 x double> %val, <4 x double*> %ptrs, i32 8, <4 x i1> %m)
define void @mscatter_truemask_v4f64(<4 x double> %val, <4 x double*> %ptrs) {
; RV32-LABEL: mscatter_truemask_v4f64:
; RV32: # %bb.0:
-; RV32-NEXT: vsetivli a0, 2, e64,m2,ta,mu
+; RV32-NEXT: vsetivli a0, 4, e64,m2,ta,mu
; RV32-NEXT: vsoxei32.v v8, (zero), v10
; RV32-NEXT: ret
;
; RV64-LABEL: mscatter_truemask_v4f64:
; RV64: # %bb.0:
-; RV64-NEXT: vsetivli a0, 2, e64,m2,ta,mu
+; RV64-NEXT: vsetivli a0, 4, e64,m2,ta,mu
; RV64-NEXT: vsoxei64.v v8, (zero), v10
; RV64-NEXT: ret
%mhead = insertelement <4 x i1> undef, i1 1, i32 0
define void @mscatter_v8f64(<8 x double> %val, <8 x double*> %ptrs, <8 x i1> %m) {
; RV32-LABEL: mscatter_v8f64:
; RV32: # %bb.0:
-; RV32-NEXT: vsetivli a0, 4, e64,m4,ta,mu
+; RV32-NEXT: vsetivli a0, 8, e64,m4,ta,mu
; RV32-NEXT: vsoxei32.v v8, (zero), v12, v0.t
; RV32-NEXT: ret
;
; RV64-LABEL: mscatter_v8f64:
; RV64: # %bb.0:
-; RV64-NEXT: vsetivli a0, 4, e64,m4,ta,mu
+; RV64-NEXT: vsetivli a0, 8, e64,m4,ta,mu
; RV64-NEXT: vsoxei64.v v8, (zero), v12, v0.t
; RV64-NEXT: ret
call void @llvm.masked.scatter.v8f64.v8p0f64(<8 x double> %val, <8 x double*> %ptrs, i32 8, <8 x i1> %m)
; RV32-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV32-NEXT: vsext.vf4 v26, v12
; RV32-NEXT: vsll.vi v26, v26, 3
-; RV32-NEXT: vsetivli a1, 4, e64,m4,ta,mu
+; RV32-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV32-NEXT: vsoxei32.v v8, (a0), v26, v0.t
; RV32-NEXT: ret
;
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vsext.vf8 v28, v12
; RV64-NEXT: vsll.vi v28, v28, 3
-; RV64-NEXT: vsetivli a1, 4, e64,m4,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%ptrs = getelementptr inbounds double, double* %base, <8 x i8> %idxs
; RV32-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV32-NEXT: vsext.vf8 v28, v12
; RV32-NEXT: vsll.vi v28, v28, 3
-; RV32-NEXT: vsetivli a1, 4, e64,m4,ta,mu
; RV32-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV32-NEXT: ret
;
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vsext.vf8 v28, v12
; RV64-NEXT: vsll.vi v28, v28, 3
-; RV64-NEXT: vsetivli a1, 4, e64,m4,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%eidxs = sext <8 x i8> %idxs to <8 x i64>
; RV32-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV32-NEXT: vzext.vf8 v28, v12
; RV32-NEXT: vsll.vi v28, v28, 3
-; RV32-NEXT: vsetivli a1, 4, e64,m4,ta,mu
; RV32-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV32-NEXT: ret
;
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vzext.vf8 v28, v12
; RV64-NEXT: vsll.vi v28, v28, 3
-; RV64-NEXT: vsetivli a1, 4, e64,m4,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%eidxs = zext <8 x i8> %idxs to <8 x i64>
; RV32-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV32-NEXT: vsext.vf2 v26, v12
; RV32-NEXT: vsll.vi v26, v26, 3
-; RV32-NEXT: vsetivli a1, 4, e64,m4,ta,mu
+; RV32-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV32-NEXT: vsoxei32.v v8, (a0), v26, v0.t
; RV32-NEXT: ret
;
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vsext.vf4 v28, v12
; RV64-NEXT: vsll.vi v28, v28, 3
-; RV64-NEXT: vsetivli a1, 4, e64,m4,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%ptrs = getelementptr inbounds double, double* %base, <8 x i16> %idxs
; RV32-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV32-NEXT: vsext.vf4 v28, v12
; RV32-NEXT: vsll.vi v28, v28, 3
-; RV32-NEXT: vsetivli a1, 4, e64,m4,ta,mu
; RV32-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV32-NEXT: ret
;
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vsext.vf4 v28, v12
; RV64-NEXT: vsll.vi v28, v28, 3
-; RV64-NEXT: vsetivli a1, 4, e64,m4,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%eidxs = sext <8 x i16> %idxs to <8 x i64>
; RV32-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV32-NEXT: vzext.vf4 v28, v12
; RV32-NEXT: vsll.vi v28, v28, 3
-; RV32-NEXT: vsetivli a1, 4, e64,m4,ta,mu
; RV32-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV32-NEXT: ret
;
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vzext.vf4 v28, v12
; RV64-NEXT: vsll.vi v28, v28, 3
-; RV64-NEXT: vsetivli a1, 4, e64,m4,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%eidxs = zext <8 x i16> %idxs to <8 x i64>
; RV32: # %bb.0:
; RV32-NEXT: vsetivli a1, 8, e32,m2,ta,mu
; RV32-NEXT: vsll.vi v26, v12, 3
-; RV32-NEXT: vsetivli a1, 4, e64,m4,ta,mu
+; RV32-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV32-NEXT: vsoxei32.v v8, (a0), v26, v0.t
; RV32-NEXT: ret
;
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vsext.vf2 v28, v12
; RV64-NEXT: vsll.vi v28, v28, 3
-; RV64-NEXT: vsetivli a1, 4, e64,m4,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%ptrs = getelementptr inbounds double, double* %base, <8 x i32> %idxs
; RV32-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV32-NEXT: vsext.vf2 v28, v12
; RV32-NEXT: vsll.vi v28, v28, 3
-; RV32-NEXT: vsetivli a1, 4, e64,m4,ta,mu
; RV32-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV32-NEXT: ret
;
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vsext.vf2 v28, v12
; RV64-NEXT: vsll.vi v28, v28, 3
-; RV64-NEXT: vsetivli a1, 4, e64,m4,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%eidxs = sext <8 x i32> %idxs to <8 x i64>
; RV32-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV32-NEXT: vzext.vf2 v28, v12
; RV32-NEXT: vsll.vi v28, v28, 3
-; RV32-NEXT: vsetivli a1, 4, e64,m4,ta,mu
; RV32-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV32-NEXT: ret
;
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vzext.vf2 v28, v12
; RV64-NEXT: vsll.vi v28, v28, 3
-; RV64-NEXT: vsetivli a1, 4, e64,m4,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%eidxs = zext <8 x i32> %idxs to <8 x i64>
; RV32: # %bb.0:
; RV32-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV32-NEXT: vsll.vi v28, v12, 3
-; RV32-NEXT: vsetivli a1, 4, e64,m4,ta,mu
; RV32-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV32-NEXT: ret
;
; RV64: # %bb.0:
; RV64-NEXT: vsetivli a1, 8, e64,m4,ta,mu
; RV64-NEXT: vsll.vi v28, v12, 3
-; RV64-NEXT: vsetivli a1, 4, e64,m4,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v28, v0.t
; RV64-NEXT: ret
%ptrs = getelementptr inbounds double, double* %base, <8 x i64> %idxs
; RV32: # %bb.0:
; RV32-NEXT: vsetivli a1, 16, e32,m4,ta,mu
; RV32-NEXT: vsext.vf4 v28, v9
-; RV32-NEXT: vsetivli a1, 8, e8,m1,ta,mu
+; RV32-NEXT: vsetivli a1, 16, e8,m1,ta,mu
; RV32-NEXT: vsoxei32.v v8, (a0), v28, v0.t
; RV32-NEXT: ret
;
; RV64: # %bb.0:
; RV64-NEXT: vsetivli a1, 16, e64,m8,ta,mu
; RV64-NEXT: vsext.vf8 v16, v9
-; RV64-NEXT: vsetivli a1, 8, e8,m1,ta,mu
+; RV64-NEXT: vsetivli a1, 16, e8,m1,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v16, v0.t
; RV64-NEXT: ret
%ptrs = getelementptr inbounds i8, i8* %base, <16 x i8> %idxs
; RV32-LABEL: mscatter_baseidx_v32i8:
; RV32: # %bb.0:
; RV32-NEXT: addi a1, zero, 32
-; RV32-NEXT: vsetvli a1, a1, e32,m8,ta,mu
+; RV32-NEXT: vsetvli a2, a1, e32,m8,ta,mu
; RV32-NEXT: vsext.vf4 v16, v10
-; RV32-NEXT: vsetivli a1, 16, e8,m2,ta,mu
+; RV32-NEXT: vsetvli a1, a1, e8,m2,ta,mu
; RV32-NEXT: vsoxei32.v v8, (a0), v16, v0.t
; RV32-NEXT: ret
;
; RV64: # %bb.0:
; RV64-NEXT: vsetivli a1, 16, e64,m8,ta,mu
; RV64-NEXT: vsext.vf8 v16, v10
-; RV64-NEXT: vsetivli a1, 8, e8,m1,ta,mu
+; RV64-NEXT: vsetivli a1, 16, e8,m1,ta,mu
; RV64-NEXT: vsoxei64.v v8, (a0), v16, v0.t
; RV64-NEXT: vsetivli a1, 16, e8,m2,ta,mu
; RV64-NEXT: vslidedown.vi v26, v8, 16
; RV64-NEXT: vsext.vf8 v8, v28
; RV64-NEXT: vsetivli a1, 2, e8,m1,ta,mu
; RV64-NEXT: vslidedown.vi v0, v0, 2
-; RV64-NEXT: vsetivli a1, 8, e8,m1,ta,mu
+; RV64-NEXT: vsetivli a1, 16, e8,m1,ta,mu
; RV64-NEXT: vsoxei64.v v26, (a0), v8, v0.t
; RV64-NEXT: ret
%ptrs = getelementptr inbounds i8, i8* %base, <32 x i8> %idxs