X86: Remove the .s suffix from EVEX vpextrw
authorH.J. Lu <hjl.tools@gmail.com>
Wed, 9 Nov 2016 22:00:18 +0000 (14:00 -0800)
committerH.J. Lu <hjl.tools@gmail.com>
Wed, 9 Nov 2016 22:00:18 +0000 (14:00 -0800)
The .s suffix indicates that the instruction is encoded by swapping
2 register operands.  Since vpextrw takes an XMM register and an
integer register, the .s suffix should be ignored for EVEX vpextrw.

gas/

PR binutils/20799
* testsuite/gas/i386/opcode.s: Add a test for EVEX vpextrw.
* testsuite/gas/i386/opcode-intel.d: Updated.
* testsuite/gas/i386/opcode-suffix.d: Likewise.
* testsuite/gas/i386/opcode.d: Likewise.
* testsuite/gas/i386/x86-64-avx512bw-opts.s: Remove vpextrw
tests.
* testsuite/gas/i386/x86-64-avx512bw-opts-intel.d: Updated.
* testsuite/gas/i386/x86-64-avx512bw-opts.d: Likewise.

opcodes/

PR binutils/20799
* i386-dis-evex.h (evex_table): Replace EdqwS with Edqw.
* i386-dis.c (EdqwS): Removed.
(dqw_swap_mode): Likewise.
(intel_operand_size): Don't check dqw_swap_mode.
(OP_E_register): Likewise.
(OP_E_memory): Likewise.
(OP_G): Likewise.
(OP_EX): Likewise.
* i386-opc.tbl: Remove "S" from EVEX vpextrw.
* i386-tbl.h: Regerated.

13 files changed:
gas/ChangeLog
gas/testsuite/gas/i386/opcode-intel.d
gas/testsuite/gas/i386/opcode-suffix.d
gas/testsuite/gas/i386/opcode.d
gas/testsuite/gas/i386/opcode.s
gas/testsuite/gas/i386/x86-64-avx512bw-opts-intel.d
gas/testsuite/gas/i386/x86-64-avx512bw-opts.d
gas/testsuite/gas/i386/x86-64-avx512bw-opts.s
opcodes/ChangeLog
opcodes/i386-dis-evex.h
opcodes/i386-dis.c
opcodes/i386-opc.tbl
opcodes/i386-tbl.h

index 1685c86..2381ed7 100644 (file)
@@ -1,5 +1,17 @@
 2016-11-09  H.J. Lu  <hongjiu.lu@intel.com>
 
+       PR binutils/20799
+       * testsuite/gas/i386/opcode.s: Add a test for EVEX vpextrw.
+       * testsuite/gas/i386/opcode-intel.d: Updated.
+       * testsuite/gas/i386/opcode-suffix.d: Likewise.
+       * testsuite/gas/i386/opcode.d: Likewise.
+       * testsuite/gas/i386/x86-64-avx512bw-opts.s: Remove vpextrw
+       tests.
+       * testsuite/gas/i386/x86-64-avx512bw-opts-intel.d: Updated.
+       * testsuite/gas/i386/x86-64-avx512bw-opts.d: Likewise.
+
+2016-11-09  H.J. Lu  <hongjiu.lu@intel.com>
+
        PR binutils/20754
        * testsuite/gas/i386/opcode-suffix.d: Updated.
 
index 6a6c86f..e924bf9 100644 (file)
@@ -600,4 +600,5 @@ Disassembly of section .text:
  +[a-f0-9]+:   82 eb 01                sub    bl,0x1
  +[a-f0-9]+:   82 f3 01                xor    bl,0x1
  +[a-f0-9]+:   82 fb 01                cmp    bl,0x1
+ +[a-f0-9]+:   62 f3 7d 08 15 e8 ab    vpextrw eax,xmm5,0xab
 #pass
index a5c76a3..1fdd58f 100644 (file)
@@ -600,4 +600,5 @@ Disassembly of section .text:
  +[a-f0-9]+:   82 eb 01                subb   \$0x1,%bl
  +[a-f0-9]+:   82 f3 01                xorb   \$0x1,%bl
  +[a-f0-9]+:   82 fb 01                cmpb   \$0x1,%bl
+ +[a-f0-9]+:   62 f3 7d 08 15 e8 ab    vpextrw \$0xab,%xmm5,%eax
 #pass
index 2294f64..dd89828 100644 (file)
@@ -599,4 +599,5 @@ Disassembly of section .text:
  +[a-f0-9]+:   82 eb 01                sub    \$0x1,%bl
  +[a-f0-9]+:   82 f3 01                xor    \$0x1,%bl
  +[a-f0-9]+:   82 fb 01                cmp    \$0x1,%bl
+ +[a-f0-9]+:   62 f3 7d 08 15 e8 ab    vpextrw \$0xab,%xmm5,%eax
 #pass
index 001a114..101085a 100644 (file)
@@ -598,3 +598,5 @@ foo:
        .byte 0x82, 0xeb, 0x01
        .byte 0x82, 0xf3, 0x01
        .byte 0x82, 0xfb, 0x01
+
+       .byte 0x62, 0xf3, 0x7d, 0x08, 0x15, 0xe8, 0xab
index 9e16311..c4815af 100644 (file)
@@ -9,18 +9,6 @@
 Disassembly of section \.text:
 
 0+ <_start>:
-[      ]*[a-f0-9]+:[   ]*62 91 fd 08 c5 c5 ab[         ]*vpextrw rax,xmm29,0xab
-[      ]*[a-f0-9]+:[   ]*62 63 fd 08 15 e8 ab[         ]*vpextrw\.s rax,xmm29,0xab
-[      ]*[a-f0-9]+:[   ]*62 91 fd 08 c5 c5 7b[         ]*vpextrw rax,xmm29,0x7b
-[      ]*[a-f0-9]+:[   ]*62 63 fd 08 15 e8 7b[         ]*vpextrw\.s rax,xmm29,0x7b
-[      ]*[a-f0-9]+:[   ]*62 11 fd 08 c5 c5 7b[         ]*vpextrw r8,xmm29,0x7b
-[      ]*[a-f0-9]+:[   ]*62 43 fd 08 15 e8 7b[         ]*vpextrw\.s r8,xmm29,0x7b
-[      ]*[a-f0-9]+:[   ]*62 91 fd 08 c5 c5 ab[         ]*vpextrw rax,xmm29,0xab
-[      ]*[a-f0-9]+:[   ]*62 63 fd 08 15 e8 ab[         ]*vpextrw\.s rax,xmm29,0xab
-[      ]*[a-f0-9]+:[   ]*62 91 fd 08 c5 c5 7b[         ]*vpextrw rax,xmm29,0x7b
-[      ]*[a-f0-9]+:[   ]*62 63 fd 08 15 e8 7b[         ]*vpextrw\.s rax,xmm29,0x7b
-[      ]*[a-f0-9]+:[   ]*62 11 fd 08 c5 c5 7b[         ]*vpextrw r8,xmm29,0x7b
-[      ]*[a-f0-9]+:[   ]*62 43 fd 08 15 e8 7b[         ]*vpextrw\.s r8,xmm29,0x7b
 [      ]*[a-f0-9]+:[   ]*62 01 7f 48 6f f5[    ]*vmovdqu8 zmm30,zmm29
 [      ]*[a-f0-9]+:[   ]*62 01 7f 48 7f ee[    ]*vmovdqu8\.s zmm30,zmm29
 [      ]*[a-f0-9]+:[   ]*62 01 7f 4f 6f f5[    ]*vmovdqu8 zmm30\{k7\},zmm29
@@ -45,18 +33,6 @@ Disassembly of section \.text:
 [      ]*[a-f0-9]+:[   ]*62 01 ff 4f 7f ee[    ]*vmovdqu16\.s zmm30\{k7\},zmm29
 [      ]*[a-f0-9]+:[   ]*62 01 ff cf 6f f5[    ]*vmovdqu16 zmm30\{k7\}\{z\},zmm29
 [      ]*[a-f0-9]+:[   ]*62 01 ff cf 7f ee[    ]*vmovdqu16\.s zmm30\{k7\}\{z\},zmm29
-[      ]*[a-f0-9]+:[   ]*62 91 fd 08 c5 c5 ab[         ]*vpextrw rax,xmm29,0xab
-[      ]*[a-f0-9]+:[   ]*62 63 fd 08 15 e8 ab[         ]*vpextrw\.s rax,xmm29,0xab
-[      ]*[a-f0-9]+:[   ]*62 91 fd 08 c5 c5 7b[         ]*vpextrw rax,xmm29,0x7b
-[      ]*[a-f0-9]+:[   ]*62 63 fd 08 15 e8 7b[         ]*vpextrw\.s rax,xmm29,0x7b
-[      ]*[a-f0-9]+:[   ]*62 11 fd 08 c5 c5 7b[         ]*vpextrw r8,xmm29,0x7b
-[      ]*[a-f0-9]+:[   ]*62 43 fd 08 15 e8 7b[         ]*vpextrw\.s r8,xmm29,0x7b
-[      ]*[a-f0-9]+:[   ]*62 91 fd 08 c5 c5 ab[         ]*vpextrw rax,xmm29,0xab
-[      ]*[a-f0-9]+:[   ]*62 63 fd 08 15 e8 ab[         ]*vpextrw\.s rax,xmm29,0xab
-[      ]*[a-f0-9]+:[   ]*62 91 fd 08 c5 c5 7b[         ]*vpextrw rax,xmm29,0x7b
-[      ]*[a-f0-9]+:[   ]*62 63 fd 08 15 e8 7b[         ]*vpextrw\.s rax,xmm29,0x7b
-[      ]*[a-f0-9]+:[   ]*62 11 fd 08 c5 c5 7b[         ]*vpextrw r8,xmm29,0x7b
-[      ]*[a-f0-9]+:[   ]*62 43 fd 08 15 e8 7b[         ]*vpextrw\.s r8,xmm29,0x7b
 [      ]*[a-f0-9]+:[   ]*62 01 7f 48 6f f5[    ]*vmovdqu8 zmm30,zmm29
 [      ]*[a-f0-9]+:[   ]*62 01 7f 48 7f ee[    ]*vmovdqu8\.s zmm30,zmm29
 [      ]*[a-f0-9]+:[   ]*62 01 7f 4f 6f f5[    ]*vmovdqu8 zmm30\{k7\},zmm29
index 9146337..8ddb25e 100644 (file)
@@ -9,18 +9,6 @@
 Disassembly of section \.text:
 
 0+ <_start>:
-[      ]*[a-f0-9]+:[   ]*62 91 fd 08 c5 c5 ab[         ]*vpextrw \$0xab,%xmm29,%rax
-[      ]*[a-f0-9]+:[   ]*62 63 fd 08 15 e8 ab[         ]*vpextrw\.s \$0xab,%xmm29,%rax
-[      ]*[a-f0-9]+:[   ]*62 91 fd 08 c5 c5 7b[         ]*vpextrw \$0x7b,%xmm29,%rax
-[      ]*[a-f0-9]+:[   ]*62 63 fd 08 15 e8 7b[         ]*vpextrw\.s \$0x7b,%xmm29,%rax
-[      ]*[a-f0-9]+:[   ]*62 11 fd 08 c5 c5 7b[         ]*vpextrw \$0x7b,%xmm29,%r8
-[      ]*[a-f0-9]+:[   ]*62 43 fd 08 15 e8 7b[         ]*vpextrw\.s \$0x7b,%xmm29,%r8
-[      ]*[a-f0-9]+:[   ]*62 91 fd 08 c5 c5 ab[         ]*vpextrw \$0xab,%xmm29,%rax
-[      ]*[a-f0-9]+:[   ]*62 63 fd 08 15 e8 ab[         ]*vpextrw\.s \$0xab,%xmm29,%rax
-[      ]*[a-f0-9]+:[   ]*62 91 fd 08 c5 c5 7b[         ]*vpextrw \$0x7b,%xmm29,%rax
-[      ]*[a-f0-9]+:[   ]*62 63 fd 08 15 e8 7b[         ]*vpextrw\.s \$0x7b,%xmm29,%rax
-[      ]*[a-f0-9]+:[   ]*62 11 fd 08 c5 c5 7b[         ]*vpextrw \$0x7b,%xmm29,%r8
-[      ]*[a-f0-9]+:[   ]*62 43 fd 08 15 e8 7b[         ]*vpextrw\.s \$0x7b,%xmm29,%r8
 [      ]*[a-f0-9]+:[   ]*62 01 7f 48 6f f5[    ]*vmovdqu8 %zmm29,%zmm30
 [      ]*[a-f0-9]+:[   ]*62 01 7f 48 7f ee[    ]*vmovdqu8\.s %zmm29,%zmm30
 [      ]*[a-f0-9]+:[   ]*62 01 7f 4f 6f f5[    ]*vmovdqu8 %zmm29,%zmm30\{%k7\}
@@ -45,18 +33,6 @@ Disassembly of section \.text:
 [      ]*[a-f0-9]+:[   ]*62 01 ff 4f 7f ee[    ]*vmovdqu16\.s %zmm29,%zmm30\{%k7\}
 [      ]*[a-f0-9]+:[   ]*62 01 ff cf 6f f5[    ]*vmovdqu16 %zmm29,%zmm30\{%k7\}\{z\}
 [      ]*[a-f0-9]+:[   ]*62 01 ff cf 7f ee[    ]*vmovdqu16\.s %zmm29,%zmm30\{%k7\}\{z\}
-[      ]*[a-f0-9]+:[   ]*62 91 fd 08 c5 c5 ab[         ]*vpextrw \$0xab,%xmm29,%rax
-[      ]*[a-f0-9]+:[   ]*62 63 fd 08 15 e8 ab[         ]*vpextrw\.s \$0xab,%xmm29,%rax
-[      ]*[a-f0-9]+:[   ]*62 91 fd 08 c5 c5 7b[         ]*vpextrw \$0x7b,%xmm29,%rax
-[      ]*[a-f0-9]+:[   ]*62 63 fd 08 15 e8 7b[         ]*vpextrw\.s \$0x7b,%xmm29,%rax
-[      ]*[a-f0-9]+:[   ]*62 11 fd 08 c5 c5 7b[         ]*vpextrw \$0x7b,%xmm29,%r8
-[      ]*[a-f0-9]+:[   ]*62 43 fd 08 15 e8 7b[         ]*vpextrw\.s \$0x7b,%xmm29,%r8
-[      ]*[a-f0-9]+:[   ]*62 91 fd 08 c5 c5 ab[         ]*vpextrw \$0xab,%xmm29,%rax
-[      ]*[a-f0-9]+:[   ]*62 63 fd 08 15 e8 ab[         ]*vpextrw\.s \$0xab,%xmm29,%rax
-[      ]*[a-f0-9]+:[   ]*62 91 fd 08 c5 c5 7b[         ]*vpextrw \$0x7b,%xmm29,%rax
-[      ]*[a-f0-9]+:[   ]*62 63 fd 08 15 e8 7b[         ]*vpextrw\.s \$0x7b,%xmm29,%rax
-[      ]*[a-f0-9]+:[   ]*62 11 fd 08 c5 c5 7b[         ]*vpextrw \$0x7b,%xmm29,%r8
-[      ]*[a-f0-9]+:[   ]*62 43 fd 08 15 e8 7b[         ]*vpextrw\.s \$0x7b,%xmm29,%r8
 [      ]*[a-f0-9]+:[   ]*62 01 7f 48 6f f5[    ]*vmovdqu8 %zmm29,%zmm30
 [      ]*[a-f0-9]+:[   ]*62 01 7f 48 7f ee[    ]*vmovdqu8\.s %zmm29,%zmm30
 [      ]*[a-f0-9]+:[   ]*62 01 7f 4f 6f f5[    ]*vmovdqu8 %zmm29,%zmm30\{%k7\}
index 99ba786..c907c2c 100644 (file)
@@ -3,18 +3,6 @@
        .allow_index_reg
        .text
 _start:
-       vpextrw $0xab, %xmm29, %rax      # AVX512BW
-       vpextrw.s       $0xab, %xmm29, %rax      # AVX512BW
-       vpextrw $123, %xmm29, %rax       # AVX512BW
-       vpextrw.s       $123, %xmm29, %rax       # AVX512BW
-       vpextrw $123, %xmm29, %r8        # AVX512BW
-       vpextrw.s       $123, %xmm29, %r8        # AVX512BW
-       vpextrw $0xab, %xmm29, %rax      # AVX512BW
-       vpextrw.s       $0xab, %xmm29, %rax      # AVX512BW
-       vpextrw $123, %xmm29, %rax       # AVX512BW
-       vpextrw.s       $123, %xmm29, %rax       # AVX512BW
-       vpextrw $123, %xmm29, %r8        # AVX512BW
-       vpextrw.s       $123, %xmm29, %r8        # AVX512BW
        vmovdqu8        %zmm29, %zmm30   # AVX512BW
        vmovdqu8.s      %zmm29, %zmm30   # AVX512BW
        vmovdqu8        %zmm29, %zmm30{%k7}      # AVX512BW
@@ -41,18 +29,6 @@ _start:
        vmovdqu16.s     %zmm29, %zmm30{%k7}{z}   # AVX512BW
 
        .intel_syntax noprefix
-       vpextrw rax, xmm29, 0xab         # AVX512BW
-       vpextrw.s       rax, xmm29, 0xab         # AVX512BW
-       vpextrw rax, xmm29, 123  # AVX512BW
-       vpextrw.s       rax, xmm29, 123  # AVX512BW
-       vpextrw r8, xmm29, 123   # AVX512BW
-       vpextrw.s       r8, xmm29, 123   # AVX512BW
-       vpextrw rax, xmm29, 0xab         # AVX512BW
-       vpextrw.s       rax, xmm29, 0xab         # AVX512BW
-       vpextrw rax, xmm29, 123  # AVX512BW
-       vpextrw.s       rax, xmm29, 123  # AVX512BW
-       vpextrw r8, xmm29, 123   # AVX512BW
-       vpextrw.s       r8, xmm29, 123   # AVX512BW
        vmovdqu8        zmm30, zmm29     # AVX512BW
        vmovdqu8.s      zmm30, zmm29     # AVX512BW
        vmovdqu8        zmm30{k7}, zmm29         # AVX512BW
index 1a5c49b..53f2a94 100644 (file)
@@ -1,5 +1,19 @@
 2016-11-09  H.J. Lu  <hongjiu.lu@intel.com>
 
+       PR binutils/20799
+       * i386-dis-evex.h (evex_table): Replace EdqwS with Edqw.
+       * i386-dis.c (EdqwS): Removed.
+       (dqw_swap_mode): Likewise.
+       (intel_operand_size): Don't check dqw_swap_mode.
+       (OP_E_register): Likewise.
+       (OP_E_memory): Likewise.
+       (OP_G): Likewise.
+       (OP_EX): Likewise.
+       * i386-opc.tbl: Remove "S" from EVEX vpextrw.
+       * i386-tbl.h: Regerated.
+
+2016-11-09  H.J. Lu  <hongjiu.lu@intel.com>
+
        * i386-opc.tbl: Merge AVX512F vmovq.
        * i386-tbl.h: Regerated.
 
index 0f8327b..267bad7 100644 (file)
@@ -2561,7 +2561,7 @@ static const struct dis386 evex_table[][256] = {
   {
     { Bad_Opcode },
     { Bad_Opcode },
-    { "vpextrw",       { EdqwS, XM, Ib }, 0 },
+    { "vpextrw",       { Edqw, XM, Ib }, 0 },
   },
   /* PREFIX_EVEX_0F3A16 */
   {
index a15eabf..5f49f91 100644 (file)
@@ -252,7 +252,6 @@ fetch_data (struct disassemble_info *info, bfd_byte *addr)
 #define Ed { OP_E, d_mode }
 #define Edq { OP_E, dq_mode }
 #define Edqw { OP_E, dqw_mode }
-#define EdqwS { OP_E, dqw_swap_mode }
 #define Edqb { OP_E, dqb_mode }
 #define Edb { OP_E, db_mode }
 #define Edw { OP_E, dw_mode }
@@ -556,7 +555,6 @@ enum
   dq_mode,
   /* registers like dq_mode, memory like w_mode.  */
   dqw_mode,
-  dqw_swap_mode,
   bnd_mode,
   /* 4- or 6-byte pointer operand */
   f_mode,
@@ -14552,7 +14550,6 @@ intel_operand_size (int bytemode, int sizeflag)
     case w_mode:
     case dw_mode:
     case dqw_mode:
-    case dqw_swap_mode:
       oappend ("WORD PTR ");
       break;
     case indir_v_mode:
@@ -14907,8 +14904,7 @@ OP_E_register (int bytemode, int sizeflag)
 
   if ((sizeflag & SUFFIX_ALWAYS)
       && (bytemode == b_swap_mode
-         || bytemode == v_swap_mode
-         || bytemode == dqw_swap_mode))
+         || bytemode == v_swap_mode))
     swap_operand ();
 
   switch (bytemode)
@@ -14960,7 +14956,6 @@ OP_E_register (int bytemode, int sizeflag)
     case dqb_mode:
     case dqd_mode:
     case dqw_mode:
-    case dqw_swap_mode:
       USED_REX (REX_W);
       if (rex & REX_W)
        names = names64;
@@ -15016,7 +15011,6 @@ OP_E_memory (int bytemode, int sizeflag)
        {
        case dqw_mode:
        case dw_mode:
-       case dqw_swap_mode:
          shift = 1;
          break;
        case dqb_mode:
@@ -15490,7 +15484,6 @@ OP_G (int bytemode, int sizeflag)
     case dqb_mode:
     case dqd_mode:
     case dqw_mode:
-    case dqw_swap_mode:
       USED_REX (REX_W);
       if (rex & REX_W)
        oappend (names64[modrm.reg + add]);
@@ -16345,7 +16338,6 @@ OP_EX (int bytemode, int sizeflag)
   if ((sizeflag & SUFFIX_ALWAYS)
       && (bytemode == x_swap_mode
          || bytemode == d_swap_mode
-         || bytemode == dqw_swap_mode
          || bytemode == d_scalar_swap_mode
          || bytemode == q_swap_mode
          || bytemode == q_scalar_swap_mode))
index 3b23194..fba01b6 100644 (file)
@@ -5577,7 +5577,7 @@ vpcmpeqw, 3, 0x6675, None, 1, CpuAVX512BW|CpuAVX512VL, Modrm|EVex=3|Masking=2|Ve
 vpcmpgtw, 3, 0x6665, None, 1, CpuAVX512BW, Modrm|EVex=1|Masking=2|VexOpcode=0|VexVVVV=1|Disp8MemShift=6|IgnoreSize|No_bSuf|No_wSuf|No_lSuf|No_sSuf|No_qSuf|No_ldSuf, { RegZMM|ZMMword|Unspecified|BaseIndex|Disp8|Disp16|Disp32|Disp32S|Vec_Disp8, RegZMM, RegMask }
 vpcmpgtw, 3, 0x6665, None, 1, CpuAVX512BW|CpuAVX512VL, Modrm|EVex=2|Masking=2|VexOpcode=0|VexVVVV=1|Disp8MemShift=4|IgnoreSize|No_bSuf|No_wSuf|No_lSuf|No_sSuf|No_qSuf|No_ldSuf, { RegXMM|XMMword|Unspecified|BaseIndex|Disp8|Disp16|Disp32|Disp32S|Vec_Disp8, RegXMM, RegMask }
 vpcmpgtw, 3, 0x6665, None, 1, CpuAVX512BW|CpuAVX512VL, Modrm|EVex=3|Masking=2|VexOpcode=0|VexVVVV=1|Disp8MemShift=5|IgnoreSize|No_bSuf|No_wSuf|No_lSuf|No_sSuf|No_qSuf|No_ldSuf, { RegYMM|YMMword|Unspecified|BaseIndex|Disp8|Disp16|Disp32|Disp32S|Vec_Disp8, RegYMM, RegMask }
-vpextrw, 3, 0x66C5, None, 1, CpuAVX512BW, Modrm|S|EVex=4|VexOpcode=0|IgnoreSize|No_bSuf|No_wSuf|No_lSuf|No_sSuf|No_qSuf|No_ldSuf, { Imm8, RegXMM, Reg32|Reg64 }
+vpextrw, 3, 0x66C5, None, 1, CpuAVX512BW, Modrm|EVex=4|VexOpcode=0|IgnoreSize|No_bSuf|No_wSuf|No_lSuf|No_sSuf|No_qSuf|No_ldSuf, { Imm8, RegXMM, Reg32|Reg64 }
 vpinsrw, 4, 0x66C4, None, 1, CpuAVX512BW, Modrm|EVex=4|VexOpcode=0|VexVVVV=1|Disp8MemShift=1|IgnoreSize|No_bSuf|No_wSuf|No_lSuf|No_sSuf|No_qSuf|No_ldSuf, { Imm8, Reg32|Reg64|Word|Unspecified|BaseIndex|Disp8|Disp16|Disp32|Disp32S|Vec_Disp8, RegXMM, RegXMM }
 
 vpcmpuw, 4, 0x663E, None, 1, CpuAVX512BW, Modrm|EVex=1|Masking=2|VexOpcode=2|VexVVVV=1|VexW=2|Disp8MemShift=6|IgnoreSize|No_bSuf|No_wSuf|No_lSuf|No_sSuf|No_qSuf|No_ldSuf, { Imm8, RegZMM|ZMMword|Unspecified|BaseIndex|Disp8|Disp16|Disp32|Disp32S|Vec_Disp8, RegZMM, RegMask }
index fe087ba..ed4860a 100644 (file)
@@ -45875,7 +45875,7 @@ const insn_template i386_optab[] =
         0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
         0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
         0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 } },
-    { 0, 0, 1, 1, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 1, 0, 1, 1,
+    { 0, 0, 0, 1, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 1, 0, 1, 1,
       1, 1, 1, 1, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,
       0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 4, 0, 0, 0, 0, 0, 0, 0, 0, 0,
       0, 0, 0, 0, 0 },