clk: meson: clean-up clk81 clocks
authorJerome Brunet <jbrunet@baylibre.com>
Mon, 19 Feb 2018 11:21:46 +0000 (12:21 +0100)
committerNeil Armstrong <narmstrong@baylibre.com>
Tue, 13 Mar 2018 09:10:00 +0000 (10:10 +0100)
clk81 is a composite clock which parents all the peripheral clocks of the
platform. It is a critical clock which is used as provided by the
bootloader. We don't want to change its rate or reparent it, ever.

Remove the CLK_IGNORE_UNUSED on the mux and divider. These clock can't
gate so the flag is useless, and the gate is already critical, so the
clock won't ever be unused.

Remove CLK_SET_RATE_NO_REPARENT from mux, it is useless since the mux is
read-only.

Remove CLK_SET_RATE_PARENT from the gate and divider and use ro_ops for
the divider. A peripheral clock should not try to change the rate of
clk81. Stopping the rate propagation is good way to make sure such request
would be ignored.

Signed-off-by: Jerome Brunet <jbrunet@baylibre.com>
Signed-off-by: Neil Armstrong <narmstrong@baylibre.com>
drivers/clk/meson/gxbb.c
drivers/clk/meson/meson8b.c

index 70b4669..db5e0dc 100644 (file)
@@ -775,7 +775,6 @@ static struct clk_regmap gxbb_mpeg_clk_sel = {
                 */
                .parent_names = clk81_parent_names,
                .num_parents = ARRAY_SIZE(clk81_parent_names),
-               .flags = (CLK_SET_RATE_NO_REPARENT | CLK_IGNORE_UNUSED),
        },
 };
 
@@ -787,10 +786,9 @@ static struct clk_regmap gxbb_mpeg_clk_div = {
        },
        .hw.init = &(struct clk_init_data){
                .name = "mpeg_clk_div",
-               .ops = &clk_regmap_divider_ops,
+               .ops = &clk_regmap_divider_ro_ops,
                .parent_names = (const char *[]){ "mpeg_clk_sel" },
                .num_parents = 1,
-               .flags = (CLK_SET_RATE_PARENT | CLK_IGNORE_UNUSED),
        },
 };
 
@@ -805,7 +803,7 @@ static struct clk_regmap gxbb_clk81 = {
                .ops = &clk_regmap_gate_ops,
                .parent_names = (const char *[]){ "mpeg_clk_div" },
                .num_parents = 1,
-               .flags = (CLK_SET_RATE_PARENT | CLK_IS_CRITICAL),
+               .flags = CLK_IS_CRITICAL,
        },
 };
 
index 9c9e3d1..b324c44 100644 (file)
@@ -506,7 +506,6 @@ static struct clk_regmap meson8b_mpeg_clk_sel = {
                .parent_names = (const char *[]){ "fclk_div3", "fclk_div4",
                        "fclk_div5" },
                .num_parents = 3,
-               .flags = (CLK_SET_RATE_NO_REPARENT | CLK_IGNORE_UNUSED),
        },
 };
 
@@ -518,10 +517,9 @@ struct clk_regmap meson8b_mpeg_clk_div = {
        },
        .hw.init = &(struct clk_init_data){
                .name = "mpeg_clk_div",
-               .ops = &clk_regmap_divider_ops,
+               .ops = &clk_regmap_divider_ro_ops,
                .parent_names = (const char *[]){ "mpeg_clk_sel" },
                .num_parents = 1,
-               .flags = (CLK_SET_RATE_PARENT | CLK_IGNORE_UNUSED),
        },
 };
 
@@ -535,7 +533,7 @@ struct clk_regmap meson8b_clk81 = {
                .ops = &clk_regmap_gate_ops,
                .parent_names = (const char *[]){ "mpeg_clk_div" },
                .num_parents = 1,
-               .flags = (CLK_SET_RATE_PARENT | CLK_IS_CRITICAL),
+               .flags = CLK_IS_CRITICAL,
        },
 };