mips: add config options for generic cache setup code
authorDaniel Schwierzeck <daniel.schwierzeck@gmail.com>
Sat, 11 Jul 2020 22:45:57 +0000 (00:45 +0200)
committerDaniel Schwierzeck <daniel.schwierzeck@gmail.com>
Sat, 18 Jul 2020 12:23:25 +0000 (14:23 +0200)
Add an own Kconfig symbol for the initial disabling of caches
invoked from generic start code.

Also add an own Kconfig symbols for the initialization of caches
invoked from generic start code.

Until now both code paths could only be disabled with
CONFIG_SKIP_LOWLEVEL_INIT. But this is not flexible enough for
RAM boot scenarios like EJTAG or SPL payload or for machines
which don't require cache initialization or which want to
provide their own cache implementation.

Signed-off-by: Daniel Schwierzeck <daniel.schwierzeck@gmail.com>
Reviewed-by: Stefan Roese <sr@denx.de>
Tested-by: Stefan Roese <sr@denx.de>
arch/mips/Kconfig
arch/mips/cpu/start.S

index 48e754c..eb00ee7 100644 (file)
@@ -270,6 +270,30 @@ config MIPS_CACHE_INDEX_BASE
          Normally this is CKSEG0. If the MIPS system needs to move this block
          to some SRAM or ScratchPad RAM, adapt this option accordingly.
 
+config MIPS_CACHE_SETUP
+       bool "Allow generic start code to initialize and setup caches"
+       default n if SKIP_LOWLEVEL_INIT
+       default y
+       help
+         This allows the generic start code to invoke the generic initialization
+         of the CPU caches. Disabling this can be useful for RAM boot scenarios
+         (EJTAG, SPL payload) or for machines which don't need cache initialization
+         or which want to provide their own cache implementation.
+
+         If unsure, say yes.
+
+config MIPS_CACHE_DISABLE
+       bool "Allow generic start code to initially disable caches"
+       default n if SKIP_LOWLEVEL_INIT
+       default y
+       help
+         This allows the generic start code to initially disable the CPU caches
+         and run uncached until the caches are initialized and enabled. Disabling
+         this can be useful on machines which don't need cache initialization or
+         which want to provide their own cache implementation.
+
+         If unsure, say yes.
+
 config MIPS_RELOCATION_TABLE_SIZE
        hex "Relocation table size"
        range 0x100 0x10000
index a9f8743..0c30303 100644 (file)
@@ -195,7 +195,7 @@ wr_done:
        /* Clear timer interrupt (CP0_COUNT cleared on branch to 'reset') */
        mtc0    zero, CP0_COMPARE
 
-#ifndef CONFIG_SKIP_LOWLEVEL_INIT
+#ifdef CONFIG_MIPS_CACHE_DISABLE
        /* Disable caches */
        PTR_LA  t9, mips_cache_disable
        jalr    t9
@@ -234,12 +234,16 @@ wr_done:
        jalr    t9
         nop
 # endif
+#endif
 
+#ifdef CONFIG_MIPS_CACHE_SETUP
        /* Initialize caches... */
        PTR_LA  t9, mips_cache_reset
        jalr    t9
         nop
+#endif
 
+#ifndef CONFIG_SKIP_LOWLEVEL_INIT
 # ifndef CONFIG_SYS_MIPS_CACHE_INIT_RAM_LOAD
        /* Initialize any external memory */
        PTR_LA  t9, lowlevel_init