rockchip: px30: make watchdog and tsadc trigger a first global reset
authorQuentin Schulz <quentin.schulz@theobroma-systems.com>
Fri, 11 Nov 2022 11:25:48 +0000 (12:25 +0100)
committerKever Yang <kever.yang@rock-chips.com>
Mon, 16 Jan 2023 10:01:10 +0000 (18:01 +0800)
By default, the PX30 is configured for watchdog and tsadc to trigger a
second global reset which is a more permissive reset than first global
reset.

From TRM part 1 "2.3 System Reset Solution":
glb_srstn_1 will reset the all logic, and
glb_srstn_2 will reset the all logic except GRF, SGRF and all GPIOs.

This enforces that the watchdog and tsadc trigger glb_srstn_1 as
similarly done for RK3399 in U-Boot (in SDRAM driver for some reason?),
TF-A and Coreboot.

Cc: Quentin Schulz <foss+uboot@0leil.net>
Signed-off-by: Quentin Schulz <quentin.schulz@theobroma-systems.com>
Reviewed-by: Kever Yang <kever.yang@rock-chips.com>
arch/arm/mach-rockchip/px30/px30.c

index 0641e6a..ded03ff 100644 (file)
@@ -234,6 +234,7 @@ enum {
 int arch_cpu_init(void)
 {
        static struct px30_grf * const grf = (void *)GRF_BASE;
+       static struct px30_cru * const cru = (void *)CRU_BASE;
        u32 __maybe_unused val;
 
 #ifdef CONFIG_SPL_BUILD
@@ -285,6 +286,9 @@ int arch_cpu_init(void)
        /* Clear the force_jtag */
        rk_clrreg(&grf->cpu_con[1], 1 << 7);
 
+       /* Make TSADC and WDT trigger a first global reset */
+       clrsetbits_le32(&cru->glb_rst_con, 0x3, 0x3);
+
        return 0;
 }