riscv: Fix alignment of RELA sections in the linker scripts
authorBin Meng <bmeng@tinylab.org>
Tue, 27 Jun 2023 01:24:56 +0000 (09:24 +0800)
committerLeo Yu-Chi Liang <ycliang@andestech.com>
Tue, 27 Jun 2023 02:09:51 +0000 (10:09 +0800)
In current linker script both .efi_runtime_rel and .rela.dyn sections
are of RELA type whose entry size is either 12 (RV32) or 24 (RV64).
These two are arranged as a continuous region on purpose so that the
prelink-riscv executable can fix up the PIE addresses in one loop.

However there is an 'ALIGN(8)' between these 2 sections which might
cause a gap to be inserted between these 2 sections to satisfy the
alignment requirement on RV32. This would break the assumption of
the prelink process and generate an unbootable image.

Fixes: 9a6569a043d3 ("riscv: Update alignment for some sections in linker scripts")
Signed-off-by: Bin Meng <bmeng@tinylab.org>
Reviewed-by: Rick Chen <rick@andestech.com>
arch/riscv/cpu/u-boot.lds

index 15b5cbc..2ffe6ba 100644 (file)
@@ -48,7 +48,7 @@ SECTIONS
                KEEP(*(SORT(__u_boot_list*)));
        }
 
-       . = ALIGN(4);
+       . = ALIGN(8);
 
        .efi_runtime_rel : {
                __efi_runtime_rel_start = .;
@@ -57,8 +57,6 @@ SECTIONS
                __efi_runtime_rel_stop = .;
        }
 
-       . = ALIGN(8);
-
        /DISCARD/ : { *(.rela.plt*) }
        .rela.dyn : {
                __rel_dyn_start = .;