drm/amd/display: refactor reg_update
authorTony Cheng <tony.cheng@amd.com>
Wed, 24 Oct 2018 19:09:46 +0000 (15:09 -0400)
committerAlex Deucher <alexander.deucher@amd.com>
Mon, 14 Jan 2019 20:38:40 +0000 (15:38 -0500)
[why]
separate register access from logic to allow us abstract register sequences

[how]
consolidate mask and value first then apply to register.

Signed-off-by: Tony Cheng <tony.cheng@amd.com>
Reviewed-by: Tony Cheng <Tony.Cheng@amd.com>
Acked-by: Leo Li <sunpeng.li@amd.com>
Signed-off-by: Alex Deucher <alexander.deucher@amd.com>
drivers/gpu/drm/amd/display/dc/dc_helper.c

index 4842d23..597d383 100644 (file)
 #include "dm_services.h"
 #include <stdarg.h>
 
+struct dc_reg_value_masks {
+       uint32_t value;
+       uint32_t mask;
+};
+
+struct dc_reg_sequence {
+       uint32_t addr;
+       struct dc_reg_value_masks value_masks;
+};
+
+static inline void set_reg_field_value_masks(
+       struct dc_reg_value_masks *field_value_mask,
+       uint32_t value,
+       uint32_t mask,
+       uint8_t shift)
+{
+       ASSERT(mask != 0);
+
+       field_value_mask->value = (field_value_mask->value & ~mask) | (mask & (value << shift));
+       field_value_mask->mask = field_value_mask->mask | mask;
+}
+
 uint32_t generic_reg_update_ex(const struct dc_context *ctx,
                uint32_t addr, uint32_t reg_val, int n,
                uint8_t shift1, uint32_t mask1, uint32_t field_value1,
                ...)
 {
+       struct dc_reg_value_masks field_value_mask = {0};
        uint32_t shift, mask, field_value;
        int i = 1;
 
        va_list ap;
        va_start(ap, field_value1);
 
-       reg_val = set_reg_field_value_ex(reg_val, field_value1, mask1, shift1);
+       /* gather all bits value/mask getting updated in this register */
+       set_reg_field_value_masks(&field_value_mask,
+                       field_value1, mask1, shift1);
 
        while (i < n) {
                shift = va_arg(ap, uint32_t);
                mask = va_arg(ap, uint32_t);
                field_value = va_arg(ap, uint32_t);
 
-               reg_val = set_reg_field_value_ex(reg_val, field_value, mask, shift);
+               set_reg_field_value_masks(&field_value_mask,
+                               field_value, mask, shift);
                i++;
        }
-
-       dm_write_reg(ctx, addr, reg_val);
        va_end(ap);
 
+
+       /* mmio write directly */
+       reg_val = (reg_val & ~field_value_mask.mask) | field_value_mask.value;
+       dm_write_reg(ctx, addr, reg_val);
        return reg_val;
 }