+ /* X86_64_82_REG_0 */
+ {
+ { "addA", { Ebh1, Ib }, 0 },
+ },
+
+ /* X86_64_82_REG_1 */
+ {
+ { "orA", { Ebh1, Ib }, 0 },
+ },
+
+ /* X86_64_82_REG_2 */
+ {
+ { "adcA", { Ebh1, Ib }, 0 },
+ },
+
+ /* X86_64_82_REG_3 */
+ {
+ { "sbbA", { Ebh1, Ib }, 0 },
+ },
+
+ /* X86_64_82_REG_4 */
+ {
+ { "andA", { Ebh1, Ib }, 0 },
+ },
+
+ /* X86_64_82_REG_5 */
+ {
+ { "subA", { Ebh1, Ib }, 0 },
+ },
+
+ /* X86_64_82_REG_6 */
+ {
+ { "xorA", { Ebh1, Ib }, 0 },
+ },
+
+ /* X86_64_82_REG_7 */
+ {
+ { "cmpA", { Eb, Ib }, 0 },
+ },
+