MIPS: Expose Loongson CPUCFG availability via HWCAP
authorWANG Xuerui <git@xen0n.name>
Sat, 30 May 2020 07:32:42 +0000 (15:32 +0800)
committerThomas Bogendoerfer <tsbogend@alpha.franken.de>
Sun, 31 May 2020 08:53:56 +0000 (10:53 +0200)
commitf06da27eb82e358ca389ccb9d13de61e94e77a47
tree6cfedc969955e95ca17b22301c2a078cb2e75bcc
parent70768ebaa5872e11f68d71761bb9fa1546cb451e
MIPS: Expose Loongson CPUCFG availability via HWCAP

The point is to allow userspace to probe for CPUCFG without possibly
triggering invalid instructions. In addition to that, future Loongson
feature bits could all be stuffed into CPUCFG bit fields (or "leaves"
in x86-speak) if Loongson does not make mistakes, so ELF HWCAP bits are
conserved.

Userspace can determine native CPUCFG availability by checking the LCSRP
(Loongson CSR Present) bit in CPUCFG output after seeing CPUCFG bit in
HWCAP. Native CPUCFG always sets the LCSRP bit, as CPUCFG is part of the
Loongson CSR ASE, while the emulation intentionally leaves this bit
clear.

The other existing Loongson-specific HWCAP bits are, to my best
knowledge, unused, as

(1) they are fairly recent additions,
(2) Loongson never back-ported the patch into their kernel fork, and
(3) Loongson's existing installed base rarely upgrade, if ever;

However, they are still considered userspace ABI, hence unfortunately
unremovable. But hopefully at least we could stop adding new Loongson
HWCAP bits in the future.

Cc: Paul Burton <paulburton@kernel.org>
Cc: Jiaxun Yang <jiaxun.yang@flygoat.com>
Cc: Huacai Chen <chenhc@lemote.com>
Signed-off-by: WANG Xuerui <git@xen0n.name>
Reviewed-by: Huacai Chen <chenhc@lemote.com>
Signed-off-by: Thomas Bogendoerfer <tsbogend@alpha.franken.de>
arch/mips/include/uapi/asm/hwcap.h
arch/mips/loongson64/cpucfg-emul.c