net: ks8851: Register MDIO bus and the internal PHY
authorMarek Vasut <marex@denx.de>
Tue, 5 Jan 2021 14:11:51 +0000 (15:11 +0100)
committerDavid S. Miller <davem@davemloft.net>
Wed, 6 Jan 2021 01:05:11 +0000 (17:05 -0800)
commitef3631220d2b3d8d14cf64464760505baa60d6ac
treea0fb2d120614a1054d1791f119a256d0dd858365
parentab36a3a2e67834687b85b46bc74add45894cdb3d
net: ks8851: Register MDIO bus and the internal PHY

The KS8851 has a reduced internal PHY, which is accessible through its
registers at offset 0xe4. The PHY is compatible with KS886x PHY present
in Micrel switches, except the PHY ID Low/High registers are swapped.
Register MDIO bus so this PHY can be detected and probed by phylib.

Reviewed-by: Andrew Lunn <andrew@lunn.ch>
Signed-off-by: Marek Vasut <marex@denx.de>
Cc: Andrew Lunn <andrew@lunn.ch>
Cc: Heiner Kallweit <hkallweit1@gmail.com>
Cc: Lukas Wunner <lukas@wunner.de>
Signed-off-by: David S. Miller <davem@davemloft.net>
drivers/net/ethernet/micrel/ks8851.h
drivers/net/ethernet/micrel/ks8851_common.c