Optimize some common usage patterns of atomic built-ins __sync_add_and_fetch() and...
authorEvan Cheng <evan.cheng@apple.com>
Thu, 30 Jul 2009 08:33:02 +0000 (08:33 +0000)
committerEvan Cheng <evan.cheng@apple.com>
Thu, 30 Jul 2009 08:33:02 +0000 (08:33 +0000)
commite62288fdd408fe52eb3d15cd2d139eaca9fd5a22
tree469887341c356d7f98e90e17161ee37a0cd7ec90
parent6afdc5e6944b2947aa843f21599801a9c9307929
Optimize some common usage patterns of atomic built-ins __sync_add_and_fetch() and __sync_sub_and_fetch.

When the return value is not used (i.e. only care about the value in the memory), x86 does not have to use add to implement these. Instead, it can use add, sub, inc, dec instructions with the "lock" prefix.

This is currently implemented using a bit of instruction selection trick. The issue is the target independent pattern produces one output and a chain and we want to map it into one that just output a chain. The current trick is to select it into a merge_values with the first definition being an implicit_def. The proper solution is to add new ISD opcodes for the no-output variant. DAG combiner can then transform the node before it gets to target node selection.

Problem #2 is we are adding a whole bunch of x86 atomic instructions when in fact these instructions are identical to the non-lock versions. We need a way to add target specific information to target nodes and have this information carried over to machine instructions. Asm printer (or JIT) can use this information to add the "lock" prefix.

llvm-svn: 77582
llvm/lib/CodeGen/SelectionDAG/ScheduleDAGSDNodesEmit.cpp
llvm/lib/Target/X86/X86ISelDAGToDAG.cpp
llvm/lib/Target/X86/X86ISelLowering.cpp
llvm/lib/Target/X86/X86ISelLowering.h
llvm/lib/Target/X86/X86Instr64bit.td
llvm/lib/Target/X86/X86InstrInfo.td
llvm/test/CodeGen/X86/2008-08-19-SubAndFetch.ll
llvm/test/CodeGen/X86/atomic_add.ll [new file with mode: 0644]