arm64: dts: r8a7795: Use rgmii-txid phy-mode for EthernetAVB
authorKazuya Mizuguchi <kazuya.mizuguchi.ks@renesas.com>
Wed, 1 Feb 2017 08:42:00 +0000 (09:42 +0100)
committerSimon Horman <horms+renesas@verge.net.au>
Mon, 6 Mar 2017 08:54:26 +0000 (09:54 +0100)
commitdda3887907d743385f2599fa18c765bd295ae2da
treec70c0ae62970a895a40ce126827268d133764e9b
parenta262d66224c4c34bc2bee16d4d37d460a738788c
arm64: dts: r8a7795: Use rgmii-txid phy-mode for EthernetAVB

Since commit 61fccb2d6274 ("ravb: Add tx and rx clock internal delays mode
of APSR") the EthernetAVB driver enables tx and rx clock internal delay
modes (TDM and RDM) depending on the phy mode as follows:

    phy mode   | ASPR delay mode
    -----------+----------------
    rgmii-id   | TDM and RDM
    rgmii-rxid | RDM
    rgmii-txid | TDM

And prior to the above commit no internal delay mode settings were
implemented for any phy mode.

With this and the above change present tx internal delay mode is enabled
which has been observed to address failures in the case of 1Gbps
communication using the by salvator-x board with the KSZ9031RNX phy. This
has been reported to occur with both the r8a7795 (H3) and r8a7796 (M3-W)
SoCs.

With the above patch present but this patch present tx and rx internal
delay modes are enabled; and with the above patch and this present absent
no internal delay modes are enabled. In both cases failures have been
observed when using 1Gbps communication in the environments described
above.

Signed-off-by: Kazuya Mizuguchi <kazuya.mizuguchi.ks@renesas.com>
Signed-off-by: Takeshi Kihara <takeshi.kihara.df@renesas.com>
Signed-off-by: Simon Horman <horms+renesas@verge.net.au>
arch/arm64/boot/dts/renesas/r8a7795.dtsi