clk: sunxi-ng: Mask nkmp factors when setting register
authorJernej Skrabec <jernej.skrabec@siol.net>
Wed, 14 Feb 2018 20:08:55 +0000 (21:08 +0100)
committerMaxime Ripard <maxime.ripard@bootlin.com>
Thu, 15 Feb 2018 13:40:19 +0000 (14:40 +0100)
commitd897ef56faf9bdb36e931251d0b70b10ebb03a14
treeeb834dce045ce705c540d9b12a4270acb62d8191
parent75af6fa42dc68b730e85f51034512c61e52eb0c0
clk: sunxi-ng: Mask nkmp factors when setting register

Currently, if one of the factors isn't present, bit 0 gets always set to
1. For example, A83T has NMP PLLs modelled as NKMP PLL without K. Since
K is not specified, it's offset, width and shift is 0. Driver assumes
that lowest value possible is 1, otherwise we would get division by 0.
That situation causes that bit 0 is always set, which may change wanted
clock rate.

Fix that by masking every factor according to it's specified width.
Factors with width set to 0 won't have any influence to final register
value.

Acked-by: Maxime Ripard <maxime.ripard@free-electrons.com>
Signed-off-by: Jernej Skrabec <jernej.skrabec@siol.net>
Signed-off-by: Maxime Ripard <maxime.ripard@bootlin.com>
drivers/clk/sunxi-ng/ccu_nkmp.c