ASoC: Intel: Skylake: Use DPIB to update position for Playback stream
authorDharageswari R <dharageswari.r@intel.com>
Thu, 6 Oct 2016 03:21:21 +0000 (08:51 +0530)
committerMark Brown <broonie@kernel.org>
Fri, 28 Oct 2016 17:01:29 +0000 (18:01 +0100)
commitca590c1c45d1d06f842a82f6a591b94af95952b0
tree0ea2488abf4da151edcfb672e35e44bfe5594993
parentc8eabf821cac120afb78ca251b07cbf520406a7e
ASoC: Intel: Skylake: Use DPIB to update position for Playback stream

DPIB is read currently from a buffer position in memory (indicated by
the registers DPIB[U|L]BASE).Driver reads the position buffer on BDL
completion interrupts to report the DMA position. But the BDL completion
interrupt only indicates the last DMA transfer of the buffer is
completed at the Intel HD Audio subsystem boundary. The periodic DMA
Position-in-Buffer writes may be scheduled at the same time or later
than the MSI and does not guarantee to reflect the position of the last
buffer that was transferred.

Whereas DPIB register in HDA space(vendor specific register indicated by
SDxDPIB) reflects the actual data that is transferred. Hence update the
position based on DPIB for playback.

Signed-off-by: Dharageswari R <dharageswari.r@intel.com>
Signed-off-by: Jeeja KP <jeeja.kp@intel.com>
Signed-off-by: Mark Brown <broonie@kernel.org>
sound/soc/intel/skylake/skl-pcm.c