clk: zynqmp: fix check for fractional clock
authorMichael Tretter <m.tretter@pengutronix.de>
Tue, 19 Mar 2019 10:01:46 +0000 (11:01 +0100)
committerStephen Boyd <sboyd@kernel.org>
Thu, 11 Apr 2019 18:33:12 +0000 (11:33 -0700)
commitc06e64407e031e71c67f45f07981510ca4c880a1
tree22e2c8ccb5ae3c5ee69e1f11328112d17adc1595
parente91158f1be5b157329ab8f21f86728d591c8f747
clk: zynqmp: fix check for fractional clock

The firmware sets BIT(13) in clkflag to mark a divider as fractional
divider. The clock driver copies the clkflag straight to the flags of
the common clock framework. In the common clk framework flags, BIT(13)
is defined as CLK_DUTY_CYCLE_PARENT.

Add a new field to the zynqmp_clk_divider to specify if a divider is a
fractional devider. Set this field based on the clkflag when registering
a divider.

At the same time, unset BIT(13) from clkflag when copying the flags to
the common clk framework flags.

Signed-off-by: Michael Tretter <m.tretter@pengutronix.de>
Signed-off-by: Stephen Boyd <sboyd@kernel.org>
drivers/clk/zynqmp/divider.c