clk: meson: g12a: fix gp0 and hifi ranges
authorJerome Brunet <jbrunet@baylibre.com>
Thu, 29 Apr 2021 09:03:25 +0000 (11:03 +0200)
committerJerome Brunet <jbrunet@baylibre.com>
Thu, 20 May 2021 16:01:56 +0000 (18:01 +0200)
commitbc794f8c56abddf709f1f84fcb2a3c9e7d9cc9b4
treed154ded97d6dd8b3931b8615e77f6fd3d594a146
parent4cbf0cd6bf4c704746b6a6c6d42a8ee327070005
clk: meson: g12a: fix gp0 and hifi ranges

While some SoC samples are able to lock with a PLL factor of 55, others
samples can't. ATM, a minimum of 60 appears to work on all the samples
I have tried.

Even with 60, it sometimes takes a long time for the PLL to eventually
lock. The documentation says that the minimum rate of these PLLs DCO
should be 3GHz, a factor of 125. Let's use that to be on the safe side.

With factor range changed, the PLL seems to lock quickly (enough) so far.
It is still unclear if the range was the only reason for the delay.

Fixes: 085a4ea93d54 ("clk: meson: g12a: add peripheral clock controller")
Signed-off-by: Jerome Brunet <jbrunet@baylibre.com>
Acked-by: Neil Armstrong <narmstrong@baylibre.com>
Link: https://lore.kernel.org/r/20210429090325.60970-1-jbrunet@baylibre.com
drivers/clk/meson/g12a.c