perf/x86/amd: Add AMD branch sampling period adjustment
authorStephane Eranian <eranian@google.com>
Tue, 22 Mar 2022 22:15:10 +0000 (15:15 -0700)
committerPeter Zijlstra <peterz@infradead.org>
Tue, 5 Apr 2022 08:24:37 +0000 (10:24 +0200)
commitba2fe7500845a30fc845a72081999cf632051862
treeb6479f3c32d2e10a25b6d951478bba6c8d46c037
parent8910075d61a37e5b0d82e6c83ed9a0a31fe9ea08
perf/x86/amd: Add AMD branch sampling period adjustment

Add code to adjust the sampling event period when used with the Branch
Sampling feature (BRS). Given the depth of the BRS (16), the period is
reduced by that depth such that in the best case scenario, BRS saturates at
the desired sampling period. In practice, though, the processor may execute
more branches. Given a desired period P and a depth D, the kernel programs
the actual period at P - D. After P occurrences of the sampling event, the
counter overflows. It then may take X branches (skid) before the NMI is
caught and held by the hardware and BRS activates. Then, after D branches,
BRS saturates and the NMI is delivered.  With no skid, the effective period
would be (P - D) + D = P. In practice, however, it will likely be (P - D) +
X + D. There is no way to eliminate X or predict X.

Signed-off-by: Stephane Eranian <eranian@google.com>
Signed-off-by: Peter Zijlstra (Intel) <peterz@infradead.org>
Link: https://lore.kernel.org/r/20220322221517.2510440-7-eranian@google.com
arch/x86/events/core.c
arch/x86/events/perf_event.h