IB/hfi1: set_intr_bits uses incorrect source for register modification
authorMichael J. Ruhl <michael.j.ruhl@intel.com>
Mon, 10 Sep 2018 14:54:04 +0000 (07:54 -0700)
committerJason Gunthorpe <jgg@mellanox.com>
Tue, 11 Sep 2018 17:33:13 +0000 (11:33 -0600)
commitb53ae6bc7e397930ff20221d1a5976677e0dc85b
treea860c7319e42e2973ca6ce7eddffc12b3236c14a
parent2bf4b33f83dfe521c4c7c407b6b150aeec04d69c
IB/hfi1: set_intr_bits uses incorrect source for register modification

HFI IRQ enable bits are not being set correctly.  Send context error and
DC IRQs are not being enabled correctly.  In addition, send context error
IRQs are not being delivered.

Because of this, send context errors are not being handled correctly when
they occur.

When setting the IRQ bits, if an IRQ range is used, and the last bit is on
a register boundary (bit 63), the calculated index for the final register
modification is incorrect (index + 1 vs. index).

The incorrect index calculation causes incorrect IRQ bits to be set.  In
this case the send context error IRQ is NOT enabled.

Fix by using the 'last' value rather than the counted 'src' value to
determine the final index to use.  This satisfies all cases.

Fixes: a2f7bbdc2dba ("IB/hfi1: Rework the IRQ API to be more flexible")
Reviewed-by: Mike Marciniszyn <mike.marciniszyn@intel.com>
Reviewed-by: Dennis Dalessandro <dennis.dalessandro@intel.com>
Signed-off-by: Michael J. Ruhl <michael.j.ruhl@intel.com>
Signed-off-by: Dennis Dalessandro <dennis.dalessandro@intel.com>
Signed-off-by: Jason Gunthorpe <jgg@mellanox.com>
drivers/infiniband/hw/hfi1/chip.c