clk: meson: gxbb: Add VPU and VAPB clocks data
authorNeil Armstrong <narmstrong@baylibre.com>
Mon, 16 Oct 2017 15:34:45 +0000 (17:34 +0200)
committerNeil Armstrong <narmstrong@baylibre.com>
Fri, 20 Oct 2017 08:34:49 +0000 (10:34 +0200)
commit762a1f2098b2fd4f84ccdb62d5747fff1ad7f816
tree400339ef5f4434b0df3934d8a9c59c48b3515edc
parent4cf8f811c64ab570d40cb2f4bfc723750aec122f
clk: meson: gxbb: Add VPU and VAPB clocks data

The Amlogic Meson GX SoCs needs these two clocks to power up the
VPU power domain.

These two clocks are similar to the MALI clocks by having a glitch-free
mux and two similar clocks with gate, divider and muxes.

Acked-by: Jerome Brunet <jbrunet@baylibre.com>
[narmstrong: removed the CLK_IGNORE_UNUSED on muxes and dividers]
Signed-off-by: Neil Armstrong <narmstrong@baylibre.com>
drivers/clk/meson/gxbb.c