[CodeEmitter] Support instruction widths > 64 bits
authorJames Molloy <jmolloy@google.com>
Sun, 15 Sep 2019 08:35:08 +0000 (08:35 +0000)
committerJames Molloy <jmolloy@google.com>
Sun, 15 Sep 2019 08:35:08 +0000 (08:35 +0000)
commit60aadd19cbffc3793476a14d2e3529214119e2f5
treeceff07e917afe90d68b16293fd5e0ef0041fe956
parentc7d8cc48c139232ddaae67cb6a09061bcd79b7ab
[CodeEmitter] Support instruction widths > 64 bits

Some VLIW instruction sets are Very Long Indeed. Using uint64_t constricts the Inst encoding to 64 bits (naturally).

This change switches CodeEmitter to a mode that uses APInts when Inst's bitwidth is > 64 bits (NFC for existing targets).

When Inst.BitWidth > 64 the prototype changes to:

  void TargetMCCodeEmitter::getBinaryCodeForInstr(const MCInst &MI,
                                                  SmallVectorImpl<MCFixup> &Fixups,
                                                  APInt &Inst,
                                                  APInt &Scratch,
                                                  const MCSubtargetInfo &STI);

The Inst parameter returns the encoded instruction, the Scratch parameter is used internally for manipulating operands and is exposed so that the underlying storage can be reused between calls to getBinaryCodeForInstr. The goal is to elide any APInt constructions that we can.

Similarly the operand encoding prototype changes to:

  getMachineOpValue(const MCInst &MI, const MCOperand &MO, APInt &op, SmallVectorImpl<MCFixup> &Fixups, const MCSubtargetInfo &STI);

That is, the operand is passed by reference as APInt rather than returned as uint64_t.

To reiterate, this APInt mode is enabled only when Inst.BitWidth > 64, so this change is NFC for existing targets.

llvm-svn: 371928
llvm/test/TableGen/BigEncoder.td [new file with mode: 0644]
llvm/test/TableGen/RegisterEncoder.td
llvm/utils/TableGen/CodeEmitterGen.cpp