Merge patch series "RISC-V: Ensure Zicbom has a valid block size"
authorPalmer Dabbelt <palmer@rivosinc.com>
Fri, 9 Dec 2022 22:01:54 +0000 (14:01 -0800)
committerPalmer Dabbelt <palmer@rivosinc.com>
Sat, 10 Dec 2022 03:13:01 +0000 (19:13 -0800)
commit59a582ad13813375e3e091df51f876fdb8b3f119
tree81f6b720dd2ae73ad4052eb2493392766fc53b46
parent6ff8ca3f93d3cd2a77f051d2d971cf3638d39546
parent9daaca4a44d6f0741060e67c54a0175c035edb1f
Merge patch series "RISC-V: Ensure Zicbom has a valid block size"

Andrew Jones <ajones@ventanamicro.com> says:

When a DT puts zicbom in the isa string, but does not provide a block
size, ALT_CMO_OP() will attempt to do cache operations on address
zero since the start address will be ANDed with zero. We can't simply
BUG() in riscv_init_cbom_blocksize() when we fail to find a block
size because the failure will happen before logging works, leaving
users to scratch their heads as to why the boot hung. Instead, ensure
Zicbom is disabled and output an error which will hopefully alert
people that the DT needs to be fixed. While at it, add a check that
the block size is a power-of-2 too.

* b4-shazam-merge:
  RISC-V: Ensure Zicbom has a valid block size
  RISC-V: Introduce riscv_isa_extension_check
  RISC-V: Improve use of isa2hwcap[]

Link: https://lore.kernel.org/r/20221129143447.49714-1-ajones@ventanamicro.com
Signed-off-by: Palmer Dabbelt <palmer@rivosinc.com>
arch/riscv/include/asm/cacheflush.h
arch/riscv/mm/cacheflush.c