[mips] Add a pattern for 64-bit GPR variant of the `rdhwr` instruction
authorSimon Atanasyan <simon@atanasyan.com>
Tue, 11 Sep 2018 09:57:25 +0000 (09:57 +0000)
committerSimon Atanasyan <simon@atanasyan.com>
Tue, 11 Sep 2018 09:57:25 +0000 (09:57 +0000)
commit32d8d1bf04204ffb270c977bbb9e44b001bebbab
tree9133a95d967be42cb5e34e7d3f7472fe62be76d7
parentbf00f03f5660a5a6058550f1bdd2b48e1fd8284f
[mips] Add a pattern for 64-bit GPR variant of the `rdhwr` instruction

MIPS ISAs start to support third operand for the `rdhwr` instruction
starting from Revision 6. But LLVM generates assembler code with
three-operands version of this instruction on any MIPS64 ISA. The third
operand is always zero, so in case of direct code generation we get
correct code.

This patch fixes the bug by adding an instruction alias. The same alias
already exists for 32-bit ISA.

Ideally, we also need to reject three-operands version of the `rdhwr`
instruction in an assembler code if ISA revision is less than 6. That is
a task for a separate patch.

This fixes PR38861 (https://bugs.llvm.org/show_bug.cgi?id=38861)

Differential revision: https://reviews.llvm.org/D51773

llvm-svn: 341919
llvm/lib/Target/Mips/Mips64InstrInfo.td
llvm/test/CodeGen/Mips/tls.ll