mtd: m25p80: Fix 4 byte addressing mode for Micron devices.
authorElie De Brauwer <eliedebrauwer@gmail.com>
Tue, 17 Sep 2013 17:48:22 +0000 (19:48 +0200)
committerDavid Woodhouse <David.Woodhouse@intel.com>
Fri, 27 Sep 2013 10:56:22 +0000 (05:56 -0500)
commit2b468ef0e7959b703626b64c4d264ef822c9267a
tree7f8c4471558965162b2a8626f4fb288441462600
parent5cb1327172281cadb7ee8c5fa294d7ac8e09b8db
mtd: m25p80: Fix 4 byte addressing mode for Micron devices.

According to the datasheet for Micron n25q256a (N25Q256A13ESF40F) 4-byte
addressing mode should be entered as follows:

<quote>
To enter or exit the 4-byte address mode, the WRITE ENABLE command
must be executed to set the write enable latch bit to 1. (Note: The
WRITE ENABLE command must NOT be executed on the N25Q256A83ESF40x and
N25Q256A83E1240x devices.) S# must be driven LOW. The effect of the
command is immediate; after the command has been executed, the write
enable latch bit is cleared to 0.
</quote>

Micron's portable way to perform this for all types of Micron flash
is to first issue a write enable, then switch the addressing mode
followed by a write disable to avoid leaving the flash in a write-
able state.

Signed-off-by: Elie De Brauwer <eliedebrauwer@email.com>
[Brian: reworked a bit]
Signed-off-by: Brian Norris <computersforpeace@gmail.com>
Signed-off-by: David Woodhouse <David.Woodhouse@intel.com>
drivers/mtd/devices/m25p80.c