KVM: arm64: Avoid consuming a stale esr value when SError occur
authorJames Morse <james.morse@arm.com>
Thu, 27 Jan 2022 12:20:50 +0000 (12:20 +0000)
committerMarc Zyngier <maz@kernel.org>
Thu, 3 Feb 2022 09:20:05 +0000 (09:20 +0000)
commit1c71dbc8a179d99dd9bb7e7fc1888db613cf85de
treea56d2e0d1bfc507fb696b1c7502be15d30daed3a
parent26291c54e111ff6ba87a164d85d4a4e134b7315c
KVM: arm64: Avoid consuming a stale esr value when SError occur

When any exception other than an IRQ occurs, the CPU updates the ESR_EL2
register with the exception syndrome. An SError may also become pending,
and will be synchronised by KVM. KVM notes the exception type, and whether
an SError was synchronised in exit_code.

When an exception other than an IRQ occurs, fixup_guest_exit() updates
vcpu->arch.fault.esr_el2 from the hardware register. When an SError was
synchronised, the vcpu esr value is used to determine if the exception
was due to an HVC. If so, ELR_EL2 is moved back one instruction. This
is so that KVM can process the SError first, and re-execute the HVC if
the guest survives the SError.

But if an IRQ synchronises an SError, the vcpu's esr value is stale.
If the previous non-IRQ exception was an HVC, KVM will corrupt ELR_EL2,
causing an unrelated guest instruction to be executed twice.

Check ARM_EXCEPTION_CODE() before messing with ELR_EL2, IRQs don't
update this register so don't need to check.

Fixes: defe21f49bc9 ("KVM: arm64: Move PC rollback on SError to HYP")
Cc: stable@vger.kernel.org
Reported-by: Steven Price <steven.price@arm.com>
Signed-off-by: James Morse <james.morse@arm.com>
Signed-off-by: Marc Zyngier <maz@kernel.org>
Link: https://lore.kernel.org/r/20220127122052.1584324-3-james.morse@arm.com
arch/arm64/kvm/hyp/include/hyp/switch.h