kms_rotation_crc: Remove useless comments
[platform/upstream/intel-gpu-tools.git] / tests / pm_rps.c
index 7ae0438..c1156a5 100644 (file)
 #include <string.h>
 #include <unistd.h>
 #include <getopt.h>
+#include <fcntl.h>
+#include <signal.h>
+#include <errno.h>
+
 #include "drmtest.h"
+#include "intel_io.h"
+#include "intel_bufmgr.h"
+#include "intel_batchbuffer.h"
+#include "intel_chipset.h"
+#include "igt_debugfs.h"
+#include "ioctl_wrappers.h"
 
-static bool verbose = false;
+static int drm_fd;
 
 static const char sysfs_base_path[] = "/sys/class/drm/card%d/gt_%s_freq_mhz";
 enum {
@@ -100,113 +110,278 @@ static int do_writeval(FILE *filp, int val, int lerrno)
 #define writeval(filp, val) do_writeval(filp, val, 0)
 #define writeval_inval(filp, val) do_writeval(filp, val, EINVAL)
 
-static void setfreq(int val)
-{
-       if (val > readval(stuff[MAX].filp)) {
-               writeval(stuff[MAX].filp, val);
-               writeval(stuff[MIN].filp, val);
-       } else {
-               writeval(stuff[MIN].filp, val);
-               writeval(stuff[MAX].filp, val);
-       }
-}
-
 static void checkit(const int *freqs)
 {
-       igt_assert(freqs[MIN] <= freqs[MAX]);
-       igt_assert(freqs[CUR] <= freqs[MAX]);
-       igt_assert(freqs[MIN] <= freqs[CUR]);
-       igt_assert(freqs[RPn] <= freqs[MIN]);
-       igt_assert(freqs[MAX] <= freqs[RP0]);
-       igt_assert(freqs[RP1] <= freqs[RP0]);
-       igt_assert(freqs[RPn] <= freqs[RP1]);
+       igt_assert_cmpint(freqs[MIN], <=, freqs[MAX]);
+       igt_assert_cmpint(freqs[CUR], <=, freqs[MAX]);
+       igt_assert_cmpint(freqs[MIN], <=, freqs[CUR]);
+       igt_assert_cmpint(freqs[RPn], <=, freqs[MIN]);
+       igt_assert_cmpint(freqs[MAX], <=, freqs[RP0]);
+       igt_assert_cmpint(freqs[RP1], <=, freqs[RP0]);
+       igt_assert_cmpint(freqs[RPn], <=, freqs[RP1]);
        igt_assert(freqs[RP0] != 0);
        igt_assert(freqs[RP1] != 0);
 }
 
-static void dumpit(const int *freqs)
+static void matchit(const int *freqs1, const int *freqs2)
+{
+       igt_assert_cmpint(freqs1[CUR], ==, freqs2[CUR]);
+       igt_assert_cmpint(freqs1[MIN], ==, freqs2[MIN]);
+       igt_assert_cmpint(freqs1[MAX], ==, freqs2[MAX]);
+       igt_assert_cmpint(freqs1[RP0], ==, freqs2[RP0]);
+       igt_assert_cmpint(freqs1[RP1], ==, freqs2[RP1]);
+       igt_assert_cmpint(freqs1[RPn], ==, freqs2[RPn]);
+}
+
+static void dump(const int *freqs)
 {
        int i;
 
-       printf("gt freq (MHz):");
+       igt_debug("gt freq (MHz):");
        for (i = 0; i < NUMFREQ; i++)
-               printf("  %s=%d", stuff[i].name, freqs[i]);
+               igt_debug("  %s=%d", stuff[i].name, freqs[i]);
+
+       igt_debug("\n");
+}
 
-       printf("\n");
+enum load {
+       LOW,
+       HIGH
+};
+
+static struct load_helper {
+       int devid;
+       int has_ppgtt;
+       drm_intel_bufmgr *bufmgr;
+       struct intel_batchbuffer *batch;
+       drm_intel_bo *target_buffer;
+       enum load load;
+       bool exit;
+       struct igt_helper_process igt_proc;
+       drm_intel_bo *src, *dst;
+} lh;
+
+static void load_helper_signal_handler(int sig)
+{
+       if (sig == SIGUSR2)
+               lh.load = lh.load == LOW ? HIGH : LOW;
+       else
+               lh.exit = true;
+}
+
+static void emit_store_dword_imm(uint32_t val)
+{
+       int cmd;
+       struct intel_batchbuffer *batch = lh.batch;
+
+       cmd = MI_STORE_DWORD_IMM;
+       if (!lh.has_ppgtt)
+               cmd |= MI_MEM_VIRTUAL;
+
+       if (intel_gen(lh.devid) >= 8) {
+               BEGIN_BATCH(4);
+               OUT_BATCH(cmd);
+               OUT_RELOC(lh.target_buffer, I915_GEM_DOMAIN_INSTRUCTION,
+                         I915_GEM_DOMAIN_INSTRUCTION, 0);
+               OUT_BATCH(0);
+               OUT_BATCH(val);
+               ADVANCE_BATCH();
+       } else {
+               BEGIN_BATCH(4);
+               OUT_BATCH(cmd);
+               OUT_BATCH(0); /* reserved */
+               OUT_RELOC(lh.target_buffer, I915_GEM_DOMAIN_INSTRUCTION,
+                         I915_GEM_DOMAIN_INSTRUCTION, 0);
+               OUT_BATCH(val);
+               ADVANCE_BATCH();
+       }
+}
+
+#define LOAD_HELPER_PAUSE_USEC 500
+#define LOAD_HELPER_BO_SIZE (16*1024*1024)
+static void load_helper_set_load(enum load load)
+{
+       igt_assert(lh.igt_proc.running);
+
+       if (lh.load == load)
+               return;
+
+       lh.load = load;
+       kill(lh.igt_proc.pid, SIGUSR2);
+}
+
+static void load_helper_run(enum load load)
+{
+       /*
+        * FIXME fork helpers won't get cleaned up when started from within a
+        * subtest, so handle the case where it sticks around a bit too long.
+        */
+       if (lh.igt_proc.running) {
+               load_helper_set_load(load);
+               return;
+       }
+
+       lh.load = load;
+
+       igt_fork_helper(&lh.igt_proc) {
+               uint32_t val = 0;
+
+               signal(SIGUSR1, load_helper_signal_handler);
+               signal(SIGUSR2, load_helper_signal_handler);
+
+               while (!lh.exit) {
+                       if (lh.load == HIGH)
+                               intel_copy_bo(lh.batch, lh.dst, lh.src,
+                                             LOAD_HELPER_BO_SIZE);
+
+                       emit_store_dword_imm(val);
+                       intel_batchbuffer_flush_on_ring(lh.batch, 0);
+                       val++;
+
+                       /* Lower the load by pausing after every submitted
+                        * write. */
+                       if (lh.load == LOW)
+                               usleep(LOAD_HELPER_PAUSE_USEC);
+               }
+
+               /* Map buffer to stall for write completion */
+               drm_intel_bo_map(lh.target_buffer, 0);
+               drm_intel_bo_unmap(lh.target_buffer);
+
+               igt_debug("load helper sent %u dword writes\n", val);
+       }
+}
+
+static void load_helper_stop(void)
+{
+       kill(lh.igt_proc.pid, SIGUSR1);
+       igt_wait_helper(&lh.igt_proc);
+}
+
+static void load_helper_init(void)
+{
+       lh.devid = intel_get_drm_devid(drm_fd);
+       lh.has_ppgtt = gem_uses_aliasing_ppgtt(drm_fd);
+
+       /* MI_STORE_DATA can only use GTT address on gen4+/g33 and needs
+        * snoopable mem on pre-gen6. Hence load-helper only works on gen6+, but
+        * that's also all we care about for the rps testcase*/
+       igt_assert(intel_gen(lh.devid) >= 6);
+       lh.bufmgr = drm_intel_bufmgr_gem_init(drm_fd, 4096);
+       igt_assert(lh.bufmgr);
+
+       drm_intel_bufmgr_gem_enable_reuse(lh.bufmgr);
+
+       lh.batch = intel_batchbuffer_alloc(lh.bufmgr, lh.devid);
+       igt_assert(lh.batch);
+
+       lh.target_buffer = drm_intel_bo_alloc(lh.bufmgr, "target bo",
+                                             4096, 4096);
+       igt_assert(lh.target_buffer);
+
+       lh.dst = drm_intel_bo_alloc(lh.bufmgr, "dst bo",
+                                   LOAD_HELPER_BO_SIZE, 4096);
+       igt_assert(lh.dst);
+       lh.src = drm_intel_bo_alloc(lh.bufmgr, "src bo",
+                                   LOAD_HELPER_BO_SIZE, 4096);
+       igt_assert(lh.src);
+}
+
+static void load_helper_deinit(void)
+{
+       if (lh.igt_proc.running)
+               load_helper_stop();
+
+       if (lh.target_buffer)
+               drm_intel_bo_unreference(lh.target_buffer);
+       if (lh.src)
+               drm_intel_bo_unreference(lh.src);
+       if (lh.dst)
+               drm_intel_bo_unreference(lh.dst);
+
+       if (lh.batch)
+               intel_batchbuffer_free(lh.batch);
+
+       if (lh.bufmgr)
+               drm_intel_bufmgr_destroy(lh.bufmgr);
 }
-#define dump(x) if (verbose) dumpit(x)
-#define log(...) if (verbose) printf(__VA_ARGS__)
 
 static void min_max_config(void (*check)(void))
 {
        int fmid = (origfreqs[RPn] + origfreqs[RP0]) / 2;
 
-       log("\nCheck original min and max...\n");
+       /* hw (and so kernel) currently rounds to 50 MHz ... */
+       fmid = fmid / 50 * 50;
+
+       igt_debug("\nCheck original min and max...\n");
        check();
 
-       log("\nSet min=RPn and max=RP0...\n");
+       igt_debug("\nSet min=RPn and max=RP0...\n");
        writeval(stuff[MIN].filp, origfreqs[RPn]);
        writeval(stuff[MAX].filp, origfreqs[RP0]);
        check();
 
-       log("\nIncrease min to midpoint...\n");
+       igt_debug("\nIncrease min to midpoint...\n");
        writeval(stuff[MIN].filp, fmid);
        check();
 
-       log("\nIncrease min to RP0...\n");
+       igt_debug("\nIncrease min to RP0...\n");
        writeval(stuff[MIN].filp, origfreqs[RP0]);
        check();
 
-       log("\nIncrease min above RP0 (invalid)...\n");
+       igt_debug("\nIncrease min above RP0 (invalid)...\n");
        writeval_inval(stuff[MIN].filp, origfreqs[RP0] + 1000);
        check();
 
-       log("\nDecrease max to RPn (invalid)...\n");
+       igt_debug("\nDecrease max to RPn (invalid)...\n");
        writeval_inval(stuff[MAX].filp, origfreqs[RPn]);
        check();
 
-       log("\nDecrease min to midpoint...\n");
+       igt_debug("\nDecrease min to midpoint...\n");
        writeval(stuff[MIN].filp, fmid);
        check();
 
-       log("\nDecrease min to RPn...\n");
+       igt_debug("\nDecrease min to RPn...\n");
        writeval(stuff[MIN].filp, origfreqs[RPn]);
        check();
 
-       log("\nDecrease min below RPn (invalid)...\n");
+       igt_debug("\nDecrease min below RPn (invalid)...\n");
        writeval_inval(stuff[MIN].filp, 0);
        check();
 
-       log("\nDecrease max to midpoint...\n");
+       igt_debug("\nDecrease max to midpoint...\n");
        writeval(stuff[MAX].filp, fmid);
        check();
 
-       log("\nDecrease max to RPn...\n");
+       igt_debug("\nDecrease max to RPn...\n");
        writeval(stuff[MAX].filp, origfreqs[RPn]);
        check();
 
-       log("\nDecrease max below RPn (invalid)...\n");
+       igt_debug("\nDecrease max below RPn (invalid)...\n");
        writeval_inval(stuff[MAX].filp, 0);
        check();
 
-       log("\nIncrease min to RP0 (invalid)...\n");
+       igt_debug("\nIncrease min to RP0 (invalid)...\n");
        writeval_inval(stuff[MIN].filp, origfreqs[RP0]);
        check();
 
-       log("\nIncrease max to midpoint...\n");
+       igt_debug("\nIncrease max to midpoint...\n");
        writeval(stuff[MAX].filp, fmid);
        check();
 
-       log("\nIncrease max to RP0...\n");
+       igt_debug("\nIncrease max to RP0...\n");
        writeval(stuff[MAX].filp, origfreqs[RP0]);
        check();
 
-       log("\nIncrease max above RP0 (invalid)...\n");
+       igt_debug("\nIncrease max above RP0 (invalid)...\n");
        writeval_inval(stuff[MAX].filp, origfreqs[RP0] + 1000);
        check();
+
+       writeval(stuff[MIN].filp, origfreqs[MIN]);
+       writeval(stuff[MAX].filp, origfreqs[MAX]);
 }
 
-static void idle_check(void)
+static void basic_check(void)
 {
        int freqs[NUMFREQ];
 
@@ -215,6 +390,144 @@ static void idle_check(void)
        checkit(freqs);
 }
 
+#define IDLE_WAIT_TIMESTEP_MSEC 100
+#define IDLE_WAIT_TIMEOUT_MSEC 10000
+static void idle_check(void)
+{
+       int freqs[NUMFREQ];
+       int wait = 0;
+
+       /* Monitor frequencies until cur settles down to min, which should
+        * happen within the allotted time */
+       do {
+               read_freqs(freqs);
+               dump(freqs);
+               checkit(freqs);
+               if (freqs[CUR] == freqs[MIN])
+                       break;
+               usleep(1000 * IDLE_WAIT_TIMESTEP_MSEC);
+               wait += IDLE_WAIT_TIMESTEP_MSEC;
+       } while (wait < IDLE_WAIT_TIMEOUT_MSEC);
+
+       igt_assert_cmpint(freqs[CUR], ==, freqs[MIN]);
+       igt_debug("Required %d msec to reach cur=min\n", wait);
+}
+
+#define LOADED_WAIT_TIMESTEP_MSEC 100
+#define LOADED_WAIT_TIMEOUT_MSEC 3000
+static void loaded_check(void)
+{
+       int freqs[NUMFREQ];
+       int wait = 0;
+
+       /* Monitor frequencies until cur increases to max, which should
+        * happen within the allotted time */
+       do {
+               read_freqs(freqs);
+               dump(freqs);
+               checkit(freqs);
+               if (freqs[CUR] == freqs[MAX])
+                       break;
+               usleep(1000 * LOADED_WAIT_TIMESTEP_MSEC);
+               wait += LOADED_WAIT_TIMESTEP_MSEC;
+       } while (wait < LOADED_WAIT_TIMEOUT_MSEC);
+
+       igt_assert_cmpint(freqs[CUR], ==, freqs[MAX]);
+       igt_debug("Required %d msec to reach cur=max\n", wait);
+}
+
+#define STABILIZE_WAIT_TIMESTEP_MSEC 100
+#define STABILIZE_WAIT_TIMEOUT_MSEC 10000
+static void stabilize_check(int *freqs)
+{
+       int wait = 0;
+
+       do {
+               read_freqs(freqs);
+               dump(freqs);
+               usleep(1000 * STABILIZE_WAIT_TIMESTEP_MSEC);
+               wait += STABILIZE_WAIT_TIMESTEP_MSEC;
+       } while (wait < STABILIZE_WAIT_TIMEOUT_MSEC);
+
+       igt_debug("Waited %d msec to stabilize cur\n", wait);
+}
+
+static void reset(void)
+{
+       int pre_freqs[NUMFREQ];
+       int post_freqs[NUMFREQ];
+
+       /*
+        * quiescent_gpu upsets the gpu and makes it get pegged to max somehow.
+        * Don't ask.
+        */
+       sleep(10);
+
+       igt_debug("Apply low load...\n");
+       load_helper_run(LOW);
+       stabilize_check(pre_freqs);
+
+       igt_debug("Stop rings...\n");
+       igt_set_stop_rings(STOP_RING_DEFAULTS);
+       while (igt_get_stop_rings())
+               usleep(1000 * 100);
+       igt_debug("Ring stop cleared\n");
+
+       igt_debug("Apply high load...\n");
+       load_helper_set_load(HIGH);
+       loaded_check();
+
+       igt_debug("Apply low load...\n");
+       load_helper_set_load(LOW);
+       stabilize_check(post_freqs);
+       matchit(pre_freqs, post_freqs);
+
+       igt_debug("Apply high load...\n");
+       load_helper_set_load(HIGH);
+       loaded_check();
+
+       igt_debug("Removing load...\n");
+       load_helper_stop();
+       idle_check();
+}
+
+static void blocking(void)
+{
+       int pre_freqs[NUMFREQ];
+       int post_freqs[NUMFREQ];
+
+       int fd = drm_open_any();
+       igt_assert(fd >= 0);
+
+       /*
+        * quiescent_gpu upsets the gpu and makes it get pegged to max somehow.
+        * Don't ask.
+        */
+       sleep(10);
+
+       igt_debug("Apply low load...\n");
+       load_helper_run(LOW);
+       stabilize_check(pre_freqs);
+       load_helper_stop();
+
+       sleep(5);
+
+       igt_debug("Kick gpu hard ...\n");
+       /* This relies on the blocking waits in quiescent_gpu and the kernel
+        * boost logic to ramp the gpu to full load. */
+       gem_quiescent_gpu(fd);
+       gem_quiescent_gpu(fd);
+
+       igt_debug("Apply low load again...\n");
+       load_helper_run(LOW);
+       stabilize_check(post_freqs);
+       load_helper_stop();
+       matchit(pre_freqs, post_freqs);
+
+       igt_debug("Removing load...\n");
+       idle_check();
+}
+
 static void pm_rps_exit_handler(int sig)
 {
        if (origfreqs[MIN] > readval(stuff[MAX].filp)) {
@@ -224,52 +537,22 @@ static void pm_rps_exit_handler(int sig)
                writeval(stuff[MIN].filp, origfreqs[MIN]);
                writeval(stuff[MAX].filp, origfreqs[MAX]);
        }
-}
 
-static int opt_handler(int opt, int opt_index)
-{
-       switch (opt) {
-       case 'v':
-               verbose = true;
-               break;
-       default:
-               assert(0);
-       }
-
-       return 0;
+       load_helper_deinit();
+       close(drm_fd);
 }
 
-/* Mod of igt_subtest_init that adds our extra options */
-static void subtest_init(int argc, char **argv)
+igt_main
 {
-       struct option long_opts[] = {
-               {"verbose", 0, 0, 'v'}
-       };
-       const char *help_str = "  -v, --verbose";
-       int ret;
-
-       ret = igt_subtest_init_parse_opts(argc, argv, "v", long_opts,
-                                         help_str, opt_handler);
-
-       if (ret < 0)
-               /* exit with no error for -h/--help */
-               exit(ret == -1 ? 0 : ret);
-}
-
-int main(int argc, char **argv)
-{
-       subtest_init(argc, argv);
-
        igt_skip_on_simulation();
 
        igt_fixture {
                const int device = drm_get_card();
                struct junk *junk = stuff;
-               int fd, ret;
+               int ret;
 
                /* Use drm_open_any to verify device existence */
-               fd = drm_open_any();
-               close(fd);
+               drm_fd = drm_open_any();
 
                do {
                        int val = -1;
@@ -288,10 +571,25 @@ int main(int argc, char **argv)
                read_freqs(origfreqs);
 
                igt_install_exit_handler(pm_rps_exit_handler);
+
+               load_helper_init();
        }
 
-       igt_subtest("min-max-config-at-idle")
+       igt_subtest("basic-api")
+               min_max_config(basic_check);
+
+       igt_subtest("min-max-config-idle")
                min_max_config(idle_check);
 
-       igt_exit();
+       igt_subtest("min-max-config-loaded") {
+               load_helper_run(HIGH);
+               min_max_config(loaded_check);
+               load_helper_stop();
+       }
+
+       igt_subtest("reset")
+               reset();
+
+       igt_subtest("blocking")
+               blocking();
 }