Merge branch 'master' of ../work into next
[platform/kernel/u-boot.git] / board / mpl / mip405 / mip405.c
index 8bab47c..af3a98a 100644 (file)
 #include <common.h>
 #include "mip405.h"
 #include <asm/processor.h>
-#include <405gp_i2c.h>
+#include <4xx_i2c.h>
 #include <miiphy.h>
 #include "../common/common_util.h"
+#include <stdio_dev.h>
 #include <i2c.h>
-extern block_dev_desc_t * scsi_get_dev(int dev);
-extern block_dev_desc_t * ide_get_dev(int dev);
+#include <rtc.h>
 
-#undef SDRAM_DEBUG
+DECLARE_GLOBAL_DATA_PTR;
 
+#undef SDRAM_DEBUG
+#define ENABLE_ECC /* for ecc boards */
 #define FALSE           0
 #define TRUE            1
 
@@ -88,12 +90,12 @@ extern ldiv_t ldiv (long int __numer, long int __denom);
 #endif
 
 
-#define PLD_PART_REG           PER_PLD_ADDR + 0
-#define PLD_VERS_REG           PER_PLD_ADDR + 1
-#define PLD_BOARD_CFG_REG      PER_PLD_ADDR + 2
-#define PLD_IRQ_REG            PER_PLD_ADDR + 3
-#define PLD_COM_MODE_REG       PER_PLD_ADDR + 4
-#define PLD_EXT_CONF_REG       PER_PLD_ADDR + 5
+#define PLD_PART_REG           PER_PLD_ADDR + 0
+#define PLD_VERS_REG           PER_PLD_ADDR + 1
+#define PLD_BOARD_CFG_REG      PER_PLD_ADDR + 2
+#define PLD_IRQ_REG            PER_PLD_ADDR + 3
+#define PLD_COM_MODE_REG       PER_PLD_ADDR + 4
+#define PLD_EXT_CONF_REG       PER_PLD_ADDR + 5
 
 #define MEGA_BYTE (1024*1024)
 
@@ -108,26 +110,73 @@ typedef struct {
        unsigned char sz;               /* log binary => Size = (4MByte<<sz) 5 = 128, 4 = 64, 3 = 32, 2 = 16, 1=8 */
        unsigned char ecc;              /* if true, ecc is enabled */
 } sdram_t;
-
+#if defined(CONFIG_MIP405T)
+const sdram_t sdram_table[] = {
+       { 0x0F, /* MIP405T Rev A, 64MByte -1 Board */
+               3,      /* Case Latenty = 3 */
+               3,      /* trp 20ns / 7.5 ns datain[27] */
+               3,      /* trcd 20ns /7.5 ns (datain[29]) */
+               6,      /* tras 44ns /7.5 ns  (datain[30]) */
+               4,      /* tcpt 44 - 20ns = 24ns */
+               2,      /* Address Mode = 2 (12x9x4) */
+               3,      /* size value (32MByte) */
+               0},     /* ECC disabled */
+       { 0xff, /* terminator */
+         0xff,
+         0xff,
+         0xff,
+         0xff,
+         0xff,
+         0xff,
+         0xff }
+};
+#else
 const sdram_t sdram_table[] = {
        { 0x0f, /* Rev A, 128MByte -1 Board */
                3,      /* Case Latenty = 3 */
                3,      /* trp 20ns / 7.5 ns datain[27] */
-               3,      /* trcd 20ns /7.5 ns (datain[29]) */
-               6,  /* tras 44ns /7.5 ns  (datain[30]) */
+               3,      /* trcd 20ns /7.5 ns (datain[29]) */
+               6,      /* tras 44ns /7.5 ns  (datain[30]) */
                4,      /* tcpt 44 - 20ns = 24ns */
-               3,      /* Address Mode = 3 */
+               3,      /* Address Mode = 3 */
                5,      /* size value */
                1},     /* ECC enabled */
        { 0x07, /* Rev A, 64MByte -2 Board */
                3,      /* Case Latenty = 3 */
                3,      /* trp 20ns / 7.5 ns datain[27] */
-               3,      /* trcd 20ns /7.5 ns (datain[29]) */
-               6,  /* tras 44ns /7.5 ns  (datain[30]) */
+               3,      /* trcd 20ns /7.5 ns (datain[29]) */
+               6,      /* tras 44ns /7.5 ns  (datain[30]) */
                4,      /* tcpt 44 - 20ns = 24ns */
-               2,      /* Address Mode = 2 */
+               2,      /* Address Mode = 2 */
                4,      /* size value */
                1},     /* ECC enabled */
+       { 0x03, /* Rev A, 128MByte -4 Board */
+               3,      /* Case Latenty = 3 */
+               3,      /* trp 20ns / 7.5 ns datain[27] */
+               3,      /* trcd 20ns /7.5 ns (datain[29]) */
+               6,      /* tras 44ns /7.5 ns  (datain[30]) */
+               4,      /* tcpt 44 - 20ns = 24ns */
+               3,      /* Address Mode = 3 */
+               5,      /* size value */
+               1},     /* ECC enabled */
+       { 0x1f, /* Rev B, 128MByte -3 Board */
+               3,      /* Case Latenty = 3 */
+               3,      /* trp 20ns / 7.5 ns datain[27] */
+               3,      /* trcd 20ns /7.5 ns (datain[29]) */
+               6,      /* tras 44ns /7.5 ns  (datain[30]) */
+               4,      /* tcpt 44 - 20ns = 24ns */
+               3,      /* Address Mode = 3 */
+               5,      /* size value */
+               1},     /* ECC enabled */
+       { 0x2f, /* Rev C, 128MByte -3 Board */
+               3,      /* Case Latenty = 3 */
+               3,      /* trp 20ns / 7.5 ns datain[27] */
+               3,      /* trcd 20ns /7.5 ns (datain[29]) */
+               6,      /* tras 44ns /7.5 ns  (datain[30]) */
+               4,      /* tcpt 44 - 20ns = 24ns */
+               3,      /* Address Mode = 3 */
+               5,      /* size value */
+               1},     /* ECC enabled */
        { 0xff, /* terminator */
          0xff,
          0xff,
@@ -137,12 +186,10 @@ const sdram_t sdram_table[] = {
          0xff,
          0xff }
 };
-
+#endif /*CONFIG_MIP405T */
 void SDRAM_err (const char *s)
 {
 #ifndef SDRAM_DEBUG
-       DECLARE_GLOBAL_DATA_PTR;
-
        (void) get_clocks ();
        gd->baudrate = 9600;
        serial_init ();
@@ -193,8 +240,6 @@ void write_4hex (unsigned long val)
 
 int init_sdram (void)
 {
-       DECLARE_GLOBAL_DATA_PTR;
-
        unsigned long   tmp, baseaddr;
        unsigned short  i;
        unsigned char   trp_clocks,
@@ -204,62 +249,71 @@ int init_sdram (void)
                        tctp_clocks;
        unsigned char   cal_val;
        unsigned char   bc;
-       unsigned long   pbcr, sdram_tim, sdram_bank;
-       unsigned long   *p;
+       unsigned long   sdram_tim, sdram_bank;
 
-       i2c_init (CFG_I2C_SPEED, CFG_I2C_SLAVE);
+       /*i2c_init (CONFIG_SYS_I2C_SPEED, CONFIG_SYS_I2C_SLAVE);*/
        (void) get_clocks ();
        gd->baudrate = 9600;
        serial_init ();
-       serial_puts ("\nInitializing SDRAM, Please stand by");
-       mtdcr (ebccfga, pb0cr);         /* get cs0 config reg */
-       pbcr = mfdcr (ebccfgd);
-       if ((pbcr & 0x00002000) == 0) {
-               /* MPS Boot, set up the flash */
-               mtdcr (ebccfga, pb1ap);
-               mtdcr (ebccfgd, FLASH_AP);
-               mtdcr (ebccfga, pb1cr);
-               mtdcr (ebccfgd, FLASH_CR);
-       } else {
-               /* Flash boot, set up the MPS */
-               mtdcr (ebccfga, pb1ap);
-               mtdcr (ebccfgd, MPS_AP);
-               mtdcr (ebccfga, pb1cr);
-               mtdcr (ebccfgd, MPS_CR);
-       }
-       /* set up UART0 (CS2) and UART1 (CS3) */
-       mtdcr (ebccfga, pb2ap);
-       mtdcr (ebccfgd, UART0_AP);
-       mtdcr (ebccfga, pb2cr);
-       mtdcr (ebccfgd, UART0_CR);
-       mtdcr (ebccfga, pb3ap);
-       mtdcr (ebccfgd, UART1_AP);
-       mtdcr (ebccfga, pb3cr);
-       mtdcr (ebccfgd, UART1_CR);
-
        /* set up the pld */
-       mtdcr (ebccfga, pb7ap);
-       mtdcr (ebccfgd, PLD_AP);
-       mtdcr (ebccfga, pb7cr);
-       mtdcr (ebccfgd, PLD_CR);
-       /* set up the board rev reg */
-       mtdcr (ebccfga, pb5ap);
-       mtdcr (ebccfgd, BOARD_AP);
-       mtdcr (ebccfga, pb5cr);
-       mtdcr (ebccfgd, BOARD_CR);
-
-
+       mtdcr (EBC0_CFGADDR, PB7AP);
+       mtdcr (EBC0_CFGDATA, PLD_AP);
+       mtdcr (EBC0_CFGADDR, PB7CR);
+       mtdcr (EBC0_CFGDATA, PLD_CR);
+       /* THIS IS OBSOLETE */
+       /* set up the board rev reg*/
+       mtdcr (EBC0_CFGADDR, PB5AP);
+       mtdcr (EBC0_CFGDATA, BOARD_AP);
+       mtdcr (EBC0_CFGADDR, PB5CR);
+       mtdcr (EBC0_CFGDATA, BOARD_CR);
 #ifdef SDRAM_DEBUG
-       out8 (PER_BOARD_ADDR, 0);
-       bc = in8 (PER_BOARD_ADDR);
-       serial_puts ("\nBoard Rev: ");
+       /* get all informations from PLD */
+       serial_puts ("\nPLD Part  0x");
+       bc = in8 (PLD_PART_REG);
        write_hex (bc);
-       serial_puts (" (PLD=");
+       serial_puts ("\nPLD Vers  0x");
+       bc = in8 (PLD_VERS_REG);
+       write_hex (bc);
+       serial_puts ("\nBoard Rev 0x");
        bc = in8 (PLD_BOARD_CFG_REG);
        write_hex (bc);
-       serial_puts (")\n");
+       serial_puts ("\n");
 #endif
-       bc = get_board_revcfg ();
+       /* check board */
+       bc = in8 (PLD_PART_REG);
+#if defined(CONFIG_MIP405T)
+       if((bc & 0x80)==0)
+               SDRAM_err ("U-Boot configured for a MIP405T not for a MIP405!!!\n");
+#else
+       if((bc & 0x80)==0x80)
+               SDRAM_err ("U-Boot configured for a MIP405 not for a MIP405T!!!\n");
+#endif
+       /* set-up the chipselect machine */
+       mtdcr (EBC0_CFGADDR, PB0CR);            /* get cs0 config reg */
+       tmp = mfdcr (EBC0_CFGDATA);
+       if ((tmp & 0x00002000) == 0) {
+               /* MPS Boot, set up the flash */
+               mtdcr (EBC0_CFGADDR, PB1AP);
+               mtdcr (EBC0_CFGDATA, FLASH_AP);
+               mtdcr (EBC0_CFGADDR, PB1CR);
+               mtdcr (EBC0_CFGDATA, FLASH_CR);
+       } else {
+               /* Flash boot, set up the MPS */
+               mtdcr (EBC0_CFGADDR, PB1AP);
+               mtdcr (EBC0_CFGDATA, MPS_AP);
+               mtdcr (EBC0_CFGADDR, PB1CR);
+               mtdcr (EBC0_CFGDATA, MPS_CR);
+       }
+       /* set up UART0 (CS2) and UART1 (CS3) */
+       mtdcr (EBC0_CFGADDR, PB2AP);
+       mtdcr (EBC0_CFGDATA, UART0_AP);
+       mtdcr (EBC0_CFGADDR, PB2CR);
+       mtdcr (EBC0_CFGDATA, UART0_CR);
+       mtdcr (EBC0_CFGADDR, PB3AP);
+       mtdcr (EBC0_CFGDATA, UART1_AP);
+       mtdcr (EBC0_CFGADDR, PB3CR);
+       mtdcr (EBC0_CFGDATA, UART1_CR);
+       bc = in8 (PLD_BOARD_CFG_REG);
 #ifdef SDRAM_DEBUG
        serial_puts ("\nstart SDRAM Setup\n");
        serial_puts ("\nBoard Rev: ");
@@ -267,7 +321,7 @@ int init_sdram (void)
        serial_puts ("\n");
 #endif
        i = 0;
-       baseaddr = CFG_SDRAM_BASE;
+       baseaddr = CONFIG_SYS_SDRAM_BASE;
        while (sdram_table[i].sz != 0xff) {
                if (sdram_table[i].boardtype == bc)
                        break;
@@ -280,6 +334,11 @@ int init_sdram (void)
        write_hex (i);
        serial_puts (" \n");
 #endif
+       /* since the ECC initialisation needs some time,
+        * we show that we're alive
+        */
+       if (sdram_table[i].ecc)
+               serial_puts ("\nInitializing SDRAM, Please stand by");
        cal_val = sdram_table[i].cal - 1;       /* Cas Latency */
        trp_clocks = sdram_table[i].trp;        /* 20ns / 7.5 ns datain[27] */
        trcd_clocks = sdram_table[i].trcd;      /* 20ns /7.5 ns (datain[29]) */
@@ -289,8 +348,8 @@ int init_sdram (void)
        /* trc_clocks is sum of trp_clocks + tras_clocks */
        trc_clocks = trp_clocks + tras_clocks;
        /* get SDRAM timing register */
-       mtdcr (memcfga, mem_sdtr1);
-       sdram_tim = mfdcr (memcfgd) & ~0x018FC01F;
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_TR);
+       sdram_tim = mfdcr (SDRAM0_CFGDATA) & ~0x018FC01F;
        /* insert CASL value */
        sdram_tim |= ((unsigned long) (cal_val)) << 23;
        /* insert PTA value */
@@ -310,8 +369,8 @@ int init_sdram (void)
        /* insert SZ value; */
        tmp |= ((unsigned long) sdram_table[i].sz << 17);
        /* get SDRAM bank 0 register */
-       mtdcr (memcfga, mem_mb0cf);
-       sdram_bank = mfdcr (memcfgd) & ~0xFFCEE001;
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B0CR);
+       sdram_bank = mfdcr (SDRAM0_CFGDATA) & ~0xFFCEE001;
        sdram_bank |= (baseaddr | tmp | 0x01);
 
 #ifdef SDRAM_DEBUG
@@ -321,8 +380,8 @@ int init_sdram (void)
 #endif
 
        /* write SDRAM timing register */
-       mtdcr (memcfga, mem_sdtr1);
-       mtdcr (memcfgd, sdram_tim);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_TR);
+       mtdcr (SDRAM0_CFGDATA, sdram_tim);
 
 #ifdef SDRAM_DEBUG
        serial_puts ("mb0cf: ");
@@ -331,43 +390,44 @@ int init_sdram (void)
 #endif
 
        /* write SDRAM bank 0 register */
-       mtdcr (memcfga, mem_mb0cf);
-       mtdcr (memcfgd, sdram_bank);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B0CR);
+       mtdcr (SDRAM0_CFGDATA, sdram_bank);
 
        if (get_bus_freq (tmp) > 110000000) {   /* > 110MHz */
                /* get SDRAM refresh interval register */
-               mtdcr (memcfga, mem_rtr);
-               tmp = mfdcr (memcfgd) & ~0x3FF80000;
+               mtdcr (SDRAM0_CFGADDR, SDRAM0_RTR);
+               tmp = mfdcr (SDRAM0_CFGDATA) & ~0x3FF80000;
                tmp |= 0x07F00000;
        } else {
                /* get SDRAM refresh interval register */
-               mtdcr (memcfga, mem_rtr);
-               tmp = mfdcr (memcfgd) & ~0x3FF80000;
+               mtdcr (SDRAM0_CFGADDR, SDRAM0_RTR);
+               tmp = mfdcr (SDRAM0_CFGDATA) & ~0x3FF80000;
                tmp |= 0x05F00000;
        }
        /* write SDRAM refresh interval register */
-       mtdcr (memcfga, mem_rtr);
-       mtdcr (memcfgd, tmp);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_RTR);
+       mtdcr (SDRAM0_CFGDATA, tmp);
        /* enable ECC if used */
-#if 1
+#if defined(ENABLE_ECC) && !defined(CONFIG_BOOT_PCI)
        if (sdram_table[i].ecc) {
                /* disable checking for all banks */
+               unsigned long   *p;
 #ifdef SDRAM_DEBUG
                serial_puts ("disable ECC.. ");
 #endif
-               mtdcr (memcfga, mem_ecccf);
-               tmp = mfdcr (memcfgd);
+               mtdcr (SDRAM0_CFGADDR, SDRAM0_ECCCFG);
+               tmp = mfdcr (SDRAM0_CFGDATA);
                tmp &= 0xff0fffff;              /* disable all banks */
-               mtdcr (memcfga, mem_ecccf);
+               mtdcr (SDRAM0_CFGADDR, SDRAM0_ECCCFG);
                /* set up SDRAM Controller with ECC enabled */
 #ifdef SDRAM_DEBUG
                serial_puts ("setup SDRAM Controller.. ");
 #endif
-               mtdcr (memcfgd, tmp);
-               mtdcr (memcfga, mem_mcopt1);
-               tmp = (mfdcr (memcfgd) & ~0xFFE00000) | 0x90800000;
-               mtdcr (memcfga, mem_mcopt1);
-               mtdcr (memcfgd, tmp);
+               mtdcr (SDRAM0_CFGDATA, tmp);
+               mtdcr (SDRAM0_CFGADDR, SDRAM0_CFG);
+               tmp = (mfdcr (SDRAM0_CFGDATA) & ~0xFFE00000) | 0x90800000;
+               mtdcr (SDRAM0_CFGADDR, SDRAM0_CFG);
+               mtdcr (SDRAM0_CFGDATA, tmp);
                udelay (600);
 #ifdef SDRAM_DEBUG
                serial_puts ("fill the memory..\n");
@@ -380,8 +440,6 @@ int init_sdram (void)
                        *p++ = 0L;
                        if (!((unsigned long) p % 0x00800000))  /* every 8MByte */
                                serial_puts (".");
-
-
                }
                /* enable bank 0 */
                serial_puts (".");
@@ -389,26 +447,26 @@ int init_sdram (void)
                serial_puts ("enable ECC\n");
 #endif
                udelay (400);
-               mtdcr (memcfga, mem_ecccf);
-               tmp = mfdcr (memcfgd);
+               mtdcr (SDRAM0_CFGADDR, SDRAM0_ECCCFG);
+               tmp = mfdcr (SDRAM0_CFGDATA);
                tmp |= 0x00800000;              /* enable bank 0 */
-               mtdcr (memcfgd, tmp);
+               mtdcr (SDRAM0_CFGDATA, tmp);
                udelay (400);
        } else
 #endif
        {
                /* enable SDRAM controller with no ECC, 32-bit SDRAM width, 16 byte burst */
-               mtdcr (memcfga, mem_mcopt1);
-               tmp = (mfdcr (memcfgd) & ~0xFFE00000) | 0x80C00000;
-               mtdcr (memcfga, mem_mcopt1);
-               mtdcr (memcfgd, tmp);
+               mtdcr (SDRAM0_CFGADDR, SDRAM0_CFG);
+               tmp = (mfdcr (SDRAM0_CFGDATA) & ~0xFFE00000) | 0x80C00000;
+               mtdcr (SDRAM0_CFGADDR, SDRAM0_CFG);
+               mtdcr (SDRAM0_CFGDATA, tmp);
                udelay (400);
        }
        serial_puts ("\n");
        return (0);
 }
 
-int board_pre_init (void)
+int board_early_init_f (void)
 {
        init_sdram ();
 
@@ -431,13 +489,13 @@ int board_pre_init (void)
    |       caused the interrupt.
    |
    +-------------------------------------------------------------------------*/
-       mtdcr (uicsr, 0xFFFFFFFF);      /* clear all ints */
-       mtdcr (uicer, 0x00000000);      /* disable all ints */
-       mtdcr (uiccr, 0x00000000);      /* set all to be non-critical (for now) */
-       mtdcr (uicpr, 0xFFFFFF80);      /* set int polarities */
-       mtdcr (uictr, 0x10000000);      /* set int trigger levels */
-       mtdcr (uicvcr, 0x00000001);     /* set vect base=0,INT0 highest priority */
-       mtdcr (uicsr, 0xFFFFFFFF);      /* clear all ints */
+       mtdcr (UIC0SR, 0xFFFFFFFF);     /* clear all ints */
+       mtdcr (UIC0ER, 0x00000000);     /* disable all ints */
+       mtdcr (UIC0CR, 0x00000000);     /* set all to be non-critical (for now) */
+       mtdcr (UIC0PR, 0xFFFFFF80);     /* set int polarities */
+       mtdcr (UIC0TR, 0x10000000);     /* set int trigger levels */
+       mtdcr (UIC0VCR, 0x00000001);    /* set vect base=0,INT0 highest priority */
+       mtdcr (UIC0SR, 0xFFFFFFFF);     /* clear all ints */
        return 0;
 }
 
@@ -459,7 +517,6 @@ unsigned short get_pld_parvers (void)
 }
 
 
-
 void user_led0 (unsigned char on)
 {
        if (on)
@@ -483,44 +540,70 @@ void ide_set_reset (int idereset)
 
 /* ------------------------------------------------------------------------- */
 
+void get_pcbrev_var(unsigned char *pcbrev, unsigned char *var)
+{
+#if !defined(CONFIG_MIP405T)
+       unsigned char bc,rc,tmp;
+       int i;
+
+       bc = in8 (PLD_BOARD_CFG_REG);
+       tmp = ~bc;
+       tmp &= 0xf;
+       rc = 0;
+       for (i = 0; i < 4; i++) {
+               rc <<= 1;
+               rc += (tmp & 0x1);
+               tmp >>= 1;
+       }
+       rc++;
+       if((  (((bc>>4) & 0xf)==0x2) /* Rev C PCB or */
+          || (((bc>>4) & 0xf)==0x1)) /* Rev B PCB with */
+               && (rc==0x1))     /* Population Option 1 is a -3 */
+               rc=3;
+       *pcbrev=(bc >> 4) & 0xf;
+       *var=rc;
+#else
+       unsigned char bc;
+       bc = in8 (PLD_BOARD_CFG_REG);
+       *pcbrev=(bc >> 4) & 0xf;
+       *var=16-(bc & 0xf);
+#endif
+}
+
 /*
  * Check Board Identity:
  */
+/* serial String: "MIP405_1000" OR "MIP405T_1000" */
+#if !defined(CONFIG_MIP405T)
+#define BOARD_NAME     "MIP405"
+#else
+#define BOARD_NAME     "MIP405T"
+#endif
 
 int checkboard (void)
 {
-       unsigned char s[50];
-       unsigned char bc, var, rc;
+       char s[50];
+       unsigned char bc, var;
        int i;
        backup_t *b = (backup_t *) s;
 
        puts ("Board: ");
-
-       bc = get_board_revcfg ();
-       var = ~bc;
-       var &= 0xf;
-       rc = 0;
-       for (i = 0; i < 4; i++) {
-               rc <<= 1;
-               rc += (var & 0x1);
-               var >>= 1;
-       }
-       rc++;
-       i = getenv_r ("serial#", s, 32);
-       if ((i == 0) || strncmp (s, "MIP405", 6)) {
+       get_pcbrev_var(&bc,&var);
+       i = getenv_r ("serial#", (char *)s, 32);
+       if ((i == 0) || strncmp ((char *)s, BOARD_NAME,sizeof(BOARD_NAME))) {
                get_backup_values (b);
                if (strncmp (b->signature, "MPL\0", 4) != 0) {
-                       puts ("### No HW ID - assuming MIP405");
-                       printf ("-%d Rev %c", rc, 'A' + ((bc >> 4) & 0xf));
+                       puts ("### No HW ID - assuming " BOARD_NAME);
+                       printf ("-%d Rev %c", var, 'A' + bc);
                } else {
-                       b->serial_name[6] = 0;
-                       printf ("%s-%d Rev %c SN: %s", b->serial_name, rc,
-                                       'A' + ((bc >> 4) & 0xf), &b->serial_name[7]);
+                       b->serial_name[sizeof(BOARD_NAME)-1] = 0;
+                       printf ("%s-%d Rev %c SN: %s", b->serial_name, var,
+                                       'A' + bc, &b->serial_name[sizeof(BOARD_NAME)]);
                }
        } else {
-               s[6] = 0;
-               printf ("%s-%d Rev %c SN: %s", s, rc, 'A' + ((bc >> 4) & 0xf),
-                               &s[7]);
+               s[sizeof(BOARD_NAME)-1] = 0;
+               printf ("%s-%d Rev %c SN: %s", s, var,'A' + bc,
+                               &s[sizeof(BOARD_NAME)]);
        }
        bc = in8 (PLD_EXT_CONF_REG);
        printf (" Boot Config: 0x%x\n", bc);
@@ -538,7 +621,7 @@ int checkboard (void)
 /* ------------------------------------------------------------------------- */
 static int test_dram (unsigned long ramsize);
 
-long int initdram (int board_type)
+phys_size_t initdram (int board_type)
 {
 
        unsigned long bank_reg[4], tmp, bank_size;
@@ -548,14 +631,14 @@ long int initdram (int board_type)
        ds = 0;
        /* since the DRAM controller is allready set up, calculate the size with the
           bank registers    */
-       mtdcr (memcfga, mem_mb0cf);
-       bank_reg[0] = mfdcr (memcfgd);
-       mtdcr (memcfga, mem_mb1cf);
-       bank_reg[1] = mfdcr (memcfgd);
-       mtdcr (memcfga, mem_mb2cf);
-       bank_reg[2] = mfdcr (memcfgd);
-       mtdcr (memcfga, mem_mb3cf);
-       bank_reg[3] = mfdcr (memcfgd);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B0CR);
+       bank_reg[0] = mfdcr (SDRAM0_CFGDATA);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B1CR);
+       bank_reg[1] = mfdcr (SDRAM0_CFGDATA);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B2CR);
+       bank_reg[2] = mfdcr (SDRAM0_CFGDATA);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_B3CR);
+       bank_reg[3] = mfdcr (SDRAM0_CFGDATA);
        TotalSize = 0;
        for (i = 0; i < 4; i++) {
                if ((bank_reg[i] & 0x1) == 0x1) {
@@ -565,8 +648,8 @@ long int initdram (int board_type)
                } else
                        ds = 1;
        }
-       mtdcr (memcfga, mem_ecccf);
-       tmp = mfdcr (memcfgd);
+       mtdcr (SDRAM0_CFGADDR, SDRAM0_ECCCFG);
+       tmp = mfdcr (SDRAM0_CFGDATA);
 
        if (!tmp)
                printf ("No ");
@@ -578,8 +661,6 @@ long int initdram (int board_type)
 
 /* ------------------------------------------------------------------------- */
 
-extern int mem_test (unsigned long start, unsigned long ramsize,
-                                        int quiet);
 
 static int test_dram (unsigned long ramsize)
 {
@@ -590,38 +671,80 @@ static int test_dram (unsigned long ramsize)
        return (1);
 }
 
+/* used to check if the time in RTC is valid */
+static unsigned long start;
+static struct rtc_time tm;
+extern flash_info_t flash_info[];      /* info for FLASH chips */
+
 int misc_init_r (void)
 {
+       /* adjust flash start and size as well as the offset */
+       gd->bd->bi_flashstart=0-flash_info[0].size;
+       gd->bd->bi_flashsize=flash_info[0].size-CONFIG_SYS_MONITOR_LEN;
+       gd->bd->bi_flashoffset=0;
+
+       /* check, if RTC is running */
+       rtc_get (&tm);
+       start=get_timer(0);
+       /* if MIP405 has booted from PCI, reset CCR0[24] as described in errata PCI_18 */
+       if (mfdcr(CPC0_PSR) & PSR_ROM_LOC)
+              mtspr(SPRN_CCR0, (mfspr(SPRN_CCR0) & ~0x80));
+
        return (0);
 }
 
 
 void print_mip405_rev (void)
 {
-       unsigned char part, vers, cfg, rev;
-
-       cfg = get_board_revcfg ();
-       vers = cfg;
-       vers &= 0xf;
-       rev = (((vers & 0x1) ? 0x8 : 0) |
-                  ((vers & 0x2) ? 0x4 : 0) |
-                  ((vers & 0x4) ? 0x2 : 0) | ((vers & 0x8) ? 0x1 : 0));
+       unsigned char part, vers, pcbrev, var;
 
+       get_pcbrev_var(&pcbrev,&var);
        part = in8 (PLD_PART_REG);
        vers = in8 (PLD_VERS_REG);
-       printf ("Rev:   MIP405-%d Rev %c PLD%d Vers %d\n",
-                       (16 - rev), ((cfg >> 4) & 0xf) + 'A', part, vers);
+       printf ("Rev:   " BOARD_NAME "-%d Rev %c PLD %d Vers %d\n",
+                       var, pcbrev + 'A', part & 0x7F, vers);
 }
 
 
+extern int mk_date (char *, struct rtc_time *);
+
 int last_stage_init (void)
 {
-       if (miiphy_write (0x1, 0x14, 0x2402) != 0) {
+       unsigned long stop;
+       struct rtc_time newtm;
+       char *s;
+
+       /* write correct LED configuration */
+       if (miiphy_write("ppc_4xx_eth0", 0x1, 0x14, 0x2402) != 0) {
+               printf ("Error writing to the PHY\n");
+       }
+       /* since LED/CFG2 is not connected on the -2,
+        * write to correct capability information */
+       if (miiphy_write("ppc_4xx_eth0", 0x1, 0x4, 0x01E1) != 0) {
                printf ("Error writing to the PHY\n");
        }
        print_mip405_rev ();
-       show_stdio_dev ();
+       stdio_print_current_devices ();
        check_env ();
+       /* check if RTC time is valid */
+       stop=get_timer(start);
+       while(stop<1200) {   /* we wait 1.2 sec to check if the RTC is running */
+               udelay(1000);
+               stop=get_timer(start);
+       }
+       rtc_get (&newtm);
+       if(tm.tm_sec==newtm.tm_sec) {
+               s=getenv("defaultdate");
+               if(!s)
+                       mk_date ("010112001970", &newtm);
+               else
+                       if(mk_date (s, &newtm)!=0) {
+                               printf("RTC: Bad date format in defaultdate\n");
+                               return 0;
+                       }
+               rtc_reset ();
+               rtc_set(&newtm);
+       }
        return 0;
 }
 
@@ -649,27 +772,33 @@ void print_mip405_info (void)
        com_mode = in8 (PLD_COM_MODE_REG);
        ext = in8 (PLD_EXT_CONF_REG);
 
-       printf ("PLD Part %d version %d\n", part, vers);
+       printf ("PLD Part %d version %d\n", part & 0x7F, vers);
        printf ("Board Revision %c\n", ((cfg >> 4) & 0xf) + 'A');
        printf ("Population Options %d %d %d %d\n", (cfg) & 0x1,
                        (cfg >> 1) & 0x1, (cfg >> 2) & 0x1, (cfg >> 3) & 0x1);
        printf ("User LED %s\n", (com_mode & 0x4) ? "on" : "off");
        printf ("UART Clocks %d\n", (com_mode >> 4) & 0x3);
-       printf ("Test ist %x\n", com_mode);
+#if !defined(CONFIG_MIP405T)
        printf ("User Config Switch %d %d %d %d %d %d %d %d\n",
                        (ext) & 0x1, (ext >> 1) & 0x1, (ext >> 2) & 0x1,
                        (ext >> 3) & 0x1, (ext >> 4) & 0x1, (ext >> 5) & 0x1,
                        (ext >> 6) & 0x1, (ext >> 7) & 0x1);
        printf ("SER1 uses handshakes %s\n",
                        (ext & 0x80) ? "DTR/DSR" : "RTS/CTS");
+#else
+       printf ("User Config Switch %d %d %d %d %d %d %d %d\n",
+                       (ext) & 0x1, (ext >> 1) & 0x1, (ext >> 2) & 0x1,
+                       (ext >> 3) & 0x1, (ext >> 4) & 0x1, (ext >> 5) & 0x1,
+                       (ext >> 6) & 0x1,(ext >> 7) & 0x1);
+#endif
        printf ("IDE Reset %s\n", (ext & 0x01) ? "asserted" : "not asserted");
        printf ("IRQs:\n");
        printf ("  PIIX INTR: %s\n", (irq_reg & 0x80) ? "inactive" : "active");
+#if !defined(CONFIG_MIP405T)
        printf ("  UART0 IRQ: %s\n", (irq_reg & 0x40) ? "inactive" : "active");
        printf ("  UART1 IRQ: %s\n", (irq_reg & 0x20) ? "inactive" : "active");
+#endif
        printf ("  PIIX SMI:  %s\n", (irq_reg & 0x10) ? "inactive" : "active");
        printf ("  PIIX INIT: %s\n", (irq_reg & 0x8) ? "inactive" : "active");
        printf ("  PIIX NMI:  %s\n", (irq_reg & 0x4) ? "inactive" : "active");
 }
-
-