tests: use igt_assert/igt_require more
[platform/upstream/intel-gpu-tools.git] / tests / gem_storedw_loop_render.c
1 /*
2  * Copyright © 2009 Intel Corporation
3  *
4  * Permission is hereby granted, free of charge, to any person obtaining a
5  * copy of this software and associated documentation files (the "Software"),
6  * to deal in the Software without restriction, including without limitation
7  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
8  * and/or sell copies of the Software, and to permit persons to whom the
9  * Software is furnished to do so, subject to the following conditions:
10  *
11  * The above copyright notice and this permission notice (including the next
12  * paragraph) shall be included in all copies or substantial portions of the
13  * Software.
14  *
15  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
16  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
17  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
18  * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
19  * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING
20  * FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS
21  * IN THE SOFTWARE.
22  *
23  * Authors:
24  *    Eric Anholt <eric@anholt.net>
25  *    Jesse Barnes <jbarnes@virtuousgeek.org> (based on gem_bad_blit.c)
26  *
27  */
28
29 #include <stdlib.h>
30 #include <stdio.h>
31 #include <string.h>
32 #include <fcntl.h>
33 #include <inttypes.h>
34 #include <errno.h>
35 #include <sys/stat.h>
36 #include <sys/time.h>
37 #include "drm.h"
38 #include "i915_drm.h"
39 #include "drmtest.h"
40 #include "intel_bufmgr.h"
41 #include "intel_batchbuffer.h"
42 #include "intel_gpu_tools.h"
43
44 static drm_intel_bufmgr *bufmgr;
45 struct intel_batchbuffer *batch;
46 static drm_intel_bo *target_buffer;
47 static int has_ppgtt = 0;
48
49 /*
50  * Testcase: Basic render MI check using MI_STORE_DATA_IMM
51  */
52
53 static void
54 store_dword_loop(int divider)
55 {
56         int cmd, i, val = 0;
57         uint32_t *buf;
58
59         printf("running storedw loop on render with stall every %i batch\n", divider);
60
61         cmd = MI_STORE_DWORD_IMM;
62         if (!has_ppgtt)
63                 cmd |= MI_MEM_VIRTUAL;
64
65         for (i = 0; i < SLOW_QUICK(0x100000, 0x10); i++) {
66                 BEGIN_BATCH(4);
67                 OUT_BATCH(cmd);
68                 OUT_BATCH(0); /* reserved */
69                 OUT_RELOC(target_buffer, I915_GEM_DOMAIN_INSTRUCTION,
70                           I915_GEM_DOMAIN_INSTRUCTION, 0);
71                 OUT_BATCH(val);
72                 ADVANCE_BATCH();
73
74                 intel_batchbuffer_flush_on_ring(batch, 0);
75
76                 if (i % divider != 0)
77                         goto cont;
78
79                 drm_intel_bo_map(target_buffer, 0);
80
81                 buf = target_buffer->virtual;
82                 igt_assert_f(buf[0] == val,
83                              "value mismatch: cur 0x%08x, stored 0x%08x\n",
84                              buf[0], val);
85
86                 drm_intel_bo_unmap(target_buffer);
87
88 cont:
89                 val++;
90         }
91
92         drm_intel_bo_map(target_buffer, 0);
93         buf = target_buffer->virtual;
94
95         printf("completed %d writes successfully, current value: 0x%08x\n", i,
96                         buf[0]);
97         drm_intel_bo_unmap(target_buffer);
98 }
99
100 int main(int argc, char **argv)
101 {
102         int fd;
103         int devid;
104
105         fd = drm_open_any();
106         devid = intel_get_drm_devid(fd);
107
108         has_ppgtt = gem_uses_aliasing_ppgtt(fd);
109
110         igt_skip_on_f(intel_gen(devid) < 6,
111                       "MI_STORE_DATA can only use GTT address on gen4+/g33 and "
112                       "needs snoopable mem on pre-gen6\n");
113
114         bufmgr = drm_intel_bufmgr_gem_init(fd, 4096);
115         igt_assert(bufmgr);
116         drm_intel_bufmgr_gem_enable_reuse(bufmgr);
117
118         batch = intel_batchbuffer_alloc(bufmgr, devid);
119         igt_assert(batch);
120
121         target_buffer = drm_intel_bo_alloc(bufmgr, "target bo", 4096, 4096);
122         igt_assert(target_buffer);
123
124         store_dword_loop(1);
125         store_dword_loop(2);
126         if (!igt_run_in_simulation()) {
127                 store_dword_loop(3);
128                 store_dword_loop(5);
129         }
130
131         drm_intel_bo_unreference(target_buffer);
132         intel_batchbuffer_free(batch);
133         drm_intel_bufmgr_destroy(bufmgr);
134
135         close(fd);
136
137         return 0;
138 }