fix warn: 'div' shadows a global declaration
[platform/upstream/intel-gpu-tools.git] / tests / gem_storedw_loop_render.c
1 /*
2  * Copyright © 2009 Intel Corporation
3  *
4  * Permission is hereby granted, free of charge, to any person obtaining a
5  * copy of this software and associated documentation files (the "Software"),
6  * to deal in the Software without restriction, including without limitation
7  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
8  * and/or sell copies of the Software, and to permit persons to whom the
9  * Software is furnished to do so, subject to the following conditions:
10  *
11  * The above copyright notice and this permission notice (including the next
12  * paragraph) shall be included in all copies or substantial portions of the
13  * Software.
14  *
15  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
16  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
17  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
18  * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
19  * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING
20  * FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS
21  * IN THE SOFTWARE.
22  *
23  * Authors:
24  *    Eric Anholt <eric@anholt.net>
25  *    Jesse Barnes <jbarnes@virtuousgeek.org> (based on gem_bad_blit.c)
26  *
27  */
28
29 #include <stdlib.h>
30 #include <stdio.h>
31 #include <string.h>
32 #include <assert.h>
33 #include <fcntl.h>
34 #include <inttypes.h>
35 #include <errno.h>
36 #include <sys/stat.h>
37 #include <sys/time.h>
38 #include "drm.h"
39 #include "i915_drm.h"
40 #include "drmtest.h"
41 #include "intel_bufmgr.h"
42 #include "intel_batchbuffer.h"
43 #include "intel_gpu_tools.h"
44
45 static drm_intel_bufmgr *bufmgr;
46 struct intel_batchbuffer *batch;
47 static drm_intel_bo *target_buffer;
48 static int has_ppgtt = 0;
49
50 /*
51  * Testcase: Basic render MI check using MI_STORE_DATA_IMM
52  */
53
54 static void
55 store_dword_loop(int divider)
56 {
57         int cmd, i, val = 0;
58         uint32_t *buf;
59
60         printf("running storedw loop on render with stall every %i batch\n", divider);
61
62         cmd = MI_STORE_DWORD_IMM;
63         if (!has_ppgtt)
64                 cmd |= MI_MEM_VIRTUAL;
65
66         for (i = 0; i < 0x100000; i++) {
67                 BEGIN_BATCH(4);
68                 OUT_BATCH(cmd);
69                 OUT_BATCH(0); /* reserved */
70                 OUT_RELOC(target_buffer, I915_GEM_DOMAIN_INSTRUCTION,
71                           I915_GEM_DOMAIN_INSTRUCTION, 0);
72                 OUT_BATCH(val);
73                 ADVANCE_BATCH();
74
75                 intel_batchbuffer_flush_on_ring(batch, 0);
76
77                 if (i % divider != 0)
78                         goto cont;
79
80                 drm_intel_bo_map(target_buffer, 0);
81
82                 buf = target_buffer->virtual;
83                 if (buf[0] != val) {
84                         fprintf(stderr,
85                                 "value mismatch: cur 0x%08x, stored 0x%08x\n",
86                                 buf[0], val);
87                         exit(-1);
88                 }
89
90                 drm_intel_bo_unmap(target_buffer);
91
92 cont:
93                 val++;
94         }
95
96         drm_intel_bo_map(target_buffer, 0);
97         buf = target_buffer->virtual;
98
99         printf("completed %d writes successfully, current value: 0x%08x\n", i,
100                         buf[0]);
101         drm_intel_bo_unmap(target_buffer);
102 }
103
104 int main(int argc, char **argv)
105 {
106         int fd;
107         int devid;
108
109         if (argc != 1) {
110                 fprintf(stderr, "usage: %s\n", argv[0]);
111                 exit(-1);
112         }
113
114         fd = drm_open_any();
115         devid = intel_get_drm_devid(fd);
116
117         has_ppgtt = gem_uses_aliasing_ppgtt(fd);
118
119         if (IS_GEN2(devid) || IS_GEN3(devid) || IS_GEN4(devid) || IS_GEN5(devid)) {
120
121                 fprintf(stderr, "MI_STORE_DATA can only use GTT address on gen4+/g33 and "
122                         "needs snoopable mem on pre-gen6\n");
123                 return 77;
124         }
125
126         bufmgr = drm_intel_bufmgr_gem_init(fd, 4096);
127         if (!bufmgr) {
128                 fprintf(stderr, "failed to init libdrm\n");
129                 exit(-1);
130         }
131         drm_intel_bufmgr_gem_enable_reuse(bufmgr);
132
133         batch = intel_batchbuffer_alloc(bufmgr, devid);
134         if (!batch) {
135                 fprintf(stderr, "failed to create batch buffer\n");
136                 exit(-1);
137         }
138
139         target_buffer = drm_intel_bo_alloc(bufmgr, "target bo", 4096, 4096);
140         if (!target_buffer) {
141                 fprintf(stderr, "failed to alloc target buffer\n");
142                 exit(-1);
143         }
144
145         store_dword_loop(1);
146         store_dword_loop(2);
147         store_dword_loop(3);
148         store_dword_loop(5);
149
150         drm_intel_bo_unreference(target_buffer);
151         intel_batchbuffer_free(batch);
152         drm_intel_bufmgr_destroy(bufmgr);
153
154         close(fd);
155
156         return 0;
157 }