Declare and Enable VSX
[sdk/emulator/qemu.git] / target-ppc / cpu.h
1 /*
2  *  PowerPC emulation cpu definitions for qemu.
3  *
4  *  Copyright (c) 2003-2007 Jocelyn Mayer
5  *
6  * This library is free software; you can redistribute it and/or
7  * modify it under the terms of the GNU Lesser General Public
8  * License as published by the Free Software Foundation; either
9  * version 2 of the License, or (at your option) any later version.
10  *
11  * This library is distributed in the hope that it will be useful,
12  * but WITHOUT ANY WARRANTY; without even the implied warranty of
13  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
14  * Lesser General Public License for more details.
15  *
16  * You should have received a copy of the GNU Lesser General Public
17  * License along with this library; if not, see <http://www.gnu.org/licenses/>.
18  */
19 #if !defined (__CPU_PPC_H__)
20 #define __CPU_PPC_H__
21
22 #include "config.h"
23 #include "qemu-common.h"
24
25 //#define PPC_EMULATE_32BITS_HYPV
26
27 #if defined (TARGET_PPC64)
28 /* PowerPC 64 definitions */
29 #define TARGET_LONG_BITS 64
30 #define TARGET_PAGE_BITS 12
31
32 /* Note that the official physical address space bits is 62-M where M
33    is implementation dependent.  I've not looked up M for the set of
34    cpus we emulate at the system level.  */
35 #define TARGET_PHYS_ADDR_SPACE_BITS 62
36
37 /* Note that the PPC environment architecture talks about 80 bit virtual
38    addresses, with segmentation.  Obviously that's not all visible to a
39    single process, which is all we're concerned with here.  */
40 #ifdef TARGET_ABI32
41 # define TARGET_VIRT_ADDR_SPACE_BITS 32
42 #else
43 # define TARGET_VIRT_ADDR_SPACE_BITS 64
44 #endif
45
46 #define TARGET_PAGE_BITS_16M 24
47
48 #else /* defined (TARGET_PPC64) */
49 /* PowerPC 32 definitions */
50 #define TARGET_LONG_BITS 32
51
52 #if defined(TARGET_PPCEMB)
53 /* Specific definitions for PowerPC embedded */
54 /* BookE have 36 bits physical address space */
55 #if defined(CONFIG_USER_ONLY)
56 /* It looks like a lot of Linux programs assume page size
57  * is 4kB long. This is evil, but we have to deal with it...
58  */
59 #define TARGET_PAGE_BITS 12
60 #else /* defined(CONFIG_USER_ONLY) */
61 /* Pages can be 1 kB small */
62 #define TARGET_PAGE_BITS 10
63 #endif /* defined(CONFIG_USER_ONLY) */
64 #else /* defined(TARGET_PPCEMB) */
65 /* "standard" PowerPC 32 definitions */
66 #define TARGET_PAGE_BITS 12
67 #endif /* defined(TARGET_PPCEMB) */
68
69 #define TARGET_PHYS_ADDR_SPACE_BITS 36
70 #define TARGET_VIRT_ADDR_SPACE_BITS 32
71
72 #endif /* defined (TARGET_PPC64) */
73
74 #define CPUArchState struct CPUPPCState
75
76 #include "exec/cpu-defs.h"
77
78 #include "fpu/softfloat.h"
79
80 #define TARGET_HAS_ICE 1
81
82 #if defined (TARGET_PPC64)
83 #define ELF_MACHINE     EM_PPC64
84 #else
85 #define ELF_MACHINE     EM_PPC
86 #endif
87
88 /*****************************************************************************/
89 /* MMU model                                                                 */
90 typedef enum powerpc_mmu_t powerpc_mmu_t;
91 enum powerpc_mmu_t {
92     POWERPC_MMU_UNKNOWN    = 0x00000000,
93     /* Standard 32 bits PowerPC MMU                            */
94     POWERPC_MMU_32B        = 0x00000001,
95     /* PowerPC 6xx MMU with software TLB                       */
96     POWERPC_MMU_SOFT_6xx   = 0x00000002,
97     /* PowerPC 74xx MMU with software TLB                      */
98     POWERPC_MMU_SOFT_74xx  = 0x00000003,
99     /* PowerPC 4xx MMU with software TLB                       */
100     POWERPC_MMU_SOFT_4xx   = 0x00000004,
101     /* PowerPC 4xx MMU with software TLB and zones protections */
102     POWERPC_MMU_SOFT_4xx_Z = 0x00000005,
103     /* PowerPC MMU in real mode only                           */
104     POWERPC_MMU_REAL       = 0x00000006,
105     /* Freescale MPC8xx MMU model                              */
106     POWERPC_MMU_MPC8xx     = 0x00000007,
107     /* BookE MMU model                                         */
108     POWERPC_MMU_BOOKE      = 0x00000008,
109     /* BookE 2.06 MMU model                                    */
110     POWERPC_MMU_BOOKE206   = 0x00000009,
111     /* PowerPC 601 MMU model (specific BATs format)            */
112     POWERPC_MMU_601        = 0x0000000A,
113 #if defined(TARGET_PPC64)
114 #define POWERPC_MMU_64       0x00010000
115 #define POWERPC_MMU_1TSEG    0x00020000
116 #define POWERPC_MMU_AMR      0x00040000
117     /* 64 bits PowerPC MMU                                     */
118     POWERPC_MMU_64B        = POWERPC_MMU_64 | 0x00000001,
119     /* Architecture 2.06 variant                               */
120     POWERPC_MMU_2_06       = POWERPC_MMU_64 | POWERPC_MMU_1TSEG
121                              | POWERPC_MMU_AMR | 0x00000003,
122     /* Architecture 2.06 "degraded" (no 1T segments)           */
123     POWERPC_MMU_2_06a      = POWERPC_MMU_64 | POWERPC_MMU_AMR
124                              | 0x00000003,
125     /* Architecture 2.06 "degraded" (no 1T segments or AMR)    */
126     POWERPC_MMU_2_06d      = POWERPC_MMU_64 | 0x00000003,
127 #endif /* defined(TARGET_PPC64) */
128 };
129
130 /*****************************************************************************/
131 /* Exception model                                                           */
132 typedef enum powerpc_excp_t powerpc_excp_t;
133 enum powerpc_excp_t {
134     POWERPC_EXCP_UNKNOWN   = 0,
135     /* Standard PowerPC exception model */
136     POWERPC_EXCP_STD,
137     /* PowerPC 40x exception model      */
138     POWERPC_EXCP_40x,
139     /* PowerPC 601 exception model      */
140     POWERPC_EXCP_601,
141     /* PowerPC 602 exception model      */
142     POWERPC_EXCP_602,
143     /* PowerPC 603 exception model      */
144     POWERPC_EXCP_603,
145     /* PowerPC 603e exception model     */
146     POWERPC_EXCP_603E,
147     /* PowerPC G2 exception model       */
148     POWERPC_EXCP_G2,
149     /* PowerPC 604 exception model      */
150     POWERPC_EXCP_604,
151     /* PowerPC 7x0 exception model      */
152     POWERPC_EXCP_7x0,
153     /* PowerPC 7x5 exception model      */
154     POWERPC_EXCP_7x5,
155     /* PowerPC 74xx exception model     */
156     POWERPC_EXCP_74xx,
157     /* BookE exception model            */
158     POWERPC_EXCP_BOOKE,
159 #if defined(TARGET_PPC64)
160     /* PowerPC 970 exception model      */
161     POWERPC_EXCP_970,
162     /* POWER7 exception model           */
163     POWERPC_EXCP_POWER7,
164 #endif /* defined(TARGET_PPC64) */
165 };
166
167 /*****************************************************************************/
168 /* Exception vectors definitions                                             */
169 enum {
170     POWERPC_EXCP_NONE    = -1,
171     /* The 64 first entries are used by the PowerPC embedded specification   */
172     POWERPC_EXCP_CRITICAL = 0,  /* Critical input                            */
173     POWERPC_EXCP_MCHECK   = 1,  /* Machine check exception                   */
174     POWERPC_EXCP_DSI      = 2,  /* Data storage exception                    */
175     POWERPC_EXCP_ISI      = 3,  /* Instruction storage exception             */
176     POWERPC_EXCP_EXTERNAL = 4,  /* External input                            */
177     POWERPC_EXCP_ALIGN    = 5,  /* Alignment exception                       */
178     POWERPC_EXCP_PROGRAM  = 6,  /* Program exception                         */
179     POWERPC_EXCP_FPU      = 7,  /* Floating-point unavailable exception      */
180     POWERPC_EXCP_SYSCALL  = 8,  /* System call exception                     */
181     POWERPC_EXCP_APU      = 9,  /* Auxiliary processor unavailable           */
182     POWERPC_EXCP_DECR     = 10, /* Decrementer exception                     */
183     POWERPC_EXCP_FIT      = 11, /* Fixed-interval timer interrupt            */
184     POWERPC_EXCP_WDT      = 12, /* Watchdog timer interrupt                  */
185     POWERPC_EXCP_DTLB     = 13, /* Data TLB miss                             */
186     POWERPC_EXCP_ITLB     = 14, /* Instruction TLB miss                      */
187     POWERPC_EXCP_DEBUG    = 15, /* Debug interrupt                           */
188     /* Vectors 16 to 31 are reserved                                         */
189     POWERPC_EXCP_SPEU     = 32, /* SPE/embedded floating-point unavailable   */
190     POWERPC_EXCP_EFPDI    = 33, /* Embedded floating-point data interrupt    */
191     POWERPC_EXCP_EFPRI    = 34, /* Embedded floating-point round interrupt   */
192     POWERPC_EXCP_EPERFM   = 35, /* Embedded performance monitor interrupt    */
193     POWERPC_EXCP_DOORI    = 36, /* Embedded doorbell interrupt               */
194     POWERPC_EXCP_DOORCI   = 37, /* Embedded doorbell critical interrupt      */
195     POWERPC_EXCP_GDOORI   = 38, /* Embedded guest doorbell interrupt         */
196     POWERPC_EXCP_GDOORCI  = 39, /* Embedded guest doorbell critical interrupt*/
197     POWERPC_EXCP_HYPPRIV  = 41, /* Embedded hypervisor priv instruction      */
198     /* Vectors 42 to 63 are reserved                                         */
199     /* Exceptions defined in the PowerPC server specification                */
200     POWERPC_EXCP_RESET    = 64, /* System reset exception                    */
201     POWERPC_EXCP_DSEG     = 65, /* Data segment exception                    */
202     POWERPC_EXCP_ISEG     = 66, /* Instruction segment exception             */
203     POWERPC_EXCP_HDECR    = 67, /* Hypervisor decrementer exception          */
204     POWERPC_EXCP_TRACE    = 68, /* Trace exception                           */
205     POWERPC_EXCP_HDSI     = 69, /* Hypervisor data storage exception         */
206     POWERPC_EXCP_HISI     = 70, /* Hypervisor instruction storage exception  */
207     POWERPC_EXCP_HDSEG    = 71, /* Hypervisor data segment exception         */
208     POWERPC_EXCP_HISEG    = 72, /* Hypervisor instruction segment exception  */
209     POWERPC_EXCP_VPU      = 73, /* Vector unavailable exception              */
210     /* 40x specific exceptions                                               */
211     POWERPC_EXCP_PIT      = 74, /* Programmable interval timer interrupt     */
212     /* 601 specific exceptions                                               */
213     POWERPC_EXCP_IO       = 75, /* IO error exception                        */
214     POWERPC_EXCP_RUNM     = 76, /* Run mode exception                        */
215     /* 602 specific exceptions                                               */
216     POWERPC_EXCP_EMUL     = 77, /* Emulation trap exception                  */
217     /* 602/603 specific exceptions                                           */
218     POWERPC_EXCP_IFTLB    = 78, /* Instruction fetch TLB miss                */
219     POWERPC_EXCP_DLTLB    = 79, /* Data load TLB miss                        */
220     POWERPC_EXCP_DSTLB    = 80, /* Data store TLB miss                       */
221     /* Exceptions available on most PowerPC                                  */
222     POWERPC_EXCP_FPA      = 81, /* Floating-point assist exception           */
223     POWERPC_EXCP_DABR     = 82, /* Data address breakpoint                   */
224     POWERPC_EXCP_IABR     = 83, /* Instruction address breakpoint            */
225     POWERPC_EXCP_SMI      = 84, /* System management interrupt               */
226     POWERPC_EXCP_PERFM    = 85, /* Embedded performance monitor interrupt    */
227     /* 7xx/74xx specific exceptions                                          */
228     POWERPC_EXCP_THERM    = 86, /* Thermal interrupt                         */
229     /* 74xx specific exceptions                                              */
230     POWERPC_EXCP_VPUA     = 87, /* Vector assist exception                   */
231     /* 970FX specific exceptions                                             */
232     POWERPC_EXCP_SOFTP    = 88, /* Soft patch exception                      */
233     POWERPC_EXCP_MAINT    = 89, /* Maintenance exception                     */
234     /* Freescale embedded cores specific exceptions                          */
235     POWERPC_EXCP_MEXTBR   = 90, /* Maskable external breakpoint              */
236     POWERPC_EXCP_NMEXTBR  = 91, /* Non maskable external breakpoint          */
237     POWERPC_EXCP_ITLBE    = 92, /* Instruction TLB error                     */
238     POWERPC_EXCP_DTLBE    = 93, /* Data TLB error                            */
239     /* EOL                                                                   */
240     POWERPC_EXCP_NB       = 96,
241     /* QEMU exceptions: used internally during code translation              */
242     POWERPC_EXCP_STOP         = 0x200, /* stop translation                   */
243     POWERPC_EXCP_BRANCH       = 0x201, /* branch instruction                 */
244     /* QEMU exceptions: special cases we want to stop translation            */
245     POWERPC_EXCP_SYNC         = 0x202, /* context synchronizing instruction  */
246     POWERPC_EXCP_SYSCALL_USER = 0x203, /* System call in user mode only      */
247     POWERPC_EXCP_STCX         = 0x204 /* Conditional stores in user mode     */
248 };
249
250 /* Exceptions error codes                                                    */
251 enum {
252     /* Exception subtypes for POWERPC_EXCP_ALIGN                             */
253     POWERPC_EXCP_ALIGN_FP      = 0x01,  /* FP alignment exception            */
254     POWERPC_EXCP_ALIGN_LST     = 0x02,  /* Unaligned mult/extern load/store  */
255     POWERPC_EXCP_ALIGN_LE      = 0x03,  /* Multiple little-endian access     */
256     POWERPC_EXCP_ALIGN_PROT    = 0x04,  /* Access cross protection boundary  */
257     POWERPC_EXCP_ALIGN_BAT     = 0x05,  /* Access cross a BAT/seg boundary   */
258     POWERPC_EXCP_ALIGN_CACHE   = 0x06,  /* Impossible dcbz access            */
259     /* Exception subtypes for POWERPC_EXCP_PROGRAM                           */
260     /* FP exceptions                                                         */
261     POWERPC_EXCP_FP            = 0x10,
262     POWERPC_EXCP_FP_OX         = 0x01,  /* FP overflow                       */
263     POWERPC_EXCP_FP_UX         = 0x02,  /* FP underflow                      */
264     POWERPC_EXCP_FP_ZX         = 0x03,  /* FP divide by zero                 */
265     POWERPC_EXCP_FP_XX         = 0x04,  /* FP inexact                        */
266     POWERPC_EXCP_FP_VXSNAN     = 0x05,  /* FP invalid SNaN op                */
267     POWERPC_EXCP_FP_VXISI      = 0x06,  /* FP invalid infinite subtraction   */
268     POWERPC_EXCP_FP_VXIDI      = 0x07,  /* FP invalid infinite divide        */
269     POWERPC_EXCP_FP_VXZDZ      = 0x08,  /* FP invalid zero divide            */
270     POWERPC_EXCP_FP_VXIMZ      = 0x09,  /* FP invalid infinite * zero        */
271     POWERPC_EXCP_FP_VXVC       = 0x0A,  /* FP invalid compare                */
272     POWERPC_EXCP_FP_VXSOFT     = 0x0B,  /* FP invalid operation              */
273     POWERPC_EXCP_FP_VXSQRT     = 0x0C,  /* FP invalid square root            */
274     POWERPC_EXCP_FP_VXCVI      = 0x0D,  /* FP invalid integer conversion     */
275     /* Invalid instruction                                                   */
276     POWERPC_EXCP_INVAL         = 0x20,
277     POWERPC_EXCP_INVAL_INVAL   = 0x01,  /* Invalid instruction               */
278     POWERPC_EXCP_INVAL_LSWX    = 0x02,  /* Invalid lswx instruction          */
279     POWERPC_EXCP_INVAL_SPR     = 0x03,  /* Invalid SPR access                */
280     POWERPC_EXCP_INVAL_FP      = 0x04,  /* Unimplemented mandatory fp instr  */
281     /* Privileged instruction                                                */
282     POWERPC_EXCP_PRIV          = 0x30,
283     POWERPC_EXCP_PRIV_OPC      = 0x01,  /* Privileged operation exception    */
284     POWERPC_EXCP_PRIV_REG      = 0x02,  /* Privileged register exception     */
285     /* Trap                                                                  */
286     POWERPC_EXCP_TRAP          = 0x40,
287 };
288
289 /*****************************************************************************/
290 /* Input pins model                                                          */
291 typedef enum powerpc_input_t powerpc_input_t;
292 enum powerpc_input_t {
293     PPC_FLAGS_INPUT_UNKNOWN = 0,
294     /* PowerPC 6xx bus                  */
295     PPC_FLAGS_INPUT_6xx,
296     /* BookE bus                        */
297     PPC_FLAGS_INPUT_BookE,
298     /* PowerPC 405 bus                  */
299     PPC_FLAGS_INPUT_405,
300     /* PowerPC 970 bus                  */
301     PPC_FLAGS_INPUT_970,
302     /* PowerPC POWER7 bus               */
303     PPC_FLAGS_INPUT_POWER7,
304     /* PowerPC 401 bus                  */
305     PPC_FLAGS_INPUT_401,
306     /* Freescale RCPU bus               */
307     PPC_FLAGS_INPUT_RCPU,
308 };
309
310 #define PPC_INPUT(env) (env->bus_model)
311
312 /*****************************************************************************/
313 typedef struct opc_handler_t opc_handler_t;
314
315 /*****************************************************************************/
316 /* Types used to describe some PowerPC registers */
317 typedef struct CPUPPCState CPUPPCState;
318 typedef struct ppc_tb_t ppc_tb_t;
319 typedef struct ppc_spr_t ppc_spr_t;
320 typedef struct ppc_dcr_t ppc_dcr_t;
321 typedef union ppc_avr_t ppc_avr_t;
322 typedef union ppc_tlb_t ppc_tlb_t;
323
324 /* SPR access micro-ops generations callbacks */
325 struct ppc_spr_t {
326     void (*uea_read)(void *opaque, int gpr_num, int spr_num);
327     void (*uea_write)(void *opaque, int spr_num, int gpr_num);
328 #if !defined(CONFIG_USER_ONLY)
329     void (*oea_read)(void *opaque, int gpr_num, int spr_num);
330     void (*oea_write)(void *opaque, int spr_num, int gpr_num);
331     void (*hea_read)(void *opaque, int gpr_num, int spr_num);
332     void (*hea_write)(void *opaque, int spr_num, int gpr_num);
333 #endif
334     const char *name;
335 #ifdef CONFIG_KVM
336     /* We (ab)use the fact that all the SPRs will have ids for the
337      * ONE_REG interface will have KVM_REG_PPC to use 0 as meaning,
338      * don't sync this */
339     uint64_t one_reg_id;
340 #endif
341 };
342
343 /* Altivec registers (128 bits) */
344 union ppc_avr_t {
345     float32 f[4];
346     uint8_t u8[16];
347     uint16_t u16[8];
348     uint32_t u32[4];
349     int8_t s8[16];
350     int16_t s16[8];
351     int32_t s32[4];
352     uint64_t u64[2];
353 };
354
355 #if !defined(CONFIG_USER_ONLY)
356 /* Software TLB cache */
357 typedef struct ppc6xx_tlb_t ppc6xx_tlb_t;
358 struct ppc6xx_tlb_t {
359     target_ulong pte0;
360     target_ulong pte1;
361     target_ulong EPN;
362 };
363
364 typedef struct ppcemb_tlb_t ppcemb_tlb_t;
365 struct ppcemb_tlb_t {
366     uint64_t RPN;
367     target_ulong EPN;
368     target_ulong PID;
369     target_ulong size;
370     uint32_t prot;
371     uint32_t attr; /* Storage attributes */
372 };
373
374 typedef struct ppcmas_tlb_t {
375      uint32_t mas8;
376      uint32_t mas1;
377      uint64_t mas2;
378      uint64_t mas7_3;
379 } ppcmas_tlb_t;
380
381 union ppc_tlb_t {
382     ppc6xx_tlb_t *tlb6;
383     ppcemb_tlb_t *tlbe;
384     ppcmas_tlb_t *tlbm;
385 };
386
387 /* possible TLB variants */
388 #define TLB_NONE               0
389 #define TLB_6XX                1
390 #define TLB_EMB                2
391 #define TLB_MAS                3
392 #endif
393
394 #define SDR_32_HTABORG         0xFFFF0000UL
395 #define SDR_32_HTABMASK        0x000001FFUL
396
397 #if defined(TARGET_PPC64)
398 #define SDR_64_HTABORG         0xFFFFFFFFFFFC0000ULL
399 #define SDR_64_HTABSIZE        0x000000000000001FULL
400 #endif /* defined(TARGET_PPC64 */
401
402 typedef struct ppc_slb_t ppc_slb_t;
403 struct ppc_slb_t {
404     uint64_t esid;
405     uint64_t vsid;
406 };
407
408 #define MAX_SLB_ENTRIES         64
409 #define SEGMENT_SHIFT_256M      28
410 #define SEGMENT_MASK_256M       (~((1ULL << SEGMENT_SHIFT_256M) - 1))
411
412 #define SEGMENT_SHIFT_1T        40
413 #define SEGMENT_MASK_1T         (~((1ULL << SEGMENT_SHIFT_1T) - 1))
414
415
416 /*****************************************************************************/
417 /* Machine state register bits definition                                    */
418 #define MSR_SF   63 /* Sixty-four-bit mode                            hflags */
419 #define MSR_TAG  62 /* Tag-active mode (POWERx ?)                            */
420 #define MSR_ISF  61 /* Sixty-four-bit interrupt mode on 630                  */
421 #define MSR_SHV  60 /* hypervisor state                               hflags */
422 #define MSR_CM   31 /* Computation mode for BookE                     hflags */
423 #define MSR_ICM  30 /* Interrupt computation mode for BookE                  */
424 #define MSR_THV  29 /* hypervisor state for 32 bits PowerPC           hflags */
425 #define MSR_GS   28 /* guest state for BookE                                 */
426 #define MSR_UCLE 26 /* User-mode cache lock enable for BookE                 */
427 #define MSR_VR   25 /* altivec available                            x hflags */
428 #define MSR_SPE  25 /* SPE enable for BookE                         x hflags */
429 #define MSR_AP   23 /* Access privilege state on 602                  hflags */
430 #define MSR_SA   22 /* Supervisor access mode on 602                  hflags */
431 #define MSR_KEY  19 /* key bit on 603e                                       */
432 #define MSR_POW  18 /* Power management                                      */
433 #define MSR_TGPR 17 /* TGPR usage on 602/603                        x        */
434 #define MSR_CE   17 /* Critical interrupt enable on embedded PowerPC x       */
435 #define MSR_ILE  16 /* Interrupt little-endian mode                          */
436 #define MSR_EE   15 /* External interrupt enable                             */
437 #define MSR_PR   14 /* Problem state                                  hflags */
438 #define MSR_FP   13 /* Floating point available                       hflags */
439 #define MSR_ME   12 /* Machine check interrupt enable                        */
440 #define MSR_FE0  11 /* Floating point exception mode 0                hflags */
441 #define MSR_SE   10 /* Single-step trace enable                     x hflags */
442 #define MSR_DWE  10 /* Debug wait enable on 405                     x        */
443 #define MSR_UBLE 10 /* User BTB lock enable on e500                 x        */
444 #define MSR_BE   9  /* Branch trace enable                          x hflags */
445 #define MSR_DE   9  /* Debug interrupts enable on embedded PowerPC  x        */
446 #define MSR_FE1  8  /* Floating point exception mode 1                hflags */
447 #define MSR_AL   7  /* AL bit on POWER                                       */
448 #define MSR_EP   6  /* Exception prefix on 601                               */
449 #define MSR_IR   5  /* Instruction relocate                                  */
450 #define MSR_DR   4  /* Data relocate                                         */
451 #define MSR_PE   3  /* Protection enable on 403                              */
452 #define MSR_PX   2  /* Protection exclusive on 403                  x        */
453 #define MSR_PMM  2  /* Performance monitor mark on POWER            x        */
454 #define MSR_RI   1  /* Recoverable interrupt                        1        */
455 #define MSR_LE   0  /* Little-endian mode                           1 hflags */
456
457 #define LPCR_ILE (1 << (63-38))
458
459 #define msr_sf   ((env->msr >> MSR_SF)   & 1)
460 #define msr_isf  ((env->msr >> MSR_ISF)  & 1)
461 #define msr_shv  ((env->msr >> MSR_SHV)  & 1)
462 #define msr_cm   ((env->msr >> MSR_CM)   & 1)
463 #define msr_icm  ((env->msr >> MSR_ICM)  & 1)
464 #define msr_thv  ((env->msr >> MSR_THV)  & 1)
465 #define msr_gs   ((env->msr >> MSR_GS)   & 1)
466 #define msr_ucle ((env->msr >> MSR_UCLE) & 1)
467 #define msr_vr   ((env->msr >> MSR_VR)   & 1)
468 #define msr_spe  ((env->msr >> MSR_SPE)  & 1)
469 #define msr_ap   ((env->msr >> MSR_AP)   & 1)
470 #define msr_sa   ((env->msr >> MSR_SA)   & 1)
471 #define msr_key  ((env->msr >> MSR_KEY)  & 1)
472 #define msr_pow  ((env->msr >> MSR_POW)  & 1)
473 #define msr_tgpr ((env->msr >> MSR_TGPR) & 1)
474 #define msr_ce   ((env->msr >> MSR_CE)   & 1)
475 #define msr_ile  ((env->msr >> MSR_ILE)  & 1)
476 #define msr_ee   ((env->msr >> MSR_EE)   & 1)
477 #define msr_pr   ((env->msr >> MSR_PR)   & 1)
478 #define msr_fp   ((env->msr >> MSR_FP)   & 1)
479 #define msr_me   ((env->msr >> MSR_ME)   & 1)
480 #define msr_fe0  ((env->msr >> MSR_FE0)  & 1)
481 #define msr_se   ((env->msr >> MSR_SE)   & 1)
482 #define msr_dwe  ((env->msr >> MSR_DWE)  & 1)
483 #define msr_uble ((env->msr >> MSR_UBLE) & 1)
484 #define msr_be   ((env->msr >> MSR_BE)   & 1)
485 #define msr_de   ((env->msr >> MSR_DE)   & 1)
486 #define msr_fe1  ((env->msr >> MSR_FE1)  & 1)
487 #define msr_al   ((env->msr >> MSR_AL)   & 1)
488 #define msr_ep   ((env->msr >> MSR_EP)   & 1)
489 #define msr_ir   ((env->msr >> MSR_IR)   & 1)
490 #define msr_dr   ((env->msr >> MSR_DR)   & 1)
491 #define msr_pe   ((env->msr >> MSR_PE)   & 1)
492 #define msr_px   ((env->msr >> MSR_PX)   & 1)
493 #define msr_pmm  ((env->msr >> MSR_PMM)  & 1)
494 #define msr_ri   ((env->msr >> MSR_RI)   & 1)
495 #define msr_le   ((env->msr >> MSR_LE)   & 1)
496 /* Hypervisor bit is more specific */
497 #if defined(TARGET_PPC64)
498 #define MSR_HVB (1ULL << MSR_SHV)
499 #define msr_hv  msr_shv
500 #else
501 #if defined(PPC_EMULATE_32BITS_HYPV)
502 #define MSR_HVB (1ULL << MSR_THV)
503 #define msr_hv  msr_thv
504 #else
505 #define MSR_HVB (0ULL)
506 #define msr_hv  (0)
507 #endif
508 #endif
509
510 /* Exception state register bits definition                                  */
511 #define ESR_PIL   (1 << (63 - 36)) /* Illegal Instruction                    */
512 #define ESR_PPR   (1 << (63 - 37)) /* Privileged Instruction                 */
513 #define ESR_PTR   (1 << (63 - 38)) /* Trap                                   */
514 #define ESR_FP    (1 << (63 - 39)) /* Floating-Point Operation               */
515 #define ESR_ST    (1 << (63 - 40)) /* Store Operation                        */
516 #define ESR_AP    (1 << (63 - 44)) /* Auxiliary Processor Operation          */
517 #define ESR_PUO   (1 << (63 - 45)) /* Unimplemented Operation                */
518 #define ESR_BO    (1 << (63 - 46)) /* Byte Ordering                          */
519 #define ESR_PIE   (1 << (63 - 47)) /* Imprecise exception                    */
520 #define ESR_DATA  (1 << (63 - 53)) /* Data Access (Embedded page table)      */
521 #define ESR_TLBI  (1 << (63 - 54)) /* TLB Ineligible (Embedded page table)   */
522 #define ESR_PT    (1 << (63 - 55)) /* Page Table (Embedded page table)       */
523 #define ESR_SPV   (1 << (63 - 56)) /* SPE/VMX operation                      */
524 #define ESR_EPID  (1 << (63 - 57)) /* External Process ID operation          */
525 #define ESR_VLEMI (1 << (63 - 58)) /* VLE operation                          */
526 #define ESR_MIF   (1 << (63 - 62)) /* Misaligned instruction (VLE)           */
527
528 enum {
529     POWERPC_FLAG_NONE     = 0x00000000,
530     /* Flag for MSR bit 25 signification (VRE/SPE)                           */
531     POWERPC_FLAG_SPE      = 0x00000001,
532     POWERPC_FLAG_VRE      = 0x00000002,
533     /* Flag for MSR bit 17 signification (TGPR/CE)                           */
534     POWERPC_FLAG_TGPR     = 0x00000004,
535     POWERPC_FLAG_CE       = 0x00000008,
536     /* Flag for MSR bit 10 signification (SE/DWE/UBLE)                       */
537     POWERPC_FLAG_SE       = 0x00000010,
538     POWERPC_FLAG_DWE      = 0x00000020,
539     POWERPC_FLAG_UBLE     = 0x00000040,
540     /* Flag for MSR bit 9 signification (BE/DE)                              */
541     POWERPC_FLAG_BE       = 0x00000080,
542     POWERPC_FLAG_DE       = 0x00000100,
543     /* Flag for MSR bit 2 signification (PX/PMM)                             */
544     POWERPC_FLAG_PX       = 0x00000200,
545     POWERPC_FLAG_PMM      = 0x00000400,
546     /* Flag for special features                                             */
547     /* Decrementer clock: RTC clock (POWER, 601) or bus clock                */
548     POWERPC_FLAG_RTC_CLK  = 0x00010000,
549     POWERPC_FLAG_BUS_CLK  = 0x00020000,
550     /* Has CFAR                                                              */
551     POWERPC_FLAG_CFAR     = 0x00040000,
552     /* Has VSX                                                               */
553     POWERPC_FLAG_VSX      = 0x00080000,
554 };
555
556 /*****************************************************************************/
557 /* Floating point status and control register                                */
558 #define FPSCR_FX     31 /* Floating-point exception summary                  */
559 #define FPSCR_FEX    30 /* Floating-point enabled exception summary          */
560 #define FPSCR_VX     29 /* Floating-point invalid operation exception summ.  */
561 #define FPSCR_OX     28 /* Floating-point overflow exception                 */
562 #define FPSCR_UX     27 /* Floating-point underflow exception                */
563 #define FPSCR_ZX     26 /* Floating-point zero divide exception              */
564 #define FPSCR_XX     25 /* Floating-point inexact exception                  */
565 #define FPSCR_VXSNAN 24 /* Floating-point invalid operation exception (sNan) */
566 #define FPSCR_VXISI  23 /* Floating-point invalid operation exception (inf)  */
567 #define FPSCR_VXIDI  22 /* Floating-point invalid operation exception (inf)  */
568 #define FPSCR_VXZDZ  21 /* Floating-point invalid operation exception (zero) */
569 #define FPSCR_VXIMZ  20 /* Floating-point invalid operation exception (inf)  */
570 #define FPSCR_VXVC   19 /* Floating-point invalid operation exception (comp) */
571 #define FPSCR_FR     18 /* Floating-point fraction rounded                   */
572 #define FPSCR_FI     17 /* Floating-point fraction inexact                   */
573 #define FPSCR_C      16 /* Floating-point result class descriptor            */
574 #define FPSCR_FL     15 /* Floating-point less than or negative              */
575 #define FPSCR_FG     14 /* Floating-point greater than or negative           */
576 #define FPSCR_FE     13 /* Floating-point equal or zero                      */
577 #define FPSCR_FU     12 /* Floating-point unordered or NaN                   */
578 #define FPSCR_FPCC   12 /* Floating-point condition code                     */
579 #define FPSCR_FPRF   12 /* Floating-point result flags                       */
580 #define FPSCR_VXSOFT 10 /* Floating-point invalid operation exception (soft) */
581 #define FPSCR_VXSQRT 9  /* Floating-point invalid operation exception (sqrt) */
582 #define FPSCR_VXCVI  8  /* Floating-point invalid operation exception (int)  */
583 #define FPSCR_VE     7  /* Floating-point invalid operation exception enable */
584 #define FPSCR_OE     6  /* Floating-point overflow exception enable          */
585 #define FPSCR_UE     5  /* Floating-point undeflow exception enable          */
586 #define FPSCR_ZE     4  /* Floating-point zero divide exception enable       */
587 #define FPSCR_XE     3  /* Floating-point inexact exception enable           */
588 #define FPSCR_NI     2  /* Floating-point non-IEEE mode                      */
589 #define FPSCR_RN1    1
590 #define FPSCR_RN     0  /* Floating-point rounding control                   */
591 #define fpscr_fex    (((env->fpscr) >> FPSCR_FEX)    & 0x1)
592 #define fpscr_vx     (((env->fpscr) >> FPSCR_VX)     & 0x1)
593 #define fpscr_ox     (((env->fpscr) >> FPSCR_OX)     & 0x1)
594 #define fpscr_ux     (((env->fpscr) >> FPSCR_UX)     & 0x1)
595 #define fpscr_zx     (((env->fpscr) >> FPSCR_ZX)     & 0x1)
596 #define fpscr_xx     (((env->fpscr) >> FPSCR_XX)     & 0x1)
597 #define fpscr_vxsnan (((env->fpscr) >> FPSCR_VXSNAN) & 0x1)
598 #define fpscr_vxisi  (((env->fpscr) >> FPSCR_VXISI)  & 0x1)
599 #define fpscr_vxidi  (((env->fpscr) >> FPSCR_VXIDI)  & 0x1)
600 #define fpscr_vxzdz  (((env->fpscr) >> FPSCR_VXZDZ)  & 0x1)
601 #define fpscr_vximz  (((env->fpscr) >> FPSCR_VXIMZ)  & 0x1)
602 #define fpscr_vxvc   (((env->fpscr) >> FPSCR_VXVC)   & 0x1)
603 #define fpscr_fpcc   (((env->fpscr) >> FPSCR_FPCC)   & 0xF)
604 #define fpscr_vxsoft (((env->fpscr) >> FPSCR_VXSOFT) & 0x1)
605 #define fpscr_vxsqrt (((env->fpscr) >> FPSCR_VXSQRT) & 0x1)
606 #define fpscr_vxcvi  (((env->fpscr) >> FPSCR_VXCVI)  & 0x1)
607 #define fpscr_ve     (((env->fpscr) >> FPSCR_VE)     & 0x1)
608 #define fpscr_oe     (((env->fpscr) >> FPSCR_OE)     & 0x1)
609 #define fpscr_ue     (((env->fpscr) >> FPSCR_UE)     & 0x1)
610 #define fpscr_ze     (((env->fpscr) >> FPSCR_ZE)     & 0x1)
611 #define fpscr_xe     (((env->fpscr) >> FPSCR_XE)     & 0x1)
612 #define fpscr_ni     (((env->fpscr) >> FPSCR_NI)     & 0x1)
613 #define fpscr_rn     (((env->fpscr) >> FPSCR_RN)     & 0x3)
614 /* Invalid operation exception summary */
615 #define fpscr_ix ((env->fpscr) & ((1 << FPSCR_VXSNAN) | (1 << FPSCR_VXISI)  | \
616                                   (1 << FPSCR_VXIDI)  | (1 << FPSCR_VXZDZ)  | \
617                                   (1 << FPSCR_VXIMZ)  | (1 << FPSCR_VXVC)   | \
618                                   (1 << FPSCR_VXSOFT) | (1 << FPSCR_VXSQRT) | \
619                                   (1 << FPSCR_VXCVI)))
620 /* exception summary */
621 #define fpscr_ex  (((env->fpscr) >> FPSCR_XX) & 0x1F)
622 /* enabled exception summary */
623 #define fpscr_eex (((env->fpscr) >> FPSCR_XX) & ((env->fpscr) >> FPSCR_XE) &  \
624                    0x1F)
625
626 /*****************************************************************************/
627 /* Vector status and control register */
628 #define VSCR_NJ         16 /* Vector non-java */
629 #define VSCR_SAT        0 /* Vector saturation */
630 #define vscr_nj         (((env->vscr) >> VSCR_NJ)       & 0x1)
631 #define vscr_sat        (((env->vscr) >> VSCR_SAT)      & 0x1)
632
633 /*****************************************************************************/
634 /* BookE e500 MMU registers */
635
636 #define MAS0_NV_SHIFT      0
637 #define MAS0_NV_MASK       (0xfff << MAS0_NV_SHIFT)
638
639 #define MAS0_WQ_SHIFT      12
640 #define MAS0_WQ_MASK       (3 << MAS0_WQ_SHIFT)
641 /* Write TLB entry regardless of reservation */
642 #define MAS0_WQ_ALWAYS     (0 << MAS0_WQ_SHIFT)
643 /* Write TLB entry only already in use */
644 #define MAS0_WQ_COND       (1 << MAS0_WQ_SHIFT)
645 /* Clear TLB entry */
646 #define MAS0_WQ_CLR_RSRV   (2 << MAS0_WQ_SHIFT)
647
648 #define MAS0_HES_SHIFT     14
649 #define MAS0_HES           (1 << MAS0_HES_SHIFT)
650
651 #define MAS0_ESEL_SHIFT    16
652 #define MAS0_ESEL_MASK     (0xfff << MAS0_ESEL_SHIFT)
653
654 #define MAS0_TLBSEL_SHIFT  28
655 #define MAS0_TLBSEL_MASK   (3 << MAS0_TLBSEL_SHIFT)
656 #define MAS0_TLBSEL_TLB0   (0 << MAS0_TLBSEL_SHIFT)
657 #define MAS0_TLBSEL_TLB1   (1 << MAS0_TLBSEL_SHIFT)
658 #define MAS0_TLBSEL_TLB2   (2 << MAS0_TLBSEL_SHIFT)
659 #define MAS0_TLBSEL_TLB3   (3 << MAS0_TLBSEL_SHIFT)
660
661 #define MAS0_ATSEL_SHIFT   31
662 #define MAS0_ATSEL         (1 << MAS0_ATSEL_SHIFT)
663 #define MAS0_ATSEL_TLB     0
664 #define MAS0_ATSEL_LRAT    MAS0_ATSEL
665
666 #define MAS1_TSIZE_SHIFT   7
667 #define MAS1_TSIZE_MASK    (0x1f << MAS1_TSIZE_SHIFT)
668
669 #define MAS1_TS_SHIFT      12
670 #define MAS1_TS            (1 << MAS1_TS_SHIFT)
671
672 #define MAS1_IND_SHIFT     13
673 #define MAS1_IND           (1 << MAS1_IND_SHIFT)
674
675 #define MAS1_TID_SHIFT     16
676 #define MAS1_TID_MASK      (0x3fff << MAS1_TID_SHIFT)
677
678 #define MAS1_IPROT_SHIFT   30
679 #define MAS1_IPROT         (1 << MAS1_IPROT_SHIFT)
680
681 #define MAS1_VALID_SHIFT   31
682 #define MAS1_VALID         0x80000000
683
684 #define MAS2_EPN_SHIFT     12
685 #define MAS2_EPN_MASK      (~0ULL << MAS2_EPN_SHIFT)
686
687 #define MAS2_ACM_SHIFT     6
688 #define MAS2_ACM           (1 << MAS2_ACM_SHIFT)
689
690 #define MAS2_VLE_SHIFT     5
691 #define MAS2_VLE           (1 << MAS2_VLE_SHIFT)
692
693 #define MAS2_W_SHIFT       4
694 #define MAS2_W             (1 << MAS2_W_SHIFT)
695
696 #define MAS2_I_SHIFT       3
697 #define MAS2_I             (1 << MAS2_I_SHIFT)
698
699 #define MAS2_M_SHIFT       2
700 #define MAS2_M             (1 << MAS2_M_SHIFT)
701
702 #define MAS2_G_SHIFT       1
703 #define MAS2_G             (1 << MAS2_G_SHIFT)
704
705 #define MAS2_E_SHIFT       0
706 #define MAS2_E             (1 << MAS2_E_SHIFT)
707
708 #define MAS3_RPN_SHIFT     12
709 #define MAS3_RPN_MASK      (0xfffff << MAS3_RPN_SHIFT)
710
711 #define MAS3_U0                 0x00000200
712 #define MAS3_U1                 0x00000100
713 #define MAS3_U2                 0x00000080
714 #define MAS3_U3                 0x00000040
715 #define MAS3_UX                 0x00000020
716 #define MAS3_SX                 0x00000010
717 #define MAS3_UW                 0x00000008
718 #define MAS3_SW                 0x00000004
719 #define MAS3_UR                 0x00000002
720 #define MAS3_SR                 0x00000001
721 #define MAS3_SPSIZE_SHIFT       1
722 #define MAS3_SPSIZE_MASK        (0x3e << MAS3_SPSIZE_SHIFT)
723
724 #define MAS4_TLBSELD_SHIFT      MAS0_TLBSEL_SHIFT
725 #define MAS4_TLBSELD_MASK       MAS0_TLBSEL_MASK
726 #define MAS4_TIDSELD_MASK       0x00030000
727 #define MAS4_TIDSELD_PID0       0x00000000
728 #define MAS4_TIDSELD_PID1       0x00010000
729 #define MAS4_TIDSELD_PID2       0x00020000
730 #define MAS4_TIDSELD_PIDZ       0x00030000
731 #define MAS4_INDD               0x00008000      /* Default IND */
732 #define MAS4_TSIZED_SHIFT       MAS1_TSIZE_SHIFT
733 #define MAS4_TSIZED_MASK        MAS1_TSIZE_MASK
734 #define MAS4_ACMD               0x00000040
735 #define MAS4_VLED               0x00000020
736 #define MAS4_WD                 0x00000010
737 #define MAS4_ID                 0x00000008
738 #define MAS4_MD                 0x00000004
739 #define MAS4_GD                 0x00000002
740 #define MAS4_ED                 0x00000001
741 #define MAS4_WIMGED_MASK        0x0000001f      /* Default WIMGE */
742 #define MAS4_WIMGED_SHIFT       0
743
744 #define MAS5_SGS                0x80000000
745 #define MAS5_SLPID_MASK         0x00000fff
746
747 #define MAS6_SPID0              0x3fff0000
748 #define MAS6_SPID1              0x00007ffe
749 #define MAS6_ISIZE(x)           MAS1_TSIZE(x)
750 #define MAS6_SAS                0x00000001
751 #define MAS6_SPID               MAS6_SPID0
752 #define MAS6_SIND               0x00000002      /* Indirect page */
753 #define MAS6_SIND_SHIFT         1
754 #define MAS6_SPID_MASK          0x3fff0000
755 #define MAS6_SPID_SHIFT         16
756 #define MAS6_ISIZE_MASK         0x00000f80
757 #define MAS6_ISIZE_SHIFT        7
758
759 #define MAS7_RPN                0xffffffff
760
761 #define MAS8_TGS                0x80000000
762 #define MAS8_VF                 0x40000000
763 #define MAS8_TLBPID             0x00000fff
764
765 /* Bit definitions for MMUCFG */
766 #define MMUCFG_MAVN     0x00000003      /* MMU Architecture Version Number */
767 #define MMUCFG_MAVN_V1  0x00000000      /* v1.0 */
768 #define MMUCFG_MAVN_V2  0x00000001      /* v2.0 */
769 #define MMUCFG_NTLBS    0x0000000c      /* Number of TLBs */
770 #define MMUCFG_PIDSIZE  0x000007c0      /* PID Reg Size */
771 #define MMUCFG_TWC      0x00008000      /* TLB Write Conditional (v2.0) */
772 #define MMUCFG_LRAT     0x00010000      /* LRAT Supported (v2.0) */
773 #define MMUCFG_RASIZE   0x00fe0000      /* Real Addr Size */
774 #define MMUCFG_LPIDSIZE 0x0f000000      /* LPID Reg Size */
775
776 /* Bit definitions for MMUCSR0 */
777 #define MMUCSR0_TLB1FI  0x00000002      /* TLB1 Flash invalidate */
778 #define MMUCSR0_TLB0FI  0x00000004      /* TLB0 Flash invalidate */
779 #define MMUCSR0_TLB2FI  0x00000040      /* TLB2 Flash invalidate */
780 #define MMUCSR0_TLB3FI  0x00000020      /* TLB3 Flash invalidate */
781 #define MMUCSR0_TLBFI   (MMUCSR0_TLB0FI | MMUCSR0_TLB1FI | \
782                          MMUCSR0_TLB2FI | MMUCSR0_TLB3FI)
783 #define MMUCSR0_TLB0PS  0x00000780      /* TLB0 Page Size */
784 #define MMUCSR0_TLB1PS  0x00007800      /* TLB1 Page Size */
785 #define MMUCSR0_TLB2PS  0x00078000      /* TLB2 Page Size */
786 #define MMUCSR0_TLB3PS  0x00780000      /* TLB3 Page Size */
787
788 /* TLBnCFG encoding */
789 #define TLBnCFG_N_ENTRY         0x00000fff      /* number of entries */
790 #define TLBnCFG_HES             0x00002000      /* HW select supported */
791 #define TLBnCFG_AVAIL           0x00004000      /* variable page size */
792 #define TLBnCFG_IPROT           0x00008000      /* IPROT supported */
793 #define TLBnCFG_GTWE            0x00010000      /* Guest can write */
794 #define TLBnCFG_IND             0x00020000      /* IND entries supported */
795 #define TLBnCFG_PT              0x00040000      /* Can load from page table */
796 #define TLBnCFG_MINSIZE         0x00f00000      /* Minimum Page Size (v1.0) */
797 #define TLBnCFG_MINSIZE_SHIFT   20
798 #define TLBnCFG_MAXSIZE         0x000f0000      /* Maximum Page Size (v1.0) */
799 #define TLBnCFG_MAXSIZE_SHIFT   16
800 #define TLBnCFG_ASSOC           0xff000000      /* Associativity */
801 #define TLBnCFG_ASSOC_SHIFT     24
802
803 /* TLBnPS encoding */
804 #define TLBnPS_4K               0x00000004
805 #define TLBnPS_8K               0x00000008
806 #define TLBnPS_16K              0x00000010
807 #define TLBnPS_32K              0x00000020
808 #define TLBnPS_64K              0x00000040
809 #define TLBnPS_128K             0x00000080
810 #define TLBnPS_256K             0x00000100
811 #define TLBnPS_512K             0x00000200
812 #define TLBnPS_1M               0x00000400
813 #define TLBnPS_2M               0x00000800
814 #define TLBnPS_4M               0x00001000
815 #define TLBnPS_8M               0x00002000
816 #define TLBnPS_16M              0x00004000
817 #define TLBnPS_32M              0x00008000
818 #define TLBnPS_64M              0x00010000
819 #define TLBnPS_128M             0x00020000
820 #define TLBnPS_256M             0x00040000
821 #define TLBnPS_512M             0x00080000
822 #define TLBnPS_1G               0x00100000
823 #define TLBnPS_2G               0x00200000
824 #define TLBnPS_4G               0x00400000
825 #define TLBnPS_8G               0x00800000
826 #define TLBnPS_16G              0x01000000
827 #define TLBnPS_32G              0x02000000
828 #define TLBnPS_64G              0x04000000
829 #define TLBnPS_128G             0x08000000
830 #define TLBnPS_256G             0x10000000
831
832 /* tlbilx action encoding */
833 #define TLBILX_T_ALL                    0
834 #define TLBILX_T_TID                    1
835 #define TLBILX_T_FULLMATCH              3
836 #define TLBILX_T_CLASS0                 4
837 #define TLBILX_T_CLASS1                 5
838 #define TLBILX_T_CLASS2                 6
839 #define TLBILX_T_CLASS3                 7
840
841 /* BookE 2.06 helper defines */
842
843 #define BOOKE206_FLUSH_TLB0    (1 << 0)
844 #define BOOKE206_FLUSH_TLB1    (1 << 1)
845 #define BOOKE206_FLUSH_TLB2    (1 << 2)
846 #define BOOKE206_FLUSH_TLB3    (1 << 3)
847
848 /* number of possible TLBs */
849 #define BOOKE206_MAX_TLBN      4
850
851 /*****************************************************************************/
852 /* Embedded.Processor Control */
853
854 #define DBELL_TYPE_SHIFT               27
855 #define DBELL_TYPE_MASK                (0x1f << DBELL_TYPE_SHIFT)
856 #define DBELL_TYPE_DBELL               (0x00 << DBELL_TYPE_SHIFT)
857 #define DBELL_TYPE_DBELL_CRIT          (0x01 << DBELL_TYPE_SHIFT)
858 #define DBELL_TYPE_G_DBELL             (0x02 << DBELL_TYPE_SHIFT)
859 #define DBELL_TYPE_G_DBELL_CRIT        (0x03 << DBELL_TYPE_SHIFT)
860 #define DBELL_TYPE_G_DBELL_MC          (0x04 << DBELL_TYPE_SHIFT)
861
862 #define DBELL_BRDCAST                  (1 << 26)
863 #define DBELL_LPIDTAG_SHIFT            14
864 #define DBELL_LPIDTAG_MASK             (0xfff << DBELL_LPIDTAG_SHIFT)
865 #define DBELL_PIRTAG_MASK              0x3fff
866
867 /*****************************************************************************/
868 /* Segment page size information, used by recent hash MMUs
869  * The format of this structure mirrors kvm_ppc_smmu_info
870  */
871
872 #define PPC_PAGE_SIZES_MAX_SZ   8
873
874 struct ppc_one_page_size {
875     uint32_t page_shift;  /* Page shift (or 0) */
876     uint32_t pte_enc;     /* Encoding in the HPTE (>>12) */
877 };
878
879 struct ppc_one_seg_page_size {
880     uint32_t page_shift;  /* Base page shift of segment (or 0) */
881     uint32_t slb_enc;     /* SLB encoding for BookS */
882     struct ppc_one_page_size enc[PPC_PAGE_SIZES_MAX_SZ];
883 };
884
885 struct ppc_segment_page_sizes {
886     struct ppc_one_seg_page_size sps[PPC_PAGE_SIZES_MAX_SZ];
887 };
888
889
890 /*****************************************************************************/
891 /* The whole PowerPC CPU context */
892 #define NB_MMU_MODES 3
893
894 #define PPC_CPU_OPCODES_LEN 0x40
895
896 struct CPUPPCState {
897     /* First are the most commonly used resources
898      * during translated code execution
899      */
900     /* general purpose registers */
901     target_ulong gpr[32];
902 #if !defined(TARGET_PPC64)
903     /* Storage for GPR MSB, used by the SPE extension */
904     target_ulong gprh[32];
905 #endif
906     /* LR */
907     target_ulong lr;
908     /* CTR */
909     target_ulong ctr;
910     /* condition register */
911     uint32_t crf[8];
912 #if defined(TARGET_PPC64)
913     /* CFAR */
914     target_ulong cfar;
915 #endif
916     /* XER (with SO, OV, CA split out) */
917     target_ulong xer;
918     target_ulong so;
919     target_ulong ov;
920     target_ulong ca;
921     /* Reservation address */
922     target_ulong reserve_addr;
923     /* Reservation value */
924     target_ulong reserve_val;
925     /* Reservation store address */
926     target_ulong reserve_ea;
927     /* Reserved store source register and size */
928     target_ulong reserve_info;
929
930     /* Those ones are used in supervisor mode only */
931     /* machine state register */
932     target_ulong msr;
933     /* temporary general purpose registers */
934     target_ulong tgpr[4]; /* Used to speed-up TLB assist handlers */
935
936     /* Floating point execution context */
937     float_status fp_status;
938     /* floating point registers */
939     float64 fpr[32];
940     /* floating point status and control register */
941     target_ulong fpscr;
942
943     /* Next instruction pointer */
944     target_ulong nip;
945
946     int access_type; /* when a memory exception occurs, the access
947                         type is stored here */
948
949     CPU_COMMON
950
951     /* MMU context - only relevant for full system emulation */
952 #if !defined(CONFIG_USER_ONLY)
953 #if defined(TARGET_PPC64)
954     /* PowerPC 64 SLB area */
955     ppc_slb_t slb[MAX_SLB_ENTRIES];
956     int32_t slb_nr;
957 #endif
958     /* segment registers */
959     hwaddr htab_base;
960     hwaddr htab_mask;
961     target_ulong sr[32];
962     /* externally stored hash table */
963     uint8_t *external_htab;
964     /* BATs */
965     uint32_t nb_BATs;
966     target_ulong DBAT[2][8];
967     target_ulong IBAT[2][8];
968     /* PowerPC TLB registers (for 4xx, e500 and 60x software driven TLBs) */
969     int32_t nb_tlb;      /* Total number of TLB                              */
970     int tlb_per_way; /* Speed-up helper: used to avoid divisions at run time */
971     int nb_ways;     /* Number of ways in the TLB set                        */
972     int last_way;    /* Last used way used to allocate TLB in a LRU way      */
973     int id_tlbs;     /* If 1, MMU has separated TLBs for instructions & data */
974     int nb_pids;     /* Number of available PID registers                    */
975     int tlb_type;    /* Type of TLB we're dealing with                       */
976     ppc_tlb_t tlb;   /* TLB is optional. Allocate them only if needed        */
977     /* 403 dedicated access protection registers */
978     target_ulong pb[4];
979     bool tlb_dirty;   /* Set to non-zero when modifying TLB                  */
980     bool kvm_sw_tlb;  /* non-zero if KVM SW TLB API is active                */
981 #endif
982
983     /* Other registers */
984     /* Special purpose registers */
985     target_ulong spr[1024];
986     ppc_spr_t spr_cb[1024];
987     /* Altivec registers */
988     ppc_avr_t avr[32];
989     uint32_t vscr;
990     /* VSX registers */
991     uint64_t vsr[32];
992     /* SPE registers */
993     uint64_t spe_acc;
994     uint32_t spe_fscr;
995     /* SPE and Altivec can share a status since they will never be used
996      * simultaneously */
997     float_status vec_status;
998
999     /* Internal devices resources */
1000     /* Time base and decrementer */
1001     ppc_tb_t *tb_env;
1002     /* Device control registers */
1003     ppc_dcr_t *dcr_env;
1004
1005     int dcache_line_size;
1006     int icache_line_size;
1007
1008     /* Those resources are used during exception processing */
1009     /* CPU model definition */
1010     target_ulong msr_mask;
1011     powerpc_mmu_t mmu_model;
1012     powerpc_excp_t excp_model;
1013     powerpc_input_t bus_model;
1014     int bfd_mach;
1015     uint32_t flags;
1016     uint64_t insns_flags;
1017     uint64_t insns_flags2;
1018 #if defined(TARGET_PPC64)
1019     struct ppc_segment_page_sizes sps;
1020 #endif
1021
1022 #if defined(TARGET_PPC64) && !defined(CONFIG_USER_ONLY)
1023     uint64_t vpa_addr;
1024     uint64_t slb_shadow_addr, slb_shadow_size;
1025     uint64_t dtl_addr, dtl_size;
1026 #endif /* TARGET_PPC64 */
1027
1028     int error_code;
1029     uint32_t pending_interrupts;
1030 #if !defined(CONFIG_USER_ONLY)
1031     /* This is the IRQ controller, which is implementation dependent
1032      * and only relevant when emulating a complete machine.
1033      */
1034     uint32_t irq_input_state;
1035     void **irq_inputs;
1036     /* Exception vectors */
1037     target_ulong excp_vectors[POWERPC_EXCP_NB];
1038     target_ulong excp_prefix;
1039     target_ulong ivor_mask;
1040     target_ulong ivpr_mask;
1041     target_ulong hreset_vector;
1042     hwaddr mpic_iack;
1043     /* true when the external proxy facility mode is enabled */
1044     bool mpic_proxy;
1045 #endif
1046
1047     /* Those resources are used only during code translation */
1048     /* opcode handlers */
1049     opc_handler_t *opcodes[PPC_CPU_OPCODES_LEN];
1050
1051     /* Those resources are used only in QEMU core */
1052     target_ulong hflags;      /* hflags is a MSR & HFLAGS_MASK         */
1053     target_ulong hflags_nmsr; /* specific hflags, not coming from MSR */
1054     int mmu_idx;         /* precomputed MMU index to speed up mem accesses */
1055
1056     /* Power management */
1057     int (*check_pow)(CPUPPCState *env);
1058
1059 #if !defined(CONFIG_USER_ONLY)
1060     void *load_info;    /* Holds boot loading state.  */
1061 #endif
1062
1063     /* booke timers */
1064
1065     /* Specifies bit locations of the Time Base used to signal a fixed timer
1066      * exception on a transition from 0 to 1. (watchdog or fixed-interval timer)
1067      *
1068      * 0 selects the least significant bit.
1069      * 63 selects the most significant bit.
1070      */
1071     uint8_t fit_period[4];
1072     uint8_t wdt_period[4];
1073 };
1074
1075 #define SET_FIT_PERIOD(a_, b_, c_, d_)          \
1076 do {                                            \
1077     env->fit_period[0] = (a_);                  \
1078     env->fit_period[1] = (b_);                  \
1079     env->fit_period[2] = (c_);                  \
1080     env->fit_period[3] = (d_);                  \
1081  } while (0)
1082
1083 #define SET_WDT_PERIOD(a_, b_, c_, d_)          \
1084 do {                                            \
1085     env->wdt_period[0] = (a_);                  \
1086     env->wdt_period[1] = (b_);                  \
1087     env->wdt_period[2] = (c_);                  \
1088     env->wdt_period[3] = (d_);                  \
1089  } while (0)
1090
1091 #include "cpu-qom.h"
1092
1093 /*****************************************************************************/
1094 PowerPCCPU *cpu_ppc_init(const char *cpu_model);
1095 void ppc_translate_init(void);
1096 int cpu_ppc_exec (CPUPPCState *s);
1097 /* you can call this signal handler from your SIGBUS and SIGSEGV
1098    signal handlers to inform the virtual CPU of exceptions. non zero
1099    is returned if the signal was handled by the virtual CPU.  */
1100 int cpu_ppc_signal_handler (int host_signum, void *pinfo,
1101                             void *puc);
1102 void ppc_hw_interrupt (CPUPPCState *env);
1103 #if defined(CONFIG_USER_ONLY)
1104 int cpu_handle_mmu_fault(CPUPPCState *env, target_ulong address, int rw,
1105                          int mmu_idx);
1106 #endif
1107
1108 #if !defined(CONFIG_USER_ONLY)
1109 void ppc_store_sdr1 (CPUPPCState *env, target_ulong value);
1110 #endif /* !defined(CONFIG_USER_ONLY) */
1111 void ppc_store_msr (CPUPPCState *env, target_ulong value);
1112
1113 void ppc_cpu_list (FILE *f, fprintf_function cpu_fprintf);
1114
1115 /* Time-base and decrementer management */
1116 #ifndef NO_CPU_IO_DEFS
1117 uint64_t cpu_ppc_load_tbl (CPUPPCState *env);
1118 uint32_t cpu_ppc_load_tbu (CPUPPCState *env);
1119 void cpu_ppc_store_tbu (CPUPPCState *env, uint32_t value);
1120 void cpu_ppc_store_tbl (CPUPPCState *env, uint32_t value);
1121 uint64_t cpu_ppc_load_atbl (CPUPPCState *env);
1122 uint32_t cpu_ppc_load_atbu (CPUPPCState *env);
1123 void cpu_ppc_store_atbl (CPUPPCState *env, uint32_t value);
1124 void cpu_ppc_store_atbu (CPUPPCState *env, uint32_t value);
1125 uint32_t cpu_ppc_load_decr (CPUPPCState *env);
1126 void cpu_ppc_store_decr (CPUPPCState *env, uint32_t value);
1127 uint32_t cpu_ppc_load_hdecr (CPUPPCState *env);
1128 void cpu_ppc_store_hdecr (CPUPPCState *env, uint32_t value);
1129 uint64_t cpu_ppc_load_purr (CPUPPCState *env);
1130 uint32_t cpu_ppc601_load_rtcl (CPUPPCState *env);
1131 uint32_t cpu_ppc601_load_rtcu (CPUPPCState *env);
1132 #if !defined(CONFIG_USER_ONLY)
1133 void cpu_ppc601_store_rtcl (CPUPPCState *env, uint32_t value);
1134 void cpu_ppc601_store_rtcu (CPUPPCState *env, uint32_t value);
1135 target_ulong load_40x_pit (CPUPPCState *env);
1136 void store_40x_pit (CPUPPCState *env, target_ulong val);
1137 void store_40x_dbcr0 (CPUPPCState *env, uint32_t val);
1138 void store_40x_sler (CPUPPCState *env, uint32_t val);
1139 void store_booke_tcr (CPUPPCState *env, target_ulong val);
1140 void store_booke_tsr (CPUPPCState *env, target_ulong val);
1141 void ppc_tlb_invalidate_all (CPUPPCState *env);
1142 void ppc_tlb_invalidate_one (CPUPPCState *env, target_ulong addr);
1143 #endif
1144 #endif
1145
1146 void store_fpscr(CPUPPCState *env, uint64_t arg, uint32_t mask);
1147
1148 static inline uint64_t ppc_dump_gpr(CPUPPCState *env, int gprn)
1149 {
1150     uint64_t gprv;
1151
1152     gprv = env->gpr[gprn];
1153 #if !defined(TARGET_PPC64)
1154     if (env->flags & POWERPC_FLAG_SPE) {
1155         /* If the CPU implements the SPE extension, we have to get the
1156          * high bits of the GPR from the gprh storage area
1157          */
1158         gprv &= 0xFFFFFFFFULL;
1159         gprv |= (uint64_t)env->gprh[gprn] << 32;
1160     }
1161 #endif
1162
1163     return gprv;
1164 }
1165
1166 /* Device control registers */
1167 int ppc_dcr_read (ppc_dcr_t *dcr_env, int dcrn, uint32_t *valp);
1168 int ppc_dcr_write (ppc_dcr_t *dcr_env, int dcrn, uint32_t val);
1169
1170 static inline CPUPPCState *cpu_init(const char *cpu_model)
1171 {
1172     PowerPCCPU *cpu = cpu_ppc_init(cpu_model);
1173     if (cpu == NULL) {
1174         return NULL;
1175     }
1176     return &cpu->env;
1177 }
1178
1179 #define cpu_exec cpu_ppc_exec
1180 #define cpu_gen_code cpu_ppc_gen_code
1181 #define cpu_signal_handler cpu_ppc_signal_handler
1182 #define cpu_list ppc_cpu_list
1183
1184 /* MMU modes definitions */
1185 #define MMU_MODE0_SUFFIX _user
1186 #define MMU_MODE1_SUFFIX _kernel
1187 #define MMU_MODE2_SUFFIX _hypv
1188 #define MMU_USER_IDX 0
1189 static inline int cpu_mmu_index (CPUPPCState *env)
1190 {
1191     return env->mmu_idx;
1192 }
1193
1194 #include "exec/cpu-all.h"
1195
1196 /*****************************************************************************/
1197 /* CRF definitions */
1198 #define CRF_LT        3
1199 #define CRF_GT        2
1200 #define CRF_EQ        1
1201 #define CRF_SO        0
1202 #define CRF_CH        (1 << CRF_LT)
1203 #define CRF_CL        (1 << CRF_GT)
1204 #define CRF_CH_OR_CL  (1 << CRF_EQ)
1205 #define CRF_CH_AND_CL (1 << CRF_SO)
1206
1207 /* XER definitions */
1208 #define XER_SO  31
1209 #define XER_OV  30
1210 #define XER_CA  29
1211 #define XER_CMP  8
1212 #define XER_BC   0
1213 #define xer_so  (env->so)
1214 #define xer_ov  (env->ov)
1215 #define xer_ca  (env->ca)
1216 #define xer_cmp ((env->xer >> XER_CMP) & 0xFF)
1217 #define xer_bc  ((env->xer >> XER_BC)  & 0x7F)
1218
1219 /* SPR definitions */
1220 #define SPR_MQ                (0x000)
1221 #define SPR_XER               (0x001)
1222 #define SPR_601_VRTCU         (0x004)
1223 #define SPR_601_VRTCL         (0x005)
1224 #define SPR_601_UDECR         (0x006)
1225 #define SPR_LR                (0x008)
1226 #define SPR_CTR               (0x009)
1227 #define SPR_UAMR              (0x00C)
1228 #define SPR_DSCR              (0x011)
1229 #define SPR_DSISR             (0x012)
1230 #define SPR_DAR               (0x013) /* DAE for PowerPC 601 */
1231 #define SPR_601_RTCU          (0x014)
1232 #define SPR_601_RTCL          (0x015)
1233 #define SPR_DECR              (0x016)
1234 #define SPR_SDR1              (0x019)
1235 #define SPR_SRR0              (0x01A)
1236 #define SPR_SRR1              (0x01B)
1237 #define SPR_CFAR              (0x01C)
1238 #define SPR_AMR               (0x01D)
1239 #define SPR_BOOKE_PID         (0x030)
1240 #define SPR_BOOKE_DECAR       (0x036)
1241 #define SPR_BOOKE_CSRR0       (0x03A)
1242 #define SPR_BOOKE_CSRR1       (0x03B)
1243 #define SPR_BOOKE_DEAR        (0x03D)
1244 #define SPR_BOOKE_ESR         (0x03E)
1245 #define SPR_BOOKE_IVPR        (0x03F)
1246 #define SPR_MPC_EIE           (0x050)
1247 #define SPR_MPC_EID           (0x051)
1248 #define SPR_MPC_NRI           (0x052)
1249 #define SPR_CTRL              (0x088)
1250 #define SPR_MPC_CMPA          (0x090)
1251 #define SPR_MPC_CMPB          (0x091)
1252 #define SPR_MPC_CMPC          (0x092)
1253 #define SPR_MPC_CMPD          (0x093)
1254 #define SPR_MPC_ECR           (0x094)
1255 #define SPR_MPC_DER           (0x095)
1256 #define SPR_MPC_COUNTA        (0x096)
1257 #define SPR_MPC_COUNTB        (0x097)
1258 #define SPR_UCTRL             (0x098)
1259 #define SPR_MPC_CMPE          (0x098)
1260 #define SPR_MPC_CMPF          (0x099)
1261 #define SPR_MPC_CMPG          (0x09A)
1262 #define SPR_MPC_CMPH          (0x09B)
1263 #define SPR_MPC_LCTRL1        (0x09C)
1264 #define SPR_MPC_LCTRL2        (0x09D)
1265 #define SPR_UAMOR             (0x09D)
1266 #define SPR_MPC_ICTRL         (0x09E)
1267 #define SPR_MPC_BAR           (0x09F)
1268 #define SPR_VRSAVE            (0x100)
1269 #define SPR_USPRG0            (0x100)
1270 #define SPR_USPRG1            (0x101)
1271 #define SPR_USPRG2            (0x102)
1272 #define SPR_USPRG3            (0x103)
1273 #define SPR_USPRG4            (0x104)
1274 #define SPR_USPRG5            (0x105)
1275 #define SPR_USPRG6            (0x106)
1276 #define SPR_USPRG7            (0x107)
1277 #define SPR_VTBL              (0x10C)
1278 #define SPR_VTBU              (0x10D)
1279 #define SPR_SPRG0             (0x110)
1280 #define SPR_SPRG1             (0x111)
1281 #define SPR_SPRG2             (0x112)
1282 #define SPR_SPRG3             (0x113)
1283 #define SPR_SPRG4             (0x114)
1284 #define SPR_SCOMC             (0x114)
1285 #define SPR_SPRG5             (0x115)
1286 #define SPR_SCOMD             (0x115)
1287 #define SPR_SPRG6             (0x116)
1288 #define SPR_SPRG7             (0x117)
1289 #define SPR_ASR               (0x118)
1290 #define SPR_EAR               (0x11A)
1291 #define SPR_TBL               (0x11C)
1292 #define SPR_TBU               (0x11D)
1293 #define SPR_TBU40             (0x11E)
1294 #define SPR_SVR               (0x11E)
1295 #define SPR_BOOKE_PIR         (0x11E)
1296 #define SPR_PVR               (0x11F)
1297 #define SPR_HSPRG0            (0x130)
1298 #define SPR_BOOKE_DBSR        (0x130)
1299 #define SPR_HSPRG1            (0x131)
1300 #define SPR_HDSISR            (0x132)
1301 #define SPR_HDAR              (0x133)
1302 #define SPR_BOOKE_EPCR        (0x133)
1303 #define SPR_SPURR             (0x134)
1304 #define SPR_BOOKE_DBCR0       (0x134)
1305 #define SPR_IBCR              (0x135)
1306 #define SPR_PURR              (0x135)
1307 #define SPR_BOOKE_DBCR1       (0x135)
1308 #define SPR_DBCR              (0x136)
1309 #define SPR_HDEC              (0x136)
1310 #define SPR_BOOKE_DBCR2       (0x136)
1311 #define SPR_HIOR              (0x137)
1312 #define SPR_MBAR              (0x137)
1313 #define SPR_RMOR              (0x138)
1314 #define SPR_BOOKE_IAC1        (0x138)
1315 #define SPR_HRMOR             (0x139)
1316 #define SPR_BOOKE_IAC2        (0x139)
1317 #define SPR_HSRR0             (0x13A)
1318 #define SPR_BOOKE_IAC3        (0x13A)
1319 #define SPR_HSRR1             (0x13B)
1320 #define SPR_BOOKE_IAC4        (0x13B)
1321 #define SPR_LPCR              (0x13C)
1322 #define SPR_BOOKE_DAC1        (0x13C)
1323 #define SPR_LPIDR             (0x13D)
1324 #define SPR_DABR2             (0x13D)
1325 #define SPR_BOOKE_DAC2        (0x13D)
1326 #define SPR_BOOKE_DVC1        (0x13E)
1327 #define SPR_BOOKE_DVC2        (0x13F)
1328 #define SPR_BOOKE_TSR         (0x150)
1329 #define SPR_BOOKE_TCR         (0x154)
1330 #define SPR_BOOKE_TLB0PS      (0x158)
1331 #define SPR_BOOKE_TLB1PS      (0x159)
1332 #define SPR_BOOKE_TLB2PS      (0x15A)
1333 #define SPR_BOOKE_TLB3PS      (0x15B)
1334 #define SPR_BOOKE_MAS7_MAS3   (0x174)
1335 #define SPR_BOOKE_IVOR0       (0x190)
1336 #define SPR_BOOKE_IVOR1       (0x191)
1337 #define SPR_BOOKE_IVOR2       (0x192)
1338 #define SPR_BOOKE_IVOR3       (0x193)
1339 #define SPR_BOOKE_IVOR4       (0x194)
1340 #define SPR_BOOKE_IVOR5       (0x195)
1341 #define SPR_BOOKE_IVOR6       (0x196)
1342 #define SPR_BOOKE_IVOR7       (0x197)
1343 #define SPR_BOOKE_IVOR8       (0x198)
1344 #define SPR_BOOKE_IVOR9       (0x199)
1345 #define SPR_BOOKE_IVOR10      (0x19A)
1346 #define SPR_BOOKE_IVOR11      (0x19B)
1347 #define SPR_BOOKE_IVOR12      (0x19C)
1348 #define SPR_BOOKE_IVOR13      (0x19D)
1349 #define SPR_BOOKE_IVOR14      (0x19E)
1350 #define SPR_BOOKE_IVOR15      (0x19F)
1351 #define SPR_BOOKE_IVOR38      (0x1B0)
1352 #define SPR_BOOKE_IVOR39      (0x1B1)
1353 #define SPR_BOOKE_IVOR40      (0x1B2)
1354 #define SPR_BOOKE_IVOR41      (0x1B3)
1355 #define SPR_BOOKE_IVOR42      (0x1B4)
1356 #define SPR_BOOKE_SPEFSCR     (0x200)
1357 #define SPR_Exxx_BBEAR        (0x201)
1358 #define SPR_Exxx_BBTAR        (0x202)
1359 #define SPR_Exxx_L1CFG0       (0x203)
1360 #define SPR_Exxx_NPIDR        (0x205)
1361 #define SPR_ATBL              (0x20E)
1362 #define SPR_ATBU              (0x20F)
1363 #define SPR_IBAT0U            (0x210)
1364 #define SPR_BOOKE_IVOR32      (0x210)
1365 #define SPR_RCPU_MI_GRA       (0x210)
1366 #define SPR_IBAT0L            (0x211)
1367 #define SPR_BOOKE_IVOR33      (0x211)
1368 #define SPR_IBAT1U            (0x212)
1369 #define SPR_BOOKE_IVOR34      (0x212)
1370 #define SPR_IBAT1L            (0x213)
1371 #define SPR_BOOKE_IVOR35      (0x213)
1372 #define SPR_IBAT2U            (0x214)
1373 #define SPR_BOOKE_IVOR36      (0x214)
1374 #define SPR_IBAT2L            (0x215)
1375 #define SPR_BOOKE_IVOR37      (0x215)
1376 #define SPR_IBAT3U            (0x216)
1377 #define SPR_IBAT3L            (0x217)
1378 #define SPR_DBAT0U            (0x218)
1379 #define SPR_RCPU_L2U_GRA      (0x218)
1380 #define SPR_DBAT0L            (0x219)
1381 #define SPR_DBAT1U            (0x21A)
1382 #define SPR_DBAT1L            (0x21B)
1383 #define SPR_DBAT2U            (0x21C)
1384 #define SPR_DBAT2L            (0x21D)
1385 #define SPR_DBAT3U            (0x21E)
1386 #define SPR_DBAT3L            (0x21F)
1387 #define SPR_IBAT4U            (0x230)
1388 #define SPR_RPCU_BBCMCR       (0x230)
1389 #define SPR_MPC_IC_CST        (0x230)
1390 #define SPR_Exxx_CTXCR        (0x230)
1391 #define SPR_IBAT4L            (0x231)
1392 #define SPR_MPC_IC_ADR        (0x231)
1393 #define SPR_Exxx_DBCR3        (0x231)
1394 #define SPR_IBAT5U            (0x232)
1395 #define SPR_MPC_IC_DAT        (0x232)
1396 #define SPR_Exxx_DBCNT        (0x232)
1397 #define SPR_IBAT5L            (0x233)
1398 #define SPR_IBAT6U            (0x234)
1399 #define SPR_IBAT6L            (0x235)
1400 #define SPR_IBAT7U            (0x236)
1401 #define SPR_IBAT7L            (0x237)
1402 #define SPR_DBAT4U            (0x238)
1403 #define SPR_RCPU_L2U_MCR      (0x238)
1404 #define SPR_MPC_DC_CST        (0x238)
1405 #define SPR_Exxx_ALTCTXCR     (0x238)
1406 #define SPR_DBAT4L            (0x239)
1407 #define SPR_MPC_DC_ADR        (0x239)
1408 #define SPR_DBAT5U            (0x23A)
1409 #define SPR_BOOKE_MCSRR0      (0x23A)
1410 #define SPR_MPC_DC_DAT        (0x23A)
1411 #define SPR_DBAT5L            (0x23B)
1412 #define SPR_BOOKE_MCSRR1      (0x23B)
1413 #define SPR_DBAT6U            (0x23C)
1414 #define SPR_BOOKE_MCSR        (0x23C)
1415 #define SPR_DBAT6L            (0x23D)
1416 #define SPR_Exxx_MCAR         (0x23D)
1417 #define SPR_DBAT7U            (0x23E)
1418 #define SPR_BOOKE_DSRR0       (0x23E)
1419 #define SPR_DBAT7L            (0x23F)
1420 #define SPR_BOOKE_DSRR1       (0x23F)
1421 #define SPR_BOOKE_SPRG8       (0x25C)
1422 #define SPR_BOOKE_SPRG9       (0x25D)
1423 #define SPR_BOOKE_MAS0        (0x270)
1424 #define SPR_BOOKE_MAS1        (0x271)
1425 #define SPR_BOOKE_MAS2        (0x272)
1426 #define SPR_BOOKE_MAS3        (0x273)
1427 #define SPR_BOOKE_MAS4        (0x274)
1428 #define SPR_BOOKE_MAS5        (0x275)
1429 #define SPR_BOOKE_MAS6        (0x276)
1430 #define SPR_BOOKE_PID1        (0x279)
1431 #define SPR_BOOKE_PID2        (0x27A)
1432 #define SPR_MPC_DPDR          (0x280)
1433 #define SPR_MPC_IMMR          (0x288)
1434 #define SPR_BOOKE_TLB0CFG     (0x2B0)
1435 #define SPR_BOOKE_TLB1CFG     (0x2B1)
1436 #define SPR_BOOKE_TLB2CFG     (0x2B2)
1437 #define SPR_BOOKE_TLB3CFG     (0x2B3)
1438 #define SPR_BOOKE_EPR         (0x2BE)
1439 #define SPR_PERF0             (0x300)
1440 #define SPR_RCPU_MI_RBA0      (0x300)
1441 #define SPR_MPC_MI_CTR        (0x300)
1442 #define SPR_PERF1             (0x301)
1443 #define SPR_RCPU_MI_RBA1      (0x301)
1444 #define SPR_PERF2             (0x302)
1445 #define SPR_RCPU_MI_RBA2      (0x302)
1446 #define SPR_MPC_MI_AP         (0x302)
1447 #define SPR_MMCRA             (0x302)
1448 #define SPR_PERF3             (0x303)
1449 #define SPR_RCPU_MI_RBA3      (0x303)
1450 #define SPR_MPC_MI_EPN        (0x303)
1451 #define SPR_PERF4             (0x304)
1452 #define SPR_PERF5             (0x305)
1453 #define SPR_MPC_MI_TWC        (0x305)
1454 #define SPR_PERF6             (0x306)
1455 #define SPR_MPC_MI_RPN        (0x306)
1456 #define SPR_PERF7             (0x307)
1457 #define SPR_PERF8             (0x308)
1458 #define SPR_RCPU_L2U_RBA0     (0x308)
1459 #define SPR_MPC_MD_CTR        (0x308)
1460 #define SPR_PERF9             (0x309)
1461 #define SPR_RCPU_L2U_RBA1     (0x309)
1462 #define SPR_MPC_MD_CASID      (0x309)
1463 #define SPR_PERFA             (0x30A)
1464 #define SPR_RCPU_L2U_RBA2     (0x30A)
1465 #define SPR_MPC_MD_AP         (0x30A)
1466 #define SPR_PERFB             (0x30B)
1467 #define SPR_RCPU_L2U_RBA3     (0x30B)
1468 #define SPR_MPC_MD_EPN        (0x30B)
1469 #define SPR_PERFC             (0x30C)
1470 #define SPR_MPC_MD_TWB        (0x30C)
1471 #define SPR_PERFD             (0x30D)
1472 #define SPR_MPC_MD_TWC        (0x30D)
1473 #define SPR_PERFE             (0x30E)
1474 #define SPR_MPC_MD_RPN        (0x30E)
1475 #define SPR_PERFF             (0x30F)
1476 #define SPR_MPC_MD_TW         (0x30F)
1477 #define SPR_UPERF0            (0x310)
1478 #define SPR_UPERF1            (0x311)
1479 #define SPR_UPERF2            (0x312)
1480 #define SPR_UPERF3            (0x313)
1481 #define SPR_UPERF4            (0x314)
1482 #define SPR_UPERF5            (0x315)
1483 #define SPR_UPERF6            (0x316)
1484 #define SPR_UPERF7            (0x317)
1485 #define SPR_UPERF8            (0x318)
1486 #define SPR_UPERF9            (0x319)
1487 #define SPR_UPERFA            (0x31A)
1488 #define SPR_UPERFB            (0x31B)
1489 #define SPR_UPERFC            (0x31C)
1490 #define SPR_UPERFD            (0x31D)
1491 #define SPR_UPERFE            (0x31E)
1492 #define SPR_UPERFF            (0x31F)
1493 #define SPR_RCPU_MI_RA0       (0x320)
1494 #define SPR_MPC_MI_DBCAM      (0x320)
1495 #define SPR_RCPU_MI_RA1       (0x321)
1496 #define SPR_MPC_MI_DBRAM0     (0x321)
1497 #define SPR_RCPU_MI_RA2       (0x322)
1498 #define SPR_MPC_MI_DBRAM1     (0x322)
1499 #define SPR_RCPU_MI_RA3       (0x323)
1500 #define SPR_RCPU_L2U_RA0      (0x328)
1501 #define SPR_MPC_MD_DBCAM      (0x328)
1502 #define SPR_RCPU_L2U_RA1      (0x329)
1503 #define SPR_MPC_MD_DBRAM0     (0x329)
1504 #define SPR_RCPU_L2U_RA2      (0x32A)
1505 #define SPR_MPC_MD_DBRAM1     (0x32A)
1506 #define SPR_RCPU_L2U_RA3      (0x32B)
1507 #define SPR_440_INV0          (0x370)
1508 #define SPR_440_INV1          (0x371)
1509 #define SPR_440_INV2          (0x372)
1510 #define SPR_440_INV3          (0x373)
1511 #define SPR_440_ITV0          (0x374)
1512 #define SPR_440_ITV1          (0x375)
1513 #define SPR_440_ITV2          (0x376)
1514 #define SPR_440_ITV3          (0x377)
1515 #define SPR_440_CCR1          (0x378)
1516 #define SPR_DCRIPR            (0x37B)
1517 #define SPR_PPR               (0x380)
1518 #define SPR_750_GQR0          (0x390)
1519 #define SPR_440_DNV0          (0x390)
1520 #define SPR_750_GQR1          (0x391)
1521 #define SPR_440_DNV1          (0x391)
1522 #define SPR_750_GQR2          (0x392)
1523 #define SPR_440_DNV2          (0x392)
1524 #define SPR_750_GQR3          (0x393)
1525 #define SPR_440_DNV3          (0x393)
1526 #define SPR_750_GQR4          (0x394)
1527 #define SPR_440_DTV0          (0x394)
1528 #define SPR_750_GQR5          (0x395)
1529 #define SPR_440_DTV1          (0x395)
1530 #define SPR_750_GQR6          (0x396)
1531 #define SPR_440_DTV2          (0x396)
1532 #define SPR_750_GQR7          (0x397)
1533 #define SPR_440_DTV3          (0x397)
1534 #define SPR_750_THRM4         (0x398)
1535 #define SPR_750CL_HID2        (0x398)
1536 #define SPR_440_DVLIM         (0x398)
1537 #define SPR_750_WPAR          (0x399)
1538 #define SPR_440_IVLIM         (0x399)
1539 #define SPR_750_DMAU          (0x39A)
1540 #define SPR_750_DMAL          (0x39B)
1541 #define SPR_440_RSTCFG        (0x39B)
1542 #define SPR_BOOKE_DCDBTRL     (0x39C)
1543 #define SPR_BOOKE_DCDBTRH     (0x39D)
1544 #define SPR_BOOKE_ICDBTRL     (0x39E)
1545 #define SPR_BOOKE_ICDBTRH     (0x39F)
1546 #define SPR_UMMCR2            (0x3A0)
1547 #define SPR_UPMC5             (0x3A1)
1548 #define SPR_UPMC6             (0x3A2)
1549 #define SPR_UBAMR             (0x3A7)
1550 #define SPR_UMMCR0            (0x3A8)
1551 #define SPR_UPMC1             (0x3A9)
1552 #define SPR_UPMC2             (0x3AA)
1553 #define SPR_USIAR             (0x3AB)
1554 #define SPR_UMMCR1            (0x3AC)
1555 #define SPR_UPMC3             (0x3AD)
1556 #define SPR_UPMC4             (0x3AE)
1557 #define SPR_USDA              (0x3AF)
1558 #define SPR_40x_ZPR           (0x3B0)
1559 #define SPR_BOOKE_MAS7        (0x3B0)
1560 #define SPR_MMCR2             (0x3B0)
1561 #define SPR_PMC5              (0x3B1)
1562 #define SPR_40x_PID           (0x3B1)
1563 #define SPR_PMC6              (0x3B2)
1564 #define SPR_440_MMUCR         (0x3B2)
1565 #define SPR_4xx_CCR0          (0x3B3)
1566 #define SPR_BOOKE_EPLC        (0x3B3)
1567 #define SPR_405_IAC3          (0x3B4)
1568 #define SPR_BOOKE_EPSC        (0x3B4)
1569 #define SPR_405_IAC4          (0x3B5)
1570 #define SPR_405_DVC1          (0x3B6)
1571 #define SPR_405_DVC2          (0x3B7)
1572 #define SPR_BAMR              (0x3B7)
1573 #define SPR_MMCR0             (0x3B8)
1574 #define SPR_PMC1              (0x3B9)
1575 #define SPR_40x_SGR           (0x3B9)
1576 #define SPR_PMC2              (0x3BA)
1577 #define SPR_40x_DCWR          (0x3BA)
1578 #define SPR_SIAR              (0x3BB)
1579 #define SPR_405_SLER          (0x3BB)
1580 #define SPR_MMCR1             (0x3BC)
1581 #define SPR_405_SU0R          (0x3BC)
1582 #define SPR_401_SKR           (0x3BC)
1583 #define SPR_PMC3              (0x3BD)
1584 #define SPR_405_DBCR1         (0x3BD)
1585 #define SPR_PMC4              (0x3BE)
1586 #define SPR_SDA               (0x3BF)
1587 #define SPR_403_VTBL          (0x3CC)
1588 #define SPR_403_VTBU          (0x3CD)
1589 #define SPR_DMISS             (0x3D0)
1590 #define SPR_DCMP              (0x3D1)
1591 #define SPR_HASH1             (0x3D2)
1592 #define SPR_HASH2             (0x3D3)
1593 #define SPR_BOOKE_ICDBDR      (0x3D3)
1594 #define SPR_TLBMISS           (0x3D4)
1595 #define SPR_IMISS             (0x3D4)
1596 #define SPR_40x_ESR           (0x3D4)
1597 #define SPR_PTEHI             (0x3D5)
1598 #define SPR_ICMP              (0x3D5)
1599 #define SPR_40x_DEAR          (0x3D5)
1600 #define SPR_PTELO             (0x3D6)
1601 #define SPR_RPA               (0x3D6)
1602 #define SPR_40x_EVPR          (0x3D6)
1603 #define SPR_L3PM              (0x3D7)
1604 #define SPR_403_CDBCR         (0x3D7)
1605 #define SPR_L3ITCR0           (0x3D8)
1606 #define SPR_TCR               (0x3D8)
1607 #define SPR_40x_TSR           (0x3D8)
1608 #define SPR_IBR               (0x3DA)
1609 #define SPR_40x_TCR           (0x3DA)
1610 #define SPR_ESASRR            (0x3DB)
1611 #define SPR_40x_PIT           (0x3DB)
1612 #define SPR_403_TBL           (0x3DC)
1613 #define SPR_403_TBU           (0x3DD)
1614 #define SPR_SEBR              (0x3DE)
1615 #define SPR_40x_SRR2          (0x3DE)
1616 #define SPR_SER               (0x3DF)
1617 #define SPR_40x_SRR3          (0x3DF)
1618 #define SPR_L3OHCR            (0x3E8)
1619 #define SPR_L3ITCR1           (0x3E9)
1620 #define SPR_L3ITCR2           (0x3EA)
1621 #define SPR_L3ITCR3           (0x3EB)
1622 #define SPR_HID0              (0x3F0)
1623 #define SPR_40x_DBSR          (0x3F0)
1624 #define SPR_HID1              (0x3F1)
1625 #define SPR_IABR              (0x3F2)
1626 #define SPR_40x_DBCR0         (0x3F2)
1627 #define SPR_601_HID2          (0x3F2)
1628 #define SPR_Exxx_L1CSR0       (0x3F2)
1629 #define SPR_ICTRL             (0x3F3)
1630 #define SPR_HID2              (0x3F3)
1631 #define SPR_750CL_HID4        (0x3F3)
1632 #define SPR_Exxx_L1CSR1       (0x3F3)
1633 #define SPR_440_DBDR          (0x3F3)
1634 #define SPR_LDSTDB            (0x3F4)
1635 #define SPR_750_TDCL          (0x3F4)
1636 #define SPR_40x_IAC1          (0x3F4)
1637 #define SPR_MMUCSR0           (0x3F4)
1638 #define SPR_DABR              (0x3F5)
1639 #define DABR_MASK (~(target_ulong)0x7)
1640 #define SPR_Exxx_BUCSR        (0x3F5)
1641 #define SPR_40x_IAC2          (0x3F5)
1642 #define SPR_601_HID5          (0x3F5)
1643 #define SPR_40x_DAC1          (0x3F6)
1644 #define SPR_MSSCR0            (0x3F6)
1645 #define SPR_970_HID5          (0x3F6)
1646 #define SPR_MSSSR0            (0x3F7)
1647 #define SPR_MSSCR1            (0x3F7)
1648 #define SPR_DABRX             (0x3F7)
1649 #define SPR_40x_DAC2          (0x3F7)
1650 #define SPR_MMUCFG            (0x3F7)
1651 #define SPR_LDSTCR            (0x3F8)
1652 #define SPR_L2PMCR            (0x3F8)
1653 #define SPR_750FX_HID2        (0x3F8)
1654 #define SPR_Exxx_L1FINV0      (0x3F8)
1655 #define SPR_L2CR              (0x3F9)
1656 #define SPR_L3CR              (0x3FA)
1657 #define SPR_750_TDCH          (0x3FA)
1658 #define SPR_IABR2             (0x3FA)
1659 #define SPR_40x_DCCR          (0x3FA)
1660 #define SPR_ICTC              (0x3FB)
1661 #define SPR_40x_ICCR          (0x3FB)
1662 #define SPR_THRM1             (0x3FC)
1663 #define SPR_403_PBL1          (0x3FC)
1664 #define SPR_SP                (0x3FD)
1665 #define SPR_THRM2             (0x3FD)
1666 #define SPR_403_PBU1          (0x3FD)
1667 #define SPR_604_HID13         (0x3FD)
1668 #define SPR_LT                (0x3FE)
1669 #define SPR_THRM3             (0x3FE)
1670 #define SPR_RCPU_FPECR        (0x3FE)
1671 #define SPR_403_PBL2          (0x3FE)
1672 #define SPR_PIR               (0x3FF)
1673 #define SPR_403_PBU2          (0x3FF)
1674 #define SPR_601_HID15         (0x3FF)
1675 #define SPR_604_HID15         (0x3FF)
1676 #define SPR_E500_SVR          (0x3FF)
1677
1678 /* Disable MAS Interrupt Updates for Hypervisor */
1679 #define EPCR_DMIUH            (1 << 22)
1680 /* Disable Guest TLB Management Instructions */
1681 #define EPCR_DGTMI            (1 << 23)
1682 /* Guest Interrupt Computation Mode */
1683 #define EPCR_GICM             (1 << 24)
1684 /* Interrupt Computation Mode */
1685 #define EPCR_ICM              (1 << 25)
1686 /* Disable Embedded Hypervisor Debug */
1687 #define EPCR_DUVD             (1 << 26)
1688 /* Instruction Storage Interrupt Directed to Guest State */
1689 #define EPCR_ISIGS            (1 << 27)
1690 /* Data Storage Interrupt Directed to Guest State */
1691 #define EPCR_DSIGS            (1 << 28)
1692 /* Instruction TLB Error Interrupt Directed to Guest State */
1693 #define EPCR_ITLBGS           (1 << 29)
1694 /* Data TLB Error Interrupt Directed to Guest State */
1695 #define EPCR_DTLBGS           (1 << 30)
1696 /* External Input Interrupt Directed to Guest State */
1697 #define EPCR_EXTGS            (1 << 31)
1698
1699 /*****************************************************************************/
1700 /* PowerPC Instructions types definitions                                    */
1701 enum {
1702     PPC_NONE           = 0x0000000000000000ULL,
1703     /* PowerPC base instructions set                                         */
1704     PPC_INSNS_BASE     = 0x0000000000000001ULL,
1705     /*   integer operations instructions                                     */
1706 #define PPC_INTEGER PPC_INSNS_BASE
1707     /*   flow control instructions                                           */
1708 #define PPC_FLOW    PPC_INSNS_BASE
1709     /*   virtual memory instructions                                         */
1710 #define PPC_MEM     PPC_INSNS_BASE
1711     /*   ld/st with reservation instructions                                 */
1712 #define PPC_RES     PPC_INSNS_BASE
1713     /*   spr/msr access instructions                                         */
1714 #define PPC_MISC    PPC_INSNS_BASE
1715     /* Deprecated instruction sets                                           */
1716     /*   Original POWER instruction set                                      */
1717     PPC_POWER          = 0x0000000000000002ULL,
1718     /*   POWER2 instruction set extension                                    */
1719     PPC_POWER2         = 0x0000000000000004ULL,
1720     /*   Power RTC support                                                   */
1721     PPC_POWER_RTC      = 0x0000000000000008ULL,
1722     /*   Power-to-PowerPC bridge (601)                                       */
1723     PPC_POWER_BR       = 0x0000000000000010ULL,
1724     /* 64 bits PowerPC instruction set                                       */
1725     PPC_64B            = 0x0000000000000020ULL,
1726     /*   New 64 bits extensions (PowerPC 2.0x)                               */
1727     PPC_64BX           = 0x0000000000000040ULL,
1728     /*   64 bits hypervisor extensions                                       */
1729     PPC_64H            = 0x0000000000000080ULL,
1730     /*   New wait instruction (PowerPC 2.0x)                                 */
1731     PPC_WAIT           = 0x0000000000000100ULL,
1732     /*   Time base mftb instruction                                          */
1733     PPC_MFTB           = 0x0000000000000200ULL,
1734
1735     /* Fixed-point unit extensions                                           */
1736     /*   PowerPC 602 specific                                                */
1737     PPC_602_SPEC       = 0x0000000000000400ULL,
1738     /*   isel instruction                                                    */
1739     PPC_ISEL           = 0x0000000000000800ULL,
1740     /*   popcntb instruction                                                 */
1741     PPC_POPCNTB        = 0x0000000000001000ULL,
1742     /*   string load / store                                                 */
1743     PPC_STRING         = 0x0000000000002000ULL,
1744
1745     /* Floating-point unit extensions                                        */
1746     /*   Optional floating point instructions                                */
1747     PPC_FLOAT          = 0x0000000000010000ULL,
1748     /* New floating-point extensions (PowerPC 2.0x)                          */
1749     PPC_FLOAT_EXT      = 0x0000000000020000ULL,
1750     PPC_FLOAT_FSQRT    = 0x0000000000040000ULL,
1751     PPC_FLOAT_FRES     = 0x0000000000080000ULL,
1752     PPC_FLOAT_FRSQRTE  = 0x0000000000100000ULL,
1753     PPC_FLOAT_FRSQRTES = 0x0000000000200000ULL,
1754     PPC_FLOAT_FSEL     = 0x0000000000400000ULL,
1755     PPC_FLOAT_STFIWX   = 0x0000000000800000ULL,
1756
1757     /* Vector/SIMD extensions                                                */
1758     /*   Altivec support                                                     */
1759     PPC_ALTIVEC        = 0x0000000001000000ULL,
1760     /*   PowerPC 2.03 SPE extension                                          */
1761     PPC_SPE            = 0x0000000002000000ULL,
1762     /*   PowerPC 2.03 SPE single-precision floating-point extension          */
1763     PPC_SPE_SINGLE     = 0x0000000004000000ULL,
1764     /*   PowerPC 2.03 SPE double-precision floating-point extension          */
1765     PPC_SPE_DOUBLE     = 0x0000000008000000ULL,
1766
1767     /* Optional memory control instructions                                  */
1768     PPC_MEM_TLBIA      = 0x0000000010000000ULL,
1769     PPC_MEM_TLBIE      = 0x0000000020000000ULL,
1770     PPC_MEM_TLBSYNC    = 0x0000000040000000ULL,
1771     /*   sync instruction                                                    */
1772     PPC_MEM_SYNC       = 0x0000000080000000ULL,
1773     /*   eieio instruction                                                   */
1774     PPC_MEM_EIEIO      = 0x0000000100000000ULL,
1775
1776     /* Cache control instructions                                            */
1777     PPC_CACHE          = 0x0000000200000000ULL,
1778     /*   icbi instruction                                                    */
1779     PPC_CACHE_ICBI     = 0x0000000400000000ULL,
1780     /*   dcbz instruction                                                    */
1781     PPC_CACHE_DCBZ     = 0x0000000800000000ULL,
1782     /*   dcba instruction                                                    */
1783     PPC_CACHE_DCBA     = 0x0000002000000000ULL,
1784     /*   Freescale cache locking instructions                                */
1785     PPC_CACHE_LOCK     = 0x0000004000000000ULL,
1786
1787     /* MMU related extensions                                                */
1788     /*   external control instructions                                       */
1789     PPC_EXTERN         = 0x0000010000000000ULL,
1790     /*   segment register access instructions                                */
1791     PPC_SEGMENT        = 0x0000020000000000ULL,
1792     /*   PowerPC 6xx TLB management instructions                             */
1793     PPC_6xx_TLB        = 0x0000040000000000ULL,
1794     /* PowerPC 74xx TLB management instructions                              */
1795     PPC_74xx_TLB       = 0x0000080000000000ULL,
1796     /*   PowerPC 40x TLB management instructions                             */
1797     PPC_40x_TLB        = 0x0000100000000000ULL,
1798     /*   segment register access instructions for PowerPC 64 "bridge"        */
1799     PPC_SEGMENT_64B    = 0x0000200000000000ULL,
1800     /*   SLB management                                                      */
1801     PPC_SLBI           = 0x0000400000000000ULL,
1802
1803     /* Embedded PowerPC dedicated instructions                               */
1804     PPC_WRTEE          = 0x0001000000000000ULL,
1805     /* PowerPC 40x exception model                                           */
1806     PPC_40x_EXCP       = 0x0002000000000000ULL,
1807     /* PowerPC 405 Mac instructions                                          */
1808     PPC_405_MAC        = 0x0004000000000000ULL,
1809     /* PowerPC 440 specific instructions                                     */
1810     PPC_440_SPEC       = 0x0008000000000000ULL,
1811     /* BookE (embedded) PowerPC specification                                */
1812     PPC_BOOKE          = 0x0010000000000000ULL,
1813     /* mfapidi instruction                                                   */
1814     PPC_MFAPIDI        = 0x0020000000000000ULL,
1815     /* tlbiva instruction                                                    */
1816     PPC_TLBIVA         = 0x0040000000000000ULL,
1817     /* tlbivax instruction                                                   */
1818     PPC_TLBIVAX        = 0x0080000000000000ULL,
1819     /* PowerPC 4xx dedicated instructions                                    */
1820     PPC_4xx_COMMON     = 0x0100000000000000ULL,
1821     /* PowerPC 40x ibct instructions                                         */
1822     PPC_40x_ICBT       = 0x0200000000000000ULL,
1823     /* rfmci is not implemented in all BookE PowerPC                         */
1824     PPC_RFMCI          = 0x0400000000000000ULL,
1825     /* rfdi instruction                                                      */
1826     PPC_RFDI           = 0x0800000000000000ULL,
1827     /* DCR accesses                                                          */
1828     PPC_DCR            = 0x1000000000000000ULL,
1829     /* DCR extended accesse                                                  */
1830     PPC_DCRX           = 0x2000000000000000ULL,
1831     /* user-mode DCR access, implemented in PowerPC 460                      */
1832     PPC_DCRUX          = 0x4000000000000000ULL,
1833     /* popcntw and popcntd instructions                                      */
1834     PPC_POPCNTWD       = 0x8000000000000000ULL,
1835
1836 #define PPC_TCG_INSNS  (PPC_INSNS_BASE | PPC_POWER | PPC_POWER2 \
1837                         | PPC_POWER_RTC | PPC_POWER_BR | PPC_64B \
1838                         | PPC_64BX | PPC_64H | PPC_WAIT | PPC_MFTB \
1839                         | PPC_602_SPEC | PPC_ISEL | PPC_POPCNTB \
1840                         | PPC_STRING | PPC_FLOAT | PPC_FLOAT_EXT \
1841                         | PPC_FLOAT_FSQRT | PPC_FLOAT_FRES \
1842                         | PPC_FLOAT_FRSQRTE | PPC_FLOAT_FRSQRTES \
1843                         | PPC_FLOAT_FSEL | PPC_FLOAT_STFIWX \
1844                         | PPC_ALTIVEC | PPC_SPE | PPC_SPE_SINGLE \
1845                         | PPC_SPE_DOUBLE | PPC_MEM_TLBIA \
1846                         | PPC_MEM_TLBIE | PPC_MEM_TLBSYNC \
1847                         | PPC_MEM_SYNC | PPC_MEM_EIEIO \
1848                         | PPC_CACHE | PPC_CACHE_ICBI \
1849                         | PPC_CACHE_DCBZ \
1850                         | PPC_CACHE_DCBA | PPC_CACHE_LOCK \
1851                         | PPC_EXTERN | PPC_SEGMENT | PPC_6xx_TLB \
1852                         | PPC_74xx_TLB | PPC_40x_TLB | PPC_SEGMENT_64B \
1853                         | PPC_SLBI | PPC_WRTEE | PPC_40x_EXCP \
1854                         | PPC_405_MAC | PPC_440_SPEC | PPC_BOOKE \
1855                         | PPC_MFAPIDI | PPC_TLBIVA | PPC_TLBIVAX \
1856                         | PPC_4xx_COMMON | PPC_40x_ICBT | PPC_RFMCI \
1857                         | PPC_RFDI | PPC_DCR | PPC_DCRX | PPC_DCRUX \
1858                         | PPC_POPCNTWD)
1859
1860     /* extended type values */
1861
1862     /* BookE 2.06 PowerPC specification                                      */
1863     PPC2_BOOKE206      = 0x0000000000000001ULL,
1864     /* VSX (extensions to Altivec / VMX)                                     */
1865     PPC2_VSX           = 0x0000000000000002ULL,
1866     /* Decimal Floating Point (DFP)                                          */
1867     PPC2_DFP           = 0x0000000000000004ULL,
1868     /* Embedded.Processor Control                                            */
1869     PPC2_PRCNTL        = 0x0000000000000008ULL,
1870     /* Byte-reversed, indexed, double-word load and store                    */
1871     PPC2_DBRX          = 0x0000000000000010ULL,
1872     /* Book I 2.05 PowerPC specification                                     */
1873     PPC2_ISA205        = 0x0000000000000020ULL,
1874
1875 #define PPC_TCG_INSNS2 (PPC2_BOOKE206 | PPC2_VSX | PPC2_PRCNTL | PPC2_DBRX | \
1876   PPC2_ISA205)
1877 };
1878
1879 /*****************************************************************************/
1880 /* Memory access type :
1881  * may be needed for precise access rights control and precise exceptions.
1882  */
1883 enum {
1884     /* 1 bit to define user level / supervisor access */
1885     ACCESS_USER  = 0x00,
1886     ACCESS_SUPER = 0x01,
1887     /* Type of instruction that generated the access */
1888     ACCESS_CODE  = 0x10, /* Code fetch access                */
1889     ACCESS_INT   = 0x20, /* Integer load/store access        */
1890     ACCESS_FLOAT = 0x30, /* floating point load/store access */
1891     ACCESS_RES   = 0x40, /* load/store with reservation      */
1892     ACCESS_EXT   = 0x50, /* external access                  */
1893     ACCESS_CACHE = 0x60, /* Cache manipulation               */
1894 };
1895
1896 /* Hardware interruption sources:
1897  * all those exception can be raised simulteaneously
1898  */
1899 /* Input pins definitions */
1900 enum {
1901     /* 6xx bus input pins */
1902     PPC6xx_INPUT_HRESET     = 0,
1903     PPC6xx_INPUT_SRESET     = 1,
1904     PPC6xx_INPUT_CKSTP_IN   = 2,
1905     PPC6xx_INPUT_MCP        = 3,
1906     PPC6xx_INPUT_SMI        = 4,
1907     PPC6xx_INPUT_INT        = 5,
1908     PPC6xx_INPUT_TBEN       = 6,
1909     PPC6xx_INPUT_WAKEUP     = 7,
1910     PPC6xx_INPUT_NB,
1911 };
1912
1913 enum {
1914     /* Embedded PowerPC input pins */
1915     PPCBookE_INPUT_HRESET     = 0,
1916     PPCBookE_INPUT_SRESET     = 1,
1917     PPCBookE_INPUT_CKSTP_IN   = 2,
1918     PPCBookE_INPUT_MCP        = 3,
1919     PPCBookE_INPUT_SMI        = 4,
1920     PPCBookE_INPUT_INT        = 5,
1921     PPCBookE_INPUT_CINT       = 6,
1922     PPCBookE_INPUT_NB,
1923 };
1924
1925 enum {
1926     /* PowerPC E500 input pins */
1927     PPCE500_INPUT_RESET_CORE = 0,
1928     PPCE500_INPUT_MCK        = 1,
1929     PPCE500_INPUT_CINT       = 3,
1930     PPCE500_INPUT_INT        = 4,
1931     PPCE500_INPUT_DEBUG      = 6,
1932     PPCE500_INPUT_NB,
1933 };
1934
1935 enum {
1936     /* PowerPC 40x input pins */
1937     PPC40x_INPUT_RESET_CORE = 0,
1938     PPC40x_INPUT_RESET_CHIP = 1,
1939     PPC40x_INPUT_RESET_SYS  = 2,
1940     PPC40x_INPUT_CINT       = 3,
1941     PPC40x_INPUT_INT        = 4,
1942     PPC40x_INPUT_HALT       = 5,
1943     PPC40x_INPUT_DEBUG      = 6,
1944     PPC40x_INPUT_NB,
1945 };
1946
1947 enum {
1948     /* RCPU input pins */
1949     PPCRCPU_INPUT_PORESET   = 0,
1950     PPCRCPU_INPUT_HRESET    = 1,
1951     PPCRCPU_INPUT_SRESET    = 2,
1952     PPCRCPU_INPUT_IRQ0      = 3,
1953     PPCRCPU_INPUT_IRQ1      = 4,
1954     PPCRCPU_INPUT_IRQ2      = 5,
1955     PPCRCPU_INPUT_IRQ3      = 6,
1956     PPCRCPU_INPUT_IRQ4      = 7,
1957     PPCRCPU_INPUT_IRQ5      = 8,
1958     PPCRCPU_INPUT_IRQ6      = 9,
1959     PPCRCPU_INPUT_IRQ7      = 10,
1960     PPCRCPU_INPUT_NB,
1961 };
1962
1963 #if defined(TARGET_PPC64)
1964 enum {
1965     /* PowerPC 970 input pins */
1966     PPC970_INPUT_HRESET     = 0,
1967     PPC970_INPUT_SRESET     = 1,
1968     PPC970_INPUT_CKSTP      = 2,
1969     PPC970_INPUT_TBEN       = 3,
1970     PPC970_INPUT_MCP        = 4,
1971     PPC970_INPUT_INT        = 5,
1972     PPC970_INPUT_THINT      = 6,
1973     PPC970_INPUT_NB,
1974 };
1975
1976 enum {
1977     /* POWER7 input pins */
1978     POWER7_INPUT_INT        = 0,
1979     /* POWER7 probably has other inputs, but we don't care about them
1980      * for any existing machine.  We can wire these up when we need
1981      * them */
1982     POWER7_INPUT_NB,
1983 };
1984 #endif
1985
1986 /* Hardware exceptions definitions */
1987 enum {
1988     /* External hardware exception sources */
1989     PPC_INTERRUPT_RESET     = 0,  /* Reset exception                      */
1990     PPC_INTERRUPT_WAKEUP,         /* Wakeup exception                     */
1991     PPC_INTERRUPT_MCK,            /* Machine check exception              */
1992     PPC_INTERRUPT_EXT,            /* External interrupt                   */
1993     PPC_INTERRUPT_SMI,            /* System management interrupt          */
1994     PPC_INTERRUPT_CEXT,           /* Critical external interrupt          */
1995     PPC_INTERRUPT_DEBUG,          /* External debug exception             */
1996     PPC_INTERRUPT_THERM,          /* Thermal exception                    */
1997     /* Internal hardware exception sources */
1998     PPC_INTERRUPT_DECR,           /* Decrementer exception                */
1999     PPC_INTERRUPT_HDECR,          /* Hypervisor decrementer exception     */
2000     PPC_INTERRUPT_PIT,            /* Programmable inteval timer interrupt */
2001     PPC_INTERRUPT_FIT,            /* Fixed interval timer interrupt       */
2002     PPC_INTERRUPT_WDT,            /* Watchdog timer interrupt             */
2003     PPC_INTERRUPT_CDOORBELL,      /* Critical doorbell interrupt          */
2004     PPC_INTERRUPT_DOORBELL,       /* Doorbell interrupt                   */
2005     PPC_INTERRUPT_PERFM,          /* Performance monitor interrupt        */
2006 };
2007
2008 /* CPU should be reset next, restart from scratch afterwards */
2009 #define CPU_INTERRUPT_RESET       CPU_INTERRUPT_TGT_INT_0
2010
2011 /*****************************************************************************/
2012
2013 static inline target_ulong cpu_read_xer(CPUPPCState *env)
2014 {
2015     return env->xer | (env->so << XER_SO) | (env->ov << XER_OV) | (env->ca << XER_CA);
2016 }
2017
2018 static inline void cpu_write_xer(CPUPPCState *env, target_ulong xer)
2019 {
2020     env->so = (xer >> XER_SO) & 1;
2021     env->ov = (xer >> XER_OV) & 1;
2022     env->ca = (xer >> XER_CA) & 1;
2023     env->xer = xer & ~((1u << XER_SO) | (1u << XER_OV) | (1u << XER_CA));
2024 }
2025
2026 static inline void cpu_get_tb_cpu_state(CPUPPCState *env, target_ulong *pc,
2027                                         target_ulong *cs_base, int *flags)
2028 {
2029     *pc = env->nip;
2030     *cs_base = 0;
2031     *flags = env->hflags;
2032 }
2033
2034 #if !defined(CONFIG_USER_ONLY)
2035 static inline int booke206_tlbm_id(CPUPPCState *env, ppcmas_tlb_t *tlbm)
2036 {
2037     uintptr_t tlbml = (uintptr_t)tlbm;
2038     uintptr_t tlbl = (uintptr_t)env->tlb.tlbm;
2039
2040     return (tlbml - tlbl) / sizeof(env->tlb.tlbm[0]);
2041 }
2042
2043 static inline int booke206_tlb_size(CPUPPCState *env, int tlbn)
2044 {
2045     uint32_t tlbncfg = env->spr[SPR_BOOKE_TLB0CFG + tlbn];
2046     int r = tlbncfg & TLBnCFG_N_ENTRY;
2047     return r;
2048 }
2049
2050 static inline int booke206_tlb_ways(CPUPPCState *env, int tlbn)
2051 {
2052     uint32_t tlbncfg = env->spr[SPR_BOOKE_TLB0CFG + tlbn];
2053     int r = tlbncfg >> TLBnCFG_ASSOC_SHIFT;
2054     return r;
2055 }
2056
2057 static inline int booke206_tlbm_to_tlbn(CPUPPCState *env, ppcmas_tlb_t *tlbm)
2058 {
2059     int id = booke206_tlbm_id(env, tlbm);
2060     int end = 0;
2061     int i;
2062
2063     for (i = 0; i < BOOKE206_MAX_TLBN; i++) {
2064         end += booke206_tlb_size(env, i);
2065         if (id < end) {
2066             return i;
2067         }
2068     }
2069
2070     cpu_abort(env, "Unknown TLBe: %d\n", id);
2071     return 0;
2072 }
2073
2074 static inline int booke206_tlbm_to_way(CPUPPCState *env, ppcmas_tlb_t *tlb)
2075 {
2076     int tlbn = booke206_tlbm_to_tlbn(env, tlb);
2077     int tlbid = booke206_tlbm_id(env, tlb);
2078     return tlbid & (booke206_tlb_ways(env, tlbn) - 1);
2079 }
2080
2081 static inline ppcmas_tlb_t *booke206_get_tlbm(CPUPPCState *env, const int tlbn,
2082                                               target_ulong ea, int way)
2083 {
2084     int r;
2085     uint32_t ways = booke206_tlb_ways(env, tlbn);
2086     int ways_bits = ffs(ways) - 1;
2087     int tlb_bits = ffs(booke206_tlb_size(env, tlbn)) - 1;
2088     int i;
2089
2090     way &= ways - 1;
2091     ea >>= MAS2_EPN_SHIFT;
2092     ea &= (1 << (tlb_bits - ways_bits)) - 1;
2093     r = (ea << ways_bits) | way;
2094
2095     if (r >= booke206_tlb_size(env, tlbn)) {
2096         return NULL;
2097     }
2098
2099     /* bump up to tlbn index */
2100     for (i = 0; i < tlbn; i++) {
2101         r += booke206_tlb_size(env, i);
2102     }
2103
2104     return &env->tlb.tlbm[r];
2105 }
2106
2107 /* returns bitmap of supported page sizes for a given TLB */
2108 static inline uint32_t booke206_tlbnps(CPUPPCState *env, const int tlbn)
2109 {
2110     bool mav2 = false;
2111     uint32_t ret = 0;
2112
2113     if (mav2) {
2114         ret = env->spr[SPR_BOOKE_TLB0PS + tlbn];
2115     } else {
2116         uint32_t tlbncfg = env->spr[SPR_BOOKE_TLB0CFG + tlbn];
2117         uint32_t min = (tlbncfg & TLBnCFG_MINSIZE) >> TLBnCFG_MINSIZE_SHIFT;
2118         uint32_t max = (tlbncfg & TLBnCFG_MAXSIZE) >> TLBnCFG_MAXSIZE_SHIFT;
2119         int i;
2120         for (i = min; i <= max; i++) {
2121             ret |= (1 << (i << 1));
2122         }
2123     }
2124
2125     return ret;
2126 }
2127
2128 #endif
2129
2130 static inline bool msr_is_64bit(CPUPPCState *env, target_ulong msr)
2131 {
2132     if (env->mmu_model == POWERPC_MMU_BOOKE206) {
2133         return msr & (1ULL << MSR_CM);
2134     }
2135
2136     return msr & (1ULL << MSR_SF);
2137 }
2138
2139 extern void (*cpu_ppc_hypercall)(PowerPCCPU *);
2140
2141 static inline bool cpu_has_work(CPUState *cpu)
2142 {
2143     PowerPCCPU *ppc_cpu = POWERPC_CPU(cpu);
2144     CPUPPCState *env = &ppc_cpu->env;
2145
2146     return msr_ee && (cpu->interrupt_request & CPU_INTERRUPT_HARD);
2147 }
2148
2149 #include "exec/exec-all.h"
2150
2151 void dump_mmu(FILE *f, fprintf_function cpu_fprintf, CPUPPCState *env);
2152
2153 #endif /* !defined (__CPU_PPC_H__) */